一种槽型等离子体显示板的寻址驱动方法

文档序号:2576600阅读:371来源:国知局
专利名称:一种槽型等离子体显示板的寻址驱动方法
技术领域
本发明涉及一种槽型等离子体显示板,尤其是是槽型等离子体显示板的电极寻址驱动方法,具体地说是一种利用SMPDP屏在寻址放电过程中有一固定放电延迟时间的特性,将相邻寻址行的寻址脉冲进行部分重合,从而达到缩短总寻址时间、加速寻址速度的目的槽型等离子体显示板的寻址驱动方法。
背景技术
20世纪90年代初兴起的等离子体平板显示器(PDP),以其数字化,大屏幕,高分辨率,高清晰度,宽视角以及厚度薄,重量轻等优点受到广泛关注。
目前现有的多数PDP屏都采用三电极交流等离子体平板显示器(ACC-PDP),3个电极呈正交状分布于前后基板上,放电则在两个基板之间进行,前基板上水平分布着维持电极(X电极)和扫描电极(Y电极),两者一起被称为显示电极,在后基板上竖直分布着寻址电极(A电极),X电极和Y电极相互平行并与A电极正交。在ACC-PDP显示中,在维持期,X电极和Y电极交替加上高压,使在寻址期积累了壁电荷的单元产生放电。
槽型等离子体显示板(SMPDP)采用的具体结构参见附图1。槽型等离子体显示板的结构主要由后基板1、栅网板3和前基板2构成。后基板1包括后衬底玻璃基板4,在后衬底玻璃基板4上形成的薄膜第一电极5(列电极、寻址电极),在后衬底玻璃基板4上形成的绝缘层6;前基板2包括前衬底玻璃基板8,在前衬底玻璃基板8下表面上形成与后基板1上的第一电极5成空间垂直正交的第二电极9(行电极、扫描电极),在第二电极9的下表面上形成的介电层10,在前衬底玻璃基板8和介质层10上形成的保护膜11;行电极和列电极在前、后基板装配完成后呈垂直分布;夹在前后基板1、2之间的栅网板3是一块包含网格孔阵列的导电板(公共电极),它可以是金属板,亦可以是表面镀上金属导电层的介质板。栅网板上的网孔与行电极和列电极的交叉点位置一一对应,在网格孔中充以一定气压的所需工作气体,就成为该等离子体显示屏的放电单元空间。
在槽型等离子体显示板SMPDP的显示过程中,一般先由重置期对全屏所有放电单元进行归一化处理,随后在寻址期,由行扫描电极9依次发生行寻址脉冲,与列数据电极5上的数据脉冲配合实现对全屏放电单元气体放电初始化程序的建立,即在需要寻址的单元建立壁电荷积累,之后在维持期,由行扫描电极9施加正负交替的高压维持脉冲使寻址期积累了壁电荷的单元持续进行气体放电,产生紫外线激发荧光粉发出对应颜色的光,矩阵排列的放电单元的明暗组合实现图像显示。
传统的SMPDP寻址工作方式都是在前一行寻址脉冲结束后在下一寻址行对应电极上发出寻址脉冲,因此行电极寻址脉冲为依次发生,中间没有交叠现象,对应数据电极的信号切换与寻址脉冲的上下沿亦保持一致。随着SMPDP向高分辨率应用发展,寻址的行电极数量不断增加,寻址期的时间也随之增加,于是在高分辨率应用中,SMPDP显示过程中可以安排的子场数量和维持期时间长度受到限制,直接影响SMPDP显示画面质量和显示亮度指标。
槽型等离子体显示板SMPDP在寻址放电过程中有一固定延时的工作特性,参见图2,即在寻址脉冲的最初一段时间内,SMPDP的放电单元不会形成放电,这段时间可以称之为固定放电延迟201;随后SMPDP的寻址放电在一段时间内呈概率性分布,这段时间可以称之为统计放点延迟202。固定放电延迟时间与统计放电延迟时间的和为SMPDP有效放电时间,作为确定SMPDP寻址脉冲宽度的依据,称为槽型等离子体显示板必需的行寻址脉冲宽度。槽型等离子体显示板实际采用的有效行寻址脉冲宽度皆大于该槽型等离子体显示板必需的行寻址脉冲宽度。
为此急需设计一种能在不改变单个寻址脉冲有效宽度及不增加误寻址放电几率的基础上,使全屏寻址期的时间缩短的实现高速寻址方法以解决目前高分辨率等离子体显示板的寻址驱动需求。

发明内容
本发明的目的是针对现有的槽型等离子体显示板寻址驱动过程中存在一固定延迟时间,从而延长了寻址时间,影响到驱动效率提高的问题,提供一种槽型等离子体显示板适用的在不改变单个寻址脉冲有效宽度及不增加寻址放电几率的基础上缩短寻址时间的槽型等离子体显示板的寻址驱动方法。
本发明的技术方案是一种槽型等离子体显示板的寻址驱动方法,包括在槽型等离子体显示板正常工作过程中的寻址期内,由在前基板上的行寻址电极顺序发生的负向行寻址脉冲和由在后基板上的列数据电极对应发生的正向数据脉冲,其特征是使相邻两个行寻址电极发生的负向行寻址脉冲产生一固定时间段的交叠重合期,从而缩短寻址时间。
其中第一寻址行电极仅与第二寻址行电极的行寻址脉冲有一段时间的交叠期;最后一个寻址行电极仅与倒数第二个寻址行电极的行寻址脉冲有一段时间的交叠期;其余所有寻址行电极的行寻址脉冲既与前一寻址行电极的行寻址脉冲交叠,又与后一寻址行电极的行寻址脉冲交叠。
寻址顺序非相邻的任意两个寻址行电极的行寻址脉冲没有交叠期。
任意寻址行电极发生的行寻址脉冲除了与相邻行电极的行寻址脉冲交叠期外,都有一段独立时间,没有与其它任一行电极的行寻址脉冲交叠。
任意寻址行电极发生的行寻址脉冲宽度大于槽型等离子体显示板必需的行寻址脉冲宽度;任意两相邻寻址行电极发生的行寻址脉冲的交叠期小于槽型等离子体显示板在寻址放电时的固定放电延迟时间。
列数据电极发生的数据脉冲信号在行寻址脉冲的交叠期发生当前交叠的两个行电极对应数据信号的或逻辑输出;在行寻址脉冲交叠期以外的独立时间段发生当前行电极对应的数据信号。
相邻寻址行电极表明其在寻址顺序中相邻,在槽型等离子体显示板前基板上的空间排列位置方面可以相邻,也可以不相邻。
槽型等离子体显示板在进入寻址期后,由前基板上的行电极发生负行扫描寻址脉冲,与列数据电极上的正数据脉冲,两者的组合实现对该行电极和该列电极交叉点对应的放电单元实现寻址;行电极按照一定顺序发生行寻址脉冲,在单个寻址期内,所有行电极都只发生过一次行寻址脉冲,从而实现对全屏所有单元的遍历寻址。
单一行电极发生的负扫描寻址脉冲与其相邻寻址行电极发生的负扫描寻址脉冲之间的关系,以及单一行电极发生的负扫描寻址脉冲与列电极发生的正数据脉冲之间的关系参见附图3。当某一寻址行电极发生的行寻址脉冲尚未结束的时候就在计划的下一寻址行电极发生又一行寻址脉冲,即相邻两个行电极发生的行寻址脉冲具有一段交叠时间。原本不交叠的、依次发生的寻址脉冲经过交叠处理后,总寻址期时间得到了缩短。其中,每个行寻址脉冲的宽度大于槽型等离子体显示板必需的有效行寻址脉冲基本宽度,相邻寻址行脉冲的交叠时间小于槽型等离子体显示板的寻址放电固定延迟时间,每个行寻址脉冲都留有一段独立工作时间,不与任一其它行电极发生的行寻址脉冲重合。
本发明的有益效果由于槽型等离子体显示板在寻址放电过程中有一固定延迟时间,即在寻址脉冲的最初一段时间内SMPDP的放电单元不会形成放电。利用槽型等离子体显示板的这一特性,本发明在不改变单个寻址脉冲有效宽度及不增加误寻址放电几率的基础上,使全屏寻址期的时间缩短。有利于增加SMPDP子场数量编排和增加维持时间,从而提高槽型等离子体显示板的综合显示效果。


图1是槽型等离子体显示板放电单元矩阵组成的结构示意图。
图2是槽型等离子体显示板寻址放电的延迟时间特性示意图。
图3是槽型等离子体显示板的一种交叠寻址波形方案示意图。
具体实施例方式
下面结合附图和实施例对本发明作进一步的说明。
如图1-3所示。
一种槽型等离子体显示板的寻址驱动方法,包括在槽型等离子体显示板正常工作过程中的寻址期内,由在前基板上的行寻址电极顺序发生的负向行寻址脉冲和由在后基板上的列数据电极对应发生的正向数据脉冲,使相邻两个行寻址电极发生的负向行寻址脉冲产生一固定时间段的交叠重合期,可以达到缩短寻址时间,提高显示效率的目的。
具体实施方法为槽型等离子体显示板采用一定数量的子场在一帧时间内的组合构成带有一定灰度等级的图案的显示机制。每个子场内都设定有寻址期,负责对所有槽型等离子体显示板的放电单元进行寻址放电激励遍历。当槽型等离子体显示板进入一个寻址期后,先由第一寻址行电极发生负向寻址脉冲,相对应在列数据电极同时发生第一寻址行电极的数据脉冲;当第一寻址行电极的行寻址脉冲尚未结束的时候,在第二寻址行电极上也发生了负向寻址脉冲,此时,列数据电极发生的数据信号变为第一寻址行电极和第二寻址行电极对应数据信号的逻辑或;当第一寻址行电极的寻址脉冲结束后,列数据电极的输出改为第二寻址行电极对应的数据信号;当第二寻址行电极的寻址脉冲尚未结束的时候,在第三寻址行电极上也发生了负向寻址脉冲,列数据电极的输出变化为第二寻址行电极和第三寻址行电极对应数据信号的逻辑或;同理,寻址行电极依次发生行寻址脉冲,列数据电极也不断变化输出逻辑;当倒数第二寻址行电极的寻址脉冲尚未结束的时候,最后的寻址行电极发生了负向寻址脉冲,列数据电极发送倒数第二寻址行电极和最后的寻址行电极对应的数据信号的逻辑或;当倒数第二寻址行电极的寻址脉冲结束后,列数据电极的输出变化为最后的寻址行电极对应的数据信号;当最后的行电极的寻址脉冲结束后,列数据电极的输出变为零(等效接地),寻址期结束。
如图3所示,当前寻址行电极303与前一寻址行电极302有一段重合时间305;当前寻址行电极303与后一寻址行电极304有一段重合时间307;重合时间段305和307都小于槽型等离子体显示屏在寻址期的固定放电延迟时间;时间段305和时间段307不相互重合,中间有一独立时间段306;数据电极301对应输出脉冲在寻址脉冲重合时间段305和307遵循两重合行有效独立数据输出相或逻辑;数据电极301在行寻址独立时间段306对应输出脉冲为当前行有效独立数据输出逻辑。
权利要求
1.一种槽型等离子体显示板的寻址驱动方法,包括在槽型等离子体显示板正常工作过程中的寻址期内,由在前基板上的行寻址电极顺序发生的负向行寻址脉冲和由在后基板上的列数据电极对应发生的正向数据脉冲,其特征是使相邻两个行寻址电极发生的负向行寻址脉冲产生一固定时间段的交叠重合期,从而缩短寻址时间,提高分辨率,改善显示效果。
2.如权利要求1所述的槽型等离子体显示板的寻址驱动方法,其中第一寻址行电极仅与第二寻址行电极的行寻址脉冲有一段时间的交叠期;最后一个寻址行电极仅与倒数第二个寻址行电极的行寻址脉冲有一段时间的交叠期;其余所有寻址行电极的行寻址脉冲既与前一寻址行电极的行寻址脉冲交叠,又与后一寻址行电极的行寻址脉冲交叠。
3.如权利要求1所述的槽型等离子体显示板的寻址驱动方法,其中寻址顺序非相邻的任意两个寻址行电极的行寻址脉冲没有交叠期。
4.如权利要求1所述的槽型等离子体显示板的寻址方法,其中任意寻址行电极发生的行寻址脉冲除了与相邻行电极的行寻址脉冲交叠期外,都有一段独立时间,没有与其它任一行电极的行寻址脉冲交叠。
5.如权利要求1所述的槽型等离子体显示板的寻址驱动方法,其中任意寻址行电极发生的行寻址脉冲宽度大于槽型等离子体显示板必需的行寻址脉冲宽度;任意两相邻寻址行电极发生的行寻址脉冲的交叠期小于槽型等离子体显示板在寻址放电时的固定放电延迟时间。
6.如权利要求1所述的槽型等离子体显示板的寻址驱动方法,其中列数据电极发生的数据脉冲信号在行寻址脉冲的交叠期发生当前交叠的两个行电极对应数据信号的或逻辑输出;在行寻址脉冲交叠期以外的独立时间段发生当前行电极对应的数据信号。
7.如权利要求1所述的槽型等离子体显示板的寻址驱动方法,其中相邻寻址行电极表明其在寻址顺序中相邻,在槽型等离子体显示板前基板上的空间排列位置方面可以相邻,也可以不相邻。
全文摘要
一种槽型等离子体显示板的寻址驱动方法,属于等离子体显示板技术领域,它利用相邻寻址脉冲具有一定的重合时间的驱动特点,使相邻寻址脉冲产生一固定时间段的重叠,从而缩短系统寻址期的时间。它在保证所有行寻址脉冲有效宽度不变的情况下,既没有增加寻址错误几率,又有效地缩短了整体寻址期时间,为系统提供更多子场编排机会和更多维持发光时间,对于提高槽型等离子体显示板的综合显示质量将有很好的帮助。
文档编号G09G3/20GK101067916SQ20071002129
公开日2007年11月7日 申请日期2007年4月26日 优先权日2007年4月26日
发明者汤勇明, 王保平, 朱立锋, 张 雄, 郑姚生 申请人:南京华显高科有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1