一种电子设备及其显示面板的制作方法

文档序号:2550602阅读:367来源:国知局
一种电子设备及其显示面板的制作方法
【专利摘要】本发明公开了一种电子设备及其显示面板,该显示面板包括:多个阵列排布的像素单元,同一像素列中的像素单元包括第一像素单元与第二像素单元;栅极驱动电路,包括:用于扫描具有第一像素单元的各像素行的第一栅极驱动电路以及用于扫描具有第二像素单元的各像素行的第二栅极驱动电路;数据电路,数据电路包括:与对应像素列的第一像素单元连接的第一数据电路;与对应像素列的第二像素单元连接的第二数据电路;栅极驱动电路每次同时扫描至少两像素行,第一栅极驱动电路与第二栅极驱动电路各扫描一像素行,且二者扫描时序相同。所述显示面板可以同时扫描两像素行,同时为同一像素列中的一个第一像素单元与第二像素单元充电,提高了帧频。
【专利说明】_种电子设备及其显不面板

【技术领域】
[0001] 本发明涉及显示装置【技术领域】,尤其涉及一种电子设备及其显示面板。

【背景技术】
[0002] 随着科技的发展,具有显示面板的电子设备越来越广泛的应用到人们的日常生活 与工作中,为人们的日常生活与工作带来了巨大的便利,且使得人们的日常生活与工作丰 富多样化。
[0003] 参考图1,图1为现有技术中一种显不面板的结构不意图,该显不面板具有多个阵 列分布的像素单元11、多条数据线12、多条栅极线13以及栅极驱动电路14。所述像素单元 11包括R像素单元、G像素单元以及B像素单元。同一像素行的像素单元11电连接同一条 数据线12,同一像素列的像素单元11电连接同一条栅极线13。图1中示出了 6条数据线, 包括数据线D1-D6,示出了 M条栅极线,包括栅极线Gl-栅极线GM。
[0004] 在进行显示驱动时,由于同一像素列的像素单元11电连接同一条数据线12,为了 实现不同像素单元11能够进行不同显示,需要对栅极线13进行分时扫描,即逐一扫描所述 栅极线13,每次为一列像素单元中的一个像素单元11充电。
[0005] 显示面板分辨率越高,显示面板越大,其栅极线越多。由于现有的显示面板在进行 显示驱动时,只能逐一开启扫描栅极线,大量的栅极线在逐一扫描时,导致显示面板的帧频 较低。


【发明内容】

[0006] 有鉴于此,本发明实施例提供的了一种电子设备及其显示面板,以提高显示面板 的帧频。
[0007] 为实现上述目的,本发明实施例提供了一种显示面板,该显示面板包括:
[0008] MXN个阵列排布的像素单元,位于同一像素列中的像素单元包括第一像素单元与 第二像素单元,M、N为正整数;
[0009] 栅极驱动电路,栅极驱动电路包括:用于扫描具有第一像素单元的各像素行的第 一栅极驱动电路以及用于扫描具有第二像素单元的各像素行的第二栅极驱动电路;
[0010] 与像素列--对应的数据电路,数据电路包括:与对应像素列的第一像素单元连 接的第一数据电路;与对应像素列的第二像素单元连接的第二数据电路;
[0011] 第1数据线-第2N数据线,对于第η像素列,其第一数据电路通过第2n-l数据线 与第一像素单元连接,其第二数据电路通过第2n数据线与第二像素单元连接,η为不大于N 的正整数;
[0012] 栅极驱动电路每次同时扫描至少两像素行,第一栅极驱动电路与第二栅极驱动电 路各扫描一像素行,且二者扫描时序相同。
[0013] 在本发明中,在上述显示面板中,阵列包括多个像素列组,像素列组在阵列的行方 向上包括依次排列的第一像素列、第二像素列以及第三像素列;
[0014] 第一像素列的所有像素单元均为R像素单元,第二像素列的所有像素单元均为G 像素单元,第三像素列的所有像素单元均为B像素单元;
[0015] 在同一像素列组中,第一像素列、第二像素列以及第三像素列的第一数据电路连 接同一数据信号,第一像素列、第二像素列以及第三像素列的第二数据电路连接同一数据 信号;
[0016] 在同一像素列中,第一数据电路与第二数据电路的时序相同。
[0017] 在本发明中,在上述显示面板中,M为偶数,在同一像素列中,第一像素单元与第二 像素单元的个数相同。
[0018] 在本发明中,在上述显示面板中,M为奇数,在同一像素列中,第一像素单元的个数 与第二像素单元的个数差值的绝对值为1。
[0019] 在本发明中,在上述显示面板中,显示面板包括第1栅极线-第M栅极线,栅极线 与像素行一一对应;栅极驱动电路通过各栅极线扫描对应像素行;
[0020] 阵列的第1像素行-第m像素行的像素单元为第一像素单元,第一栅极驱动电 路与第1栅极线-第m栅极线均连接,M为偶数时,

【权利要求】
1. 一种显示面板,其特征在于,包括: MXN个阵列排布的像素单元,位于同一像素列中的像素单元包括第一像素单元与第二 像素单元,M、N为正整数; 栅极驱动电路,所述栅极驱动电路包括:用于扫描具有第一像素单元的各像素行的第 一栅极驱动电路以及用于扫描具有第二像素单元的各像素行的第二栅极驱动电路; 与像素列一一对应的数据电路,所述数据电路包括:与对应像素列的第一像素单元连 接的第一数据电路;与对应像素列的第二像素单元连接的第二数据电路; 第1数据线-第2N数据线,对于第η像素列,其第一数据电路通过第2n-l数据线与所 述第一像素单元连接,其第二数据电路通过第2n数据线与所述第二像素单元连接,η为不 大于N的正整数; 所述栅极驱动电路每次同时扫描至少两像素行,所述第一栅极驱动电路与所述第二栅 极驱动电路各扫描一像素行,且二者扫描时序相同。
2. 根据权利要求1所述的显示面板,其特征在于,所述阵列包括多个像素列组,所述像 素列组在所述阵列的行方向上包括依次排列的第一像素列、第二像素列以及第三像素列; 所述第一像素列的所有像素单元均为R像素单元,所述第二像素列的所有像素单元均 为G像素单元,所述第三像素列的所有像素单元均为B像素单元; 在同一像素列组中,所述第一像素列、第二像素列以及第三像素列的第一数据电路连 接同一数据信号,所述第一像素列、第二像素列以及第三像素列的第二数据电路连接同一 数据信号; 在同一像素列中,第一数据电路与第二数据电路的时序相同。
3. 根据权利要求2所述的显示面板,其特征在于,M为偶数,在同一像素列中,所述第一 像素单元与所述第二像素单元的个数相同。
4. 根据权利要求2所述的显示面板,其特征在于,M为奇数,在同一像素列中,所述第一 像素单元的个数与所述第二像素单元的个数差值的绝对值为1。
5. 根据权利要求3或4所述的显示面板,其特征在于,所述显示面板包括第1栅极 线-第M栅极线,所述栅极线与所述像素行一一对应;所述栅极驱动电路通过各栅极线扫描 对应像素行; 所述阵列的第1像素行-第m像素行的像素单元为所述第一像素单元,所述第一栅极 M M-I 驱动电路与第1栅极线-第m栅极线均连接,M为偶数时,m=γ;M为奇数时,m二I或M + 1 m =-; 2 所述阵列的第m+1像素行-第M像素行的像素单元为所述第二像素单元,所述第二栅 极驱动电路与第m+1栅极线-第M栅极线均连接;其中,M> 1。
6. 根据权利要求5所述的显示面板,其特征在于,还包括:与第1栅极线-第m栅极线 均连接的第三驱动电路以及与第m+1栅极线-第M栅极线均连接的第四驱动电路; 所述第一栅极驱动电路与所述第三栅极驱动电路对称的设置在所述阵列的左右两侧; 所述第二栅极驱动电路域所述第四栅极驱动电路对称的设置在所述阵列的左右两侧。
7. 根据权利要求5所述的显示面板,其特征在于,所述第一栅极驱动电路包括:分别设 置在所述阵列左右两侧的奇数栅极驱动电路与偶数栅极驱动电路; 所述奇数栅极驱动电路与第1栅极线-第m栅极线中奇数栅极线连接,所述偶数栅极 驱动电路与第1栅极线-第m栅极线中偶数栅极线连接。
8. 根据权利要求5所述的显示面板,其特征在于,所述第二栅极驱动电路包括:分别设 置在所述阵列两侧的奇数栅极驱动电路与偶数栅极驱动电路; 所述奇数栅极驱动电路与第m+1栅极线-第M栅极线中奇数栅极线连接,所述偶数栅 极驱动电路与第m+1栅极线-第M栅极线中偶数栅极线连接。
9. 根据权利要求3或4所述的显示面板,其特征在于, 所述阵列的第2q_l像素行的像素单元均为所述第一像素单元,所述第一栅极驱动电 路与各第2q_l像素行均连接,q为正整数,且2q_l彡M; 所述阵列的第2i像素行的像素单元均为所述第二像素单元,所述第二驱动电路与各 第2i像素行均连接,i为正整数,且2i<M。
10. 根据权利要求9所述的显示面板,其特征在于,还包括:与各第2q_l像素行均连接 的第三驱动电路以及与各第2i像素行均连接的第四驱动电路; 所述第一栅极驱动电路与所述第三栅极驱动电路对称的设置在所述阵列的左右两侧; 所述第二栅极驱动电路域所述第四栅极驱动电路对称的设置在所述阵列的两侧。
11. 根据权利要求9所述的显示面板,其特征在于,所述显示面板包括第1栅极线-第 M栅极线,所述栅极线与所述像素列一一对应;所述栅极电路通过所述栅极线扫描对应像 素行; 所述第一栅极驱动电路通过第2q_l栅极线与第2q_l像素行连接;所述第二栅极驱动 电路通过第2i栅极线与第2i像素行连接。
12. 根据权利要求9所述的显示面板,其特征在于,M为偶数时,所述显示面板包括第1 栅极线-第#栅极线; 第j栅极线同时连接第2j-Ι像素行与第2j像素行,j正整数,且不大于f。
13. 根据权利要求9所述的显示面板,其特征在于,M为奇数时,所述显示面板包括第1 M+1 栅极线-第一^栅极线; 第j栅极线同时连接第2j-l像素行与第2j像素行,j为正整数,且小于f; M+ 1 第栅极线连接第M像素行。
14. 根据权利要求2所述的显示面板,其特征在于,同一像素列组的各数据电路组成选 通电路,所述选通电路包括:第一开关管-第六开关管、第一数据端、第二数据端、第一红色 时钟信号端、第二红色时钟信号端、第一绿色时钟信号端、第二绿色时钟信号端、第一蓝色 时钟信号端以及第二蓝色时钟信号端。
15. 根据权利要求14所述的显示面板,其特征在于,在同一像素列组中: 第一开关管的栅极连接第一红色时钟信号端,其漏极连接第一像素列的第一像素单元 的数据线; 第二开关管的栅极连接第二红色时钟信号端,其漏极连接第一像素列的第二像素单元 的数据线; 第三开关管的栅极连接第一绿色时钟信号端,其漏极连接第二像素列的第一像素单元 的数据线; 第四开关管的栅极连接第二绿色时钟信号端,其漏极连接第二像素列的第二像素单元 的数据线; 第五开关管的栅极连接第一蓝色时钟信号端,其漏极连接第三像素列的第一像素单元 的数据线; 第六开关管的栅极连接第二蓝色时钟信号端,其漏极连接第三像素列的第二像素单元 的数据线; 第一开关管、第三开关管以及第五开关管的栅极均连接第一数据端;第二开关管、第四 开关管以及第六开关管均连接第二数据端。
16. -种电子设备,其特征在于,包括如权利要求1-15所述的显示面板。
【文档编号】G09G3/20GK104464601SQ201410840106
【公开日】2015年3月25日 申请日期:2014年12月30日 优先权日:2014年12月30日
【发明者】孙莹, 杨康鹏, 许育民 申请人:厦门天马微电子有限公司, 天马微电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1