一种GOA电路控制的方法与流程

文档序号:12608568阅读:1460来源:国知局
一种GOA电路控制的方法与流程

本发明属于液晶显示领域,尤其是一种GOA电路控制的方法。



背景技术:

阵列栅极驱动(Gate driver On Array,简称GOA)技术是一种将栅极驱动集成电路(Gate Driver Integrated Circuit)集成在阵列(Array)基板上的技术。GOA电路具有多个级联的GOA单元,各个GOA单元均有一个信号输出端,信号输出端在输入信号的驱动下输出信号,并且信号输出端输出的信号同时作为同一行的栅极驱动信号和下一级GOA单元的输入信号。

GOA电路结构如图1所示,在GSP、CK等输入信号的控制下,信号输出端输出Gout信号,Gout信号打开薄膜晶体管(TFT),源极信号输入画面显示。在一个帧画面中,信号Gout(n)在有效垂直扫描线期间(V-Active Time)在输入信号CK等的控制下输出,控制画面的正常显示,在无效垂直扫描线期间(V-Blanking Time)时重置信号CLR电平高,Gout(n)、源极信号无输出,具体GOA电路工作时序如图2所示。

在GOA电路中,有效垂直扫描线期间电路元件功率消耗,称为Pa,无效垂直扫描线期间电路元件功率消耗,称为Pb。为降低GOA电路的功率消耗,现有的解决方案是,在无效垂直扫描线期间,GOA电路在重置信号CLR电平高后无输出,这时功率消耗Pb约为零,这样就降低GOA电路的功率消耗,修改后的工作时序如图3所示。高温或者TFT保持性能不稳定等情况下,在无效垂直扫描线期间(V-Blanking)GOA模块中产生的信号Q(n)的电压会被拉高,造成闸极电压无法保持在闸极关闭电压VGL导致画素漏电,产生画面画异。



技术实现要素:

本发明所解决的技术问题在于提供一种GOA电路控制的方法,在任一帧画面中,有效垂直扫描线期间内本级GOA电路根据输入控制信号及上一级GOA电路产生的栅极输出信号来输出本级栅极输出信号,此时液晶面板的时序控制芯片产生低电平的两个输出控制信号;在无效垂直扫描线期间内,本级GOA电路的输入控制信号保持低电平,两个输出控制信号做交流化输出,GOA电路重置,使闸极信号保持在关闭电压VGL,实现降低GOA功耗且画面无画异现象。

实现本发明目的的技术解决方案为:

一种GOA电路控制的方法,多个GOA电路设置在液晶面板上,液晶面板设有纵横交错的多个栅极和多个源极,一个或几个栅极对应一个GOA电路,在任一帧画面中,有效垂直扫描线期间内本级GOA电路根据输入控制信号及上一级GOA电路产生的栅极输出信号来输出本级栅极输出信号,此时液晶面板的时序控制芯片产生低电平的两个输出控制信号;在无效垂直扫描线期间内,本级GOA电路的输入控制信号保持低电平,两个输出控制信号做交流化输出,GOA电路重置。

进一步的,本发明的GOA电路控制的方法,所述液晶面板的时序控制器产生的所述输入控制信号,该输入控制信号通过源极芯片输入到GOA电路中,GOA电路接收到所述输入控制信号,输出相应的栅极输出信号,同时此级的栅极输出信号作为下一级GOA电路的输入控制信号之一。

进一步的,本发明的GOA电路控制的方法,在有效垂直扫描线期间,液晶面板的时序控制芯片产生的输出控制信号的电平设置为薄膜晶体管的截止电压。

进一步的,本发明的GOA电路控制的方法,在有效垂直扫描线期间,输出控制信号的电平设置为-8V。

进一步的,本发明的GOA电路控制的方法,在无效垂直扫描线期间,输入控制信号的电平设置为薄膜晶体管的截止电压。

进一步的,本发明的GOA电路控制的方法,在无效垂直扫描线期间,输入控制信号的电平设置为-8V。

进一步的,本发明的GOA电路控制的方法,输出控制信号在无效垂直扫描线期间交流化输出的频率为其中f为GOA电路的时钟频率,n为正整数。

本发明采用以上技术方案与现有技术相比,具有以下技术效果:

1、本发明的方法能够在保证GOA电路功能正常的情况下降低GOA电路的功耗;

2、本发明的方法不会造成画素漏电而产生画面画异的情况。

附图说明

图1是现有技术的GOA电路模块图;

图2是现有技术的GOA电路修改前的工作时序图;

图3是现有技术的GOA电路修改后的工作时序图;

图4是本发明的运用GOA电路的液晶面板结构图;

图5是本发明的GOA电路结构图;

图6是本发明的GOA电路工作时序图。

具体实施方式

下面详细描述本发明的实施方式,所述实施方式的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施方式是示例性的,仅用于解释本发明,而不能解释为对本发明的限制。

一种GOA电路控制的方法,多个GOA电路设置在液晶面板上,液晶面板设有纵横交错的多个栅极和多个源极,一个或几个栅极对应一个GOA电路,在任一帧画面中,有效垂直扫描线期间内本级GOA电路根据输入控制信号及上一级GOA电路产生的栅极输出信号来输出本级栅极输出信号,此时液晶面板的时序控制芯片(T-con IC)产生低电平的两个输出控制信号。液晶面板的时序控制器产生的所述输入控制信号,该输入控制信号通过源极芯片输入到GOA电路中,GOA电路接收到所述输入控制信号,输出相应的栅极输出信号,同时此级的栅极输出信号作为下一级GOA电路的输入控制信号之一。所述液晶面板的时序控制芯片产生的输出控制信号的电平设置为薄膜晶体管的截止电压-8V。

在无效垂直扫描线期间内,本级GOA电路的输入控制信号保持低电平,两个输出控制信号做交流化输出,GOA电路重置。所述输入控制信号的电平设置为薄膜晶体管的截止电压-8V。

所述输出控制信号交流化输出的频率为其中f为GOA电路的时钟频率,n为正整数。采用GOA电路的液晶面板结构如图4所示,液晶面板的时序控制芯片(T-con IC)1产生GSP、CK1、CK2、CLR1、CLR2等控制信号,这些控制信号通过源极芯片(Source IC)2输入到GOA电路3中,GOA电路3接收到这些控制信号,相应的栅极输出栅极输出信号Gout(n),同时此级的栅极输出信号Gout(n)作为下一级GOA电路的输入控制信号。

液晶面板内设有纵横交错的栅极和源极,一个或几个栅极对应一个GOA电路,每个源极对应一个源极芯片。

GOA电路结构如图5所示,其包括13个薄膜晶体管TFT、10个输入端子和1个输出端子,其中,13个TFT分别为M1、M2、M3、M4A、M5、M6A、M6、M7、M8、M9、M10、M11、以及M12。TFT M1、TFT M10、TFT M5、TFT M6A、TFT M6、TFT M7、TFT M8、TFT M9、TFT M11接收时序控制器(T-con)输出的控制信号CK及上一级GOA电路产生的栅极输出信号G(n-1),用于控制此级栅极输出信号G(n)的输出。TFT M4A、TFT M2、TFT M12、TFT M3则接收时序控制器(T-con)输出的两个输出控制CLR1、CLR2信号对GOA电路进行重置,该两个输出控制CLR1和CLR1信号呈交流化输出。

在有效垂直扫描线期间,GOA电路根据输入控制信号CK及上级GOA产生的栅极输出信号G(n-1)输出此级栅极输出信号G(n),此时时序控制器(T-con)输出低电平的两个输出控制信号CLR1、CLR2,该两个输出控制信号CLR1和CLR2呈交流化输出;在无效垂直扫描线期间,GOA电路的输入控制信号CK无低电平,此时两个输出控制信号CLR1、CLR2由低电平转变为频率为(其中f为GOA电路的时钟频率)的交流化信号,重置(Reset)GOA电路。

具体工作时序如图6所示。在有效垂直扫描线期间(V-Active)期间,所有输入控制信号CK正常输出,两个输出控制CLR1、CLR2控制信号保持低电平,在无效垂直扫描线期间(V-Blanking)期间,所有输入控制CK信号保持低电平,两个输出控制CLR1、CLR2信号做交流化输出重置(Reset)电路,这样就可以降低GOA电路的功耗,同时不产生画异等问题。

以上所述仅是本发明的部分实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进,这些改进应视为本发明的保护范围。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1