显示驱动器、显示装置以及显示驱动器的工作方法与流程

文档序号:12723983阅读:403来源:国知局
显示驱动器、显示装置以及显示驱动器的工作方法与流程

本发明涉及显示驱动器、显示装置以及显示驱动器的工作方法,特别涉及装载了对图像数据进行图像数据处理的图像数据处理电路的显示驱动器。



背景技术:

存在在对显示面板(例如,液晶显示面板)进行驱动的显示驱动器中常常装载有对图像数据进行所希望的数据处理的图像数据处理电路的情况。例如,在从主机发送到显示驱动器的图像数据是利用图像压缩而生成的压缩图像数据的情况下,在显示驱动器的内部,利用图像数据处理电路进行将该压缩图像数据展开的展开处理。例如,在日本特开2014-107754号公报中公开了装载有进行压缩图像数据的展开的展开电路的显示驱动器。此外,也存在为了进行图像的缩放(放大、缩小)或使利用适当的图像处理(例如,边缘强调)显示于显示面板的图像的图像质量提高而装载有图像数据处理电路的情况。

可是,在装载图像数据处理电路的显示驱动器的使用中,存在需要与图像数据处理电路的工作配合地适当设定向显示驱动器供给图像数据的主机的工作的情况。这有时会使显示驱动器的用户友好性降低。根据发明人的研究,这样的问题在装载于显示驱动器的图像数据处理电路与多个图像数据处理对应的情况下可能变得特别显著。

现有技术文献

专利文献

专利文献1:日本特开2014-107754号公报。



技术实现要素:

发明要解决的课题

因此,本发明的目的之一在于提供用于提高装载图像数据处理电路的显示驱动器的用户友好性的技术。关于本发明的其它目的、新的特征,本领域技术人员根据以下的公开能够理解。

用于解决课题的方案

在本发明的一个观点方面,驱动显示面板的显示驱动器具备:延迟电路,接收第一图像数据,使第一图像数据延迟并将其输出;图像数据处理电路,根据指定第一图像数据的格式的图像格式信息从多个图像数据处理之中对选择图像数据处理进行选择,对从延迟电路输出的第一图像数据进行选择图像数据处理,生成第二图像数据;以及驱动部,响应于第二图像数据而驱动显示面板。延迟电路中的第一图像数据的延迟量是根据图像格式信息来控制的。

在本发明的另一观点方面,驱动显示面板的显示驱动器具备:图像数据处理电路,接收第一图像数据,响应于指定第一图像数据的格式的图像格式信息而从多个图像数据处理之中对选择图像数据处理进行选择,对第一图像数据进行选择图像数据处理;延迟电路,接收第二图像数据,使第二图像数据延迟并将其输出;以及驱动部,响应于从延迟电路输出的第二图像数据而驱动显示面板。延迟电路中的第二图像数据的延迟量是根据图像格式信息来控制的。

在本发明的又一观点方面,驱动显示面板的显示驱动器的工作方法具备:从主机接收第一图像数据的步骤;将指定第一图像数据的格式的图像格式信息保持在存储部中的步骤;利用延迟电路使第一图像数据延迟根据图像格式信息所决定的延迟量并将其输出的步骤;响应于在存储部中保持的图像格式信息而从多个图像数据处理之中对选择图像数据处理进行选择的步骤;对从延迟电路输出的第一图像数据进行选择图像数据处理,生成第二图像数据的步骤;以及响应于第二图像数据而驱动显示面板的步骤。

在本发明的又一观点方面,驱动显示面板的显示驱动器的工作方法具备:从主机接收第一图像数据的步骤;将指定第一图像数据的格式的图像格式信息保持在存储部中的步骤;响应于在存储部中保持的图像格式信息而从多个图像数据处理之中对选择图像数据处理进行选择的步骤;对第一图像数据进行选择图像数据处理,生成第二图像数据的步骤;利用延迟电路使第二图像数据延迟根据图像格式信息所决定的延迟量并将其输出的步骤;以及响应于从延迟电路输出的第二图像数据而驱动显示面板的步骤。

发明的效果

根据本发明,能够提供用于提高装载图像数据处理电路的显示驱动器的用户友好性的技术。

附图说明

图1是示出显示装置的结构的一例的框图。

图2A是图示出装载了以能够选择性地执行多个图像数据处理的方式构成的图像数据处理电路的显示驱动器的工作以及主机的设定的具体例的时序图。

图2B是图示出装载了以能够选择性地执行多个图像数据处理的方式构成的图像数据处理电路的显示驱动器的工作以及主机的设定的另一具体例的时序图。

图3是示出本发明的一个实施方式的显示装置的结构的框图。

图4A是图示出本实施方式中的显示驱动器的工作以及主机的设定的具体例的时序图。

图4B是图示出本实施方式中的显示驱动器的工作以及主机的设定的另一具体例的时序图。

图5是示出本发明的另一实施方式的显示装置的结构的框图。

具体实施方式

在以下,首先,为了使在实施方式中公开的技术的理解容易,对装载了图像数据处理电路的显示驱动器以及在这样的结构的显示驱动器中可能产生的问题进行说明。再有,需要注意的是,申请人不认为在以下公开的技术是公知的。

图1是示出显示装置101的结构的一例的框图。在图1中图示出的显示装置101具备显示驱动器102和显示面板103。显示驱动器102对从主机104接收的图像数据以及控制数据进行响应而驱动显示面板103。如上述那样,近年来的显示驱动器存在装载对所接收的图像数据进行数据处理的图像数据处理电路的情况,假设在图1中图示出的显示装置101的显示驱动器102也装载有图像数据处理电路。例如,在从主机104发送到显示驱动器102的图像数据是利用图像压缩而生成的压缩图像数据的情况下,将该压缩图像数据展开的展开电路可以作为该图像数据处理电路装载于显示驱动器102。此外,也可以为了进行各种图像处理(例如,图像的缩放(放大、缩小)、边缘强调等)而使用该图像数据处理电路。再有,在以下,有时将对图像数据进行的数据处理仅称作“图像数据处理”。

存在希望根据用户希望使用的图像数据的格式(以下,有时称作“图像格式”)来选择由显示驱动器102的图像数据处理电路执行的图像数据处理的情况,在这样的情况下,图像数据处理电路以能够选择性地执行多个图像数据处理的方式构成。

发明人着眼的是装载了以能够选择性地执行多个图像数据处理的方式构成的图像数据处理电路的显示驱动器102在用户友好性方面可能产生问题。有时图像数据处理的执行时间(latency)(即,图像数据处理的执行所需要的时间)依赖于所选择的图像数据处理的内容而不同。其另一方面,由于在显示装置101中一般地回扫期间的长度规定为固定,所以,主机104需要根据所选择的图像数据处理(换言之,根据供给到显示驱动器102的图像数据的图像格式)适当地设定开始发送图像数据的定时。如果从显示驱动器102的用户(例如,具备显示装置101和主机104的系统的设计者)的角度来看,不能说这样的结构的显示驱动器102是用户友好的。

在以下,举出具体例对上述的用户友好性的问题进行说明。图2A、图2B是图示出装载了以能够选择性地执行多个图像数据处理的方式构成的图像数据处理电路的显示驱动器102的工作以及主机104的设定的具体例的时序图。图2A图示出在将“图像格式#1”的图像数据从主机104发送到显示驱动器102的情况下的主机104的设定,图2B图示出在将“图像格式#2”的图像数据从主机104发送到显示驱动器102的情况下的主机104的设定。

当各垂直同步期间开始时,主机104向显示驱动器102指示该垂直同步期间的开始定时。在从主机104向显示驱动器102供给垂直同步信号vsync的系统中,也可以通过使该垂直同步信号vsync激活(例如,在垂直同步信号vsync是高活性的信号的情况下,将垂直同步信号vsync上拉至高电平),从而进行垂直同步期间的开始定时的指示。此外,在从主机104向显示驱动器102供给指示垂直同步期间的开始定时的vsync命令的系统中,显示驱动器102响应于该命令而将在其内部产生的垂直同步信号vsync激活。再有,该垂直同步信号vsync被激活的定时或者vsync命令被供给的定时可以是垂直同步期间刚开始后,此外,也可以是垂直同步期间开始之后经过了规定的期间之后。在图2A、图2B中图示出了在垂直同步期间开始之后经过了规定的期间之后将该垂直同步信号vsync激活的工作。

在垂直同步信号vsync的激活之后,显示驱动器102在各水平同步期间的开始时将水平同步信号激活。在图2A、图2B的工作中,在将垂直同步信号vsync激活之后将水平同步信号首次激活的定时被设定为在将垂直同步信号vsync激活之后经过了1个水平同步期间的长度的时间的定时。

再有,显示驱动器102在垂直同步期间开始之后经过了规定时间的定时开始显示期间(对显示面板103的源极线进行驱动来将图像显示于显示面板103的期间)。在垂直同步期间开始之后直到显示期间开始之前的期间被称作垂直回扫期间。在图2A、图2B的工作中,显示驱动器102在水平同步信号首次被激活之后经过了7个水平同步期间之后开始显示期间。

应该关注的是,垂直回扫期间的长度固定,相对于此,图像数据处理电路中的图像数据处理的执行时间可能根据图像数据处理的内容而不同。例如,图2A示出在图像格式#1的图像数据的图像数据处理电路中的执行时间为3个水平同步期间的情况下的工作,图2B示出在图像格式#2的图像数据的图像数据处理电路中的执行时间为2个水平同步期间的情况下的工作。

在图2A、图2B中图示出的工作的问题是,要求根据图像格式适当地进行主机104的工作定时、更具体地是主机104开始将图像数据供给到显示驱动器102的定时的设定。如图2A所图示的那样,在将图像格式#1的图像数据供给到显示驱动器102的情况下,图像数据处理电路中的执行时间为3个水平同步期间,因此,主机104需要以在垂直同步信号vsync的激活之后经过了5个水平同步期间的定时开始供给图像数据的方式进行设定。另一方面,如图2B所图示的那样,在将图像格式#2的图像数据供给到显示驱动器102的情况下,图像数据处理电路中的执行时间为2个水平同步期间,因此,主机104需要以在垂直同步信号vsync的激活之后经过了6个水平同步期间的定时开始供给图像数据的方式进行设定。

需要根据图像格式来设定主机104开始向显示驱动器102供给图像数据的定时在显示驱动器102的用户友好性的观点方面是不优选的。在以下叙述的实施方式中提示了与这样的问题对应的显示装置以及显示驱动器。

图3是示出本发明的一个实施方式的显示装置1的结构的框图。本实施方式的显示装置1具备显示驱动器2和显示面板3。作为显示面板3,例如能够使用液晶显示面板。显示面板3具备多个栅极线、多个源极线、配置成矩阵的像素、以及驱动该源极线的栅极驱动器电路3a。在本实施方式中栅极驱动器电路3a集成于显示面板3的玻璃基板上,这样的栅极驱动器电路也常常被称作GIP(gate-in-panel)电路。显示驱动器2以响应于从主机4接收的图像数据DIN以及控制数据DCTRL而对显示面板3进行驱动的方式构成。在本实施方式中,作为供给到显示面板3的图像数据DIN,使用利用图像压缩而生成的压缩图像数据。主机4进行规定的图像压缩,生成该压缩图像数据。

显示驱动器2具备输入输出电路11、图像数据延迟电路12、图像数据处理电路13、源极驱动器电路14、图像格式信息寄存器15、非易失性存储器16、控制电路17、以及面板接口电路18。

输入输出电路11是为了对从主机4向显示驱动器2供给的数据以及信号进行接收并且将所希望的数据以及/或者信号发送给主机4而使用的。输入输出电路11将从主机4接收的图像数据DIN(压缩图像数据)转送到图像数据延迟电路12并且响应于控制数据DCTRL而生成垂直同步信号vsync以及水平同步信号hsync。在一个实施方式中,控制数据DCTRL包括指示垂直同步期间的开始定时的命令(vsync命令)和指示水平同步期间的开始定时的命令(hsync命令),垂直同步信号vsync以及水平同步信号hsync响应于这些命令而生成也可。

再有,在本实施方式中,显示驱动器2以响应于控制数据DCTRL(例如,vsync命令以及hsync命令)而生成垂直同步信号vsync以及水平同步信号hsync的方式构成,但是,代替地,主机4向显示驱动器2供给垂直同步信号vsync以及水平同步信号hsync也可。在此情况下,主机4通过将垂直同步信号vsync激活(例如,向高电平的上拉)来指示垂直同步期间的开始定时,通过将水平同步信号hsync激活来指示水平同步期间的开始定时。

图像数据延迟电路12使从输入输出电路11接收的图像数据DIN延迟并将其输出。图像数据延迟电路12中的图像数据DIN的延迟量由在图像格式信息寄存器15中储存的图像格式信息控制。如之后详细地说明的那样,在本实施方式中,表示从主机4供给的图像数据DIN的图像格式的图像格式信息事先被储存于图像格式信息寄存器15,图像数据延迟电路12中的图像数据DIN的延迟量根据该图像格式信息而自动地被控制。这样的工作有助于主机4的设定的容易化、即显示驱动器2的用户友好性的提高。

图像数据处理电路13对从图像数据延迟电路12接收的图像数据DIN进行图像数据处理,生成输出图像数据DOUT。在被供给到图像数据处理电路13的图像数据DIN是压缩图像数据的本实施方式中,图像数据处理电路13对图像数据DIN进行展开处理,由此生成输出图像数据DOUT

在本实施方式中,图像数据处理电路13与多个不同的图像格式的压缩图像数据对应,以能够执行与所接收的图像数据DIN的图像格式对应的展开处理的方式构成。详细地,图像数据处理电路13以能够执行多个展开处理的方式构成,选择应该根据在图像格式信息寄存器15中储存的图像格式信息执行的展开处理,对从图像数据延迟电路12接收的图像数据DIN执行所选择的展开处理,由此,生成输出图像数据DOUT

源极驱动器电路14作为响应于从图像数据处理电路13接收的输出图像数据DOUT而生成应该供给到显示面板3的各源极线的源极驱动信号S0~Sm(m是规定的自然数)的驱动部而工作。对显示面板3的各源极线供给该源极驱动信号,由此,驱动各源极线。

图像格式信息寄存器15和非易失性存储器16作为存储图像格式信息并将所存储的该图像格式信息供给到图像数据延迟电路12和图像数据处理电路13的存储部而工作。在本实施方式中,图像格式信息寄存器15以仅易失性地存储图像格式信息但是存取时间短的方式构成,并且是为了将所存储的图像格式信息供给到图像数据延迟电路12和图像数据处理电路13而使用的。另一方面,非易失性存储器16非易失性地存储图像格式信息。当显示驱动器2被启动时(例如,当显示驱动器2的电源接通、启动程序开始时),在非易失性存储器16中存储的图像格式信息被转送到图像格式信息寄存器15。

优选显示驱动器2以能够从外部例如从主机4改写在非易失性存储器16中存储的图像格式信息的方式构成。在从主机4改写非易失性存储器16的情况下,向输入输出电路11发送应该写入到非易失性存储器16中的图像格式信息和指示将该图像格式信息写入到非易失性存储器16中的写入命令。输入输出电路11响应于该写入命令而将图像格式信息写入到非易失性存储器16中。

能够从外部改写在非易失性存储器16中存储的图像格式信息的结构在能够以同一显示驱动器2满足各种用户的要求的方面是优选的。有时用户希望使用的图像格式按每个用户各不相同。其另一方面,配合各用户的要求来设计图像数据处理电路13在成本的观点方面是不优选的。在本实施方式中,图像数据处理电路13被以能够执行多个图像数据处理的方式设计,进而,以执行根据在非易失性存储器16中存储的图像格式信息所选择的图像数据处理的方式构成,因此,通过配合用户希望的图像格式将图像格式信息储存于非易失性存储器16,从而能够容易地对应各种用户的需求。

控制电路17进行显示驱动器2的各电路的控制、例如基于垂直同步信号vsync以及水平同步信号hsync的定时控制。

面板接口电路18在控制电路17的控制下生成对集成于显示面板3的栅极驱动器电路3a进行控制的栅极控制信号SOUT0~SOUTn(n是规定的自然数)。

接着,对本实施方式中的显示装置1的工作进行说明。

图4A、图4B是图示出本实施方式中的显示驱动器2的工作的具体例的时序图。图4A图示出在从主机4向显示驱动器2发送“图像格式#1”的图像数据的情况下的显示驱动器2的工作,图4B图示出在从主机4向显示驱动器2发送“图像格式#2”的图像数据的情况下的主机4的设定。

在本实施方式中,在显示驱动器2的图像格式信息寄存器15中预先设定有表示从主机4发送到显示驱动器2的图像数据的图像格式的图像格式信息。在一个实施方式中,将表示用户希望使用的图像格式的图像格式信息存储在非易失性存储器16中,在显示驱动器2的启动时(例如,在显示驱动器2的电源被接通之后执行的启动程序中)将图像格式信息从非易失性存储器16转送到图像格式信息寄存器15也可。

当各垂直同步期间开始时,主机4向显示驱动器2指示该垂直同步期间的开始定时。在本实施方式中,主机4向显示驱动器2供给向显示驱动器2指示垂直同步期间的开始定时的vsync命令。显示驱动器2的输入输出电路11响应于该vsync命令而将垂直同步信号vsync激活。再有,主机4向显示驱动器2供给vsync命令的定时、以及垂直同步信号vsync被激活的定时可以是在垂直同步期间的刚开始后,此外,也可以是垂直同步期间开始之后经过了规定的期间之后。在图4A、图4B中图示出了在垂直同步期间开始之后经过了规定的期间之后将该垂直同步信号vsync激活的工作。

主机4还将指示水平同步期间的开始定时的hsync命令供给到显示驱动器2。显示驱动器2的输入输出电路11响应于hsync命令而在各水平同步期间的开始时将水平同步信号hsync激活。在图4A、图4B的工作中,在将垂直同步信号vsync激活之后将水平同步信号hsync首次激活的定时被设定为在将垂直同步信号vsync激活之后经过了1个水平同步期间的长度的时间的定时。

再有,在本实施方式中公开了主机4向显示驱动器2供给vsync命令以及hsync命令的工作,但是,代替地,主机4向显示驱动器2供给垂直同步信号vsync以及水平同步信号hsync也可。在此情况下,主机4分别利用垂直同步信号vsync以及水平同步信号hsync向显示驱动器2指示垂直同步期间的开始定时以及水平同步期间的开始定时。

显示驱动器2在垂直同步期间开始之后经过了规定时间的定时开始显示期间(对显示面板3的源极线进行驱动来将图像显示于显示面板3的期间)。在垂直同步期间开始之后直到显示期间开始之前的期间是垂直回扫期间。在图4A、图4B的工作中,显示驱动器2在水平同步信号首次被激活之后经过了规定数量的水平同步期间、更具体地经过了7个水平同步期间之后开始显示期间。在显示期间,由源极驱动器电路14驱动显示面板3的源极线。

主机4在各垂直同步期间开始之后经过了规定时间的定时开始图像数据DIN的供给。如上述那样,在本实施方式中,图像数据DIN是利用图像压缩生成的压缩图像数据。从主机4向显示驱动器2供给的图像数据DIN经由输入输出电路11以及图像数据延迟电路12被供给到图像数据处理电路13。图像数据处理电路13根据在图像格式信息寄存器15中储存的图像格式信息来选择与图像数据DIN的图像格式对应的展开处理,对图像数据DIN执行所选择的展开处理,生成输出图像数据DOUT

应该注意的是,由图像数据处理电路13执行的展开处理的执行时间可能依赖于图像数据DIN的图像格式而不同。例如,在本实施方式中,如图4A所图示的那样,在供给到显示驱动器2的图像数据DIN的图像格式是“图像格式#1”的情况下,由图像数据处理电路13进行的展开处理的执行时间是3个水平同步期间。此外,如图4B所图示的那样,在供给到显示驱动器2的图像数据DIN的图像格式是“图像格式#2”的情况下,由图像数据处理电路13进行的展开处理的执行时间是2个水平同步期间。

其另一方面,在本实施方式中,图像数据延迟电路12是为了吸收展开处理的执行时间的不同而使用的。根据在图像格式信息寄存器15中储存的图像格式信息来控制图像数据延迟电路12的延迟量,利用这样的工作,能够与图像数据DIN的图像格式无关地将主机4开始向显示驱动器2供给图像数据DIN的定时设定为固定。

在本实施方式中,以图像数据延迟电路12的延迟量和由图像数据处理电路13进行的展开处理的执行时间之和固定的方式控制图像数据延迟电路12的延迟量。例如,如图4A所图示的那样,在供给到显示驱动器2的图像数据DIN的图像格式是“图像格式#1”的情况下,图像数据延迟电路12不使图像数据DIN延迟地将其输出。换言之,图像数据延迟电路12的延迟量被设定为零。另一方面,在供给到显示驱动器2的图像数据DIN的图像格式是“图像格式#2”的情况下,图像数据延迟电路12的延迟量被设定为1个水平同步期间。需要注意的是,在它们中的哪一个的情况下,图像数据延迟电路12的延迟量和由图像数据处理电路13进行的展开处理的执行时间之和都在3个水平同步期间是固定的。

根据这样的工作,能够与图像数据DIN的图像格式无关地使主机4开始向显示驱动器2供给图像数据DIN的定时固定。例如,在由图像数据处理电路13进行的展开处理的执行时间不同的图4A、图4B中的哪一个的工作中,都以主机4从垂直同步信号vsync的激活起经过5个水平同步期间后开始向显示驱动器2供给图像数据DIN的方式设定即可。这意味着主机4的工作设定容易。

如以上所说明的那样,在本实施方式中,根据表示图像数据DIN的图像格式的图像格式信息来控制图像数据延迟电路12的延迟量。由此,主机4应该开始向显示驱动器2供给图像数据DIN的定时与图像数据DIN的图像格式无关地成为固定。这对显示驱动器2的用户友好性的提高是有效的。

再有,在上述的实施方式中公开了利用图像数据处理电路13进行作为压缩图像数据而生成的图像数据DIN的展开处理的结构,但是,也可以由图像数据处理电路13实施其它的图像数据处理。例如,图像数据处理电路13以能够执行多个图像数据处理(例如,图像的缩放(放大、缩小)、边缘强调等)的方式构成,根据表示图像数据DIN的图像格式的图像格式信息来选择应该执行的图像数据处理也可。在此情况下,也根据在图像格式信息寄存器15中储存的图像格式信息来控制图像数据延迟电路12的延迟量。只要适当地设定由图像格式信息控制的图像数据延迟电路12的延迟量(更具体地,只要以图像数据延迟电路12的延迟量和由图像数据处理电路13进行的图像数据处理的执行时间之和固定的方式控制图像数据延迟电路12的延迟量),就能够与图像数据DIN的图像格式无关地使主机4开始向显示驱动器2供给图像数据DIN的定时固定。

此外,在上述的实施方式中公开了图像数据处理电路13对从图像数据延迟电路12接收的图像数据DIN进行图像数据处理的结构,但是,图像数据延迟电路12和图像数据处理电路13的位置也可以相反。图5图示出这样的结构的显示驱动器2。

在图5所图示的结构中,图像数据处理电路13对从输入输出电路11接收的图像数据DIN进行图像数据处理,生成输出图像数据DOUT。图像数据延迟电路12使从图像数据处理电路13接收的输出图像数据DOUT延迟并将其输出。源极驱动器电路14响应于从图像数据延迟电路12接收的输出图像数据DOUT而对显示面板3的各源极线进行驱动。

在图5所图示的结构中也通过根据表示图像数据DIN的图像格式的图像格式信息来控制图像数据延迟电路12的延迟量,从而能够提高显示驱动器2的用户友好性,这是容易理解的。

在以上具体地记述了本发明的实施方式,但是并不能解释为本发明限定于上述的实施方式。本领域技术人员应该明白本发明能够与各种变更一起被实施。

附图标记的说明

1: 显示装置

2: 显示驱动器

3: 显示面板

3a: 栅极驱动器电路

4: 主机

11: 输入输出电路

12: 图像数据延迟电路

13: 图像数据处理电路

14: 源极驱动器电路

15: 图像格式信息寄存器

16: 非易失性存储器

17: 控制电路

18: 面板接口电路

101: 显示装置

102: 显示驱动器

103: 显示面板

104: 主机。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1