显示装置的制作方法

文档序号:11064111阅读:402来源:国知局
显示装置的制造方法

本发明涉及一种显示装置。



背景技术:

请参照图1,图1为根据本揭露内容的一现有技术的显示装置100。如图1所示,本揭露现有技术的显示装置100主要包括显示面板110、源极驱动器120以及栅极驱动器130。更详细的来说,显示面板具有像素阵列112,由多个像素单元P组成。而源极驱动电路120提供多行数据线(D1~Dn),将数据信号依照时序控制器140设定写入像素阵列112的每一个像素单元P。此外栅极驱动电路130提供多条扫描线(S1~Sm),将扫描信号依照时序控制器140设定致能像素阵列112的每一个像素单元P。在传统的显示装置架构中,像素阵列112中的每一个像素单元P的排列方式为均匀设置,换言之,每一像素单元P与邻近的像素单元P彼此具有相同的间距,除此之外,数据线(D1~Dn)以及扫描线(S1~Sm)在显示面板110的走线方式亦为均匀排列,邻近走线两两之间的距离以等间距设置,而像素单元P一阵列位置电性连接至对应的数据线(D1~Dn)以及扫描线(S1~Sm)。

图2为液晶像素单元的寄生电容示意图,像素单元200具有驱动电晶体TFT、液晶电容Clc以及固态电容Cst,而像素单元200电连接由扫描线Sm-1以及数据线Dn-1致能显示画面。一般来说,传统的显示器的像素阵列设计中,数据线与像素电极的位置是等间距排列(如图1所示),但随着显示器设计的广泛发展,高解析度的面板已成为一种市场主流,此时当数据线与像素电极的位置过于接近,会产生如图2所示的寄生电容(parasitic capacitance between pixel and data line,Cpd),而过大的寄生电容将导致串音(cross talk)现象或者显示不均的现象(V-line mura)。像素电极上在下一个图框(frame)转换前,受到数据线(Dn-1/Dn)传送不同极性电压的影响,而产生串音现象。串音现象造成电压输出错误,其所产生的寄生效应严重的影响信号的完整性,使得液晶接收到错误的显示信息,导致显示不均的情况(如V-line mura),影响液晶显示器显示画面的品质。



技术实现要素:

本发明提供一种显示装置,此显示装置具有显示面板以及驱动电路。显示面板具有像素阵列,由多个像素电极组成。驱动电路提供多个数据线驱动像素阵列的像素电极。Mth列的像素阵列中的(N-1)th行的像素电极与驱动Nth行的像素电极的Nth行像素电极具有第一距离D1,Mth列的像素阵列中的(N+1)th行的像素电极与驱动Nth行的像素电极的Nth行像素电极具有第二距离D2,且第一距离D1大于第二距离D2。

根据本发明一实施例中的一种显示装置。Mth列的像素阵列中的(N-1)th行的像素电极与Nth行的像素电极具有相同极性数据电压。

根据本发明一实施例中的一种显示装置。Mth列的像素阵列中的(N-1)th行的像素电极与(N+1)th行的像素电极具有相反极性数据电压。

根据本发明一实施例中的一种显示装置。Mth列的像素阵列中的Nth行的像素电极与(N+1)th行的像素电极具有相反极性数据电压。

根据本发明一实施例中的一种显示装置。每一列的像素阵列中的(N-1)th行的像素电极与驱动Nth行的像素电极的Nth行像素电极具有第一距离D1,每一列的像素阵列中的(N+1)th行的像素电极与驱动Nth行的像素电极的Nth行像素电极具有第二距离D2。

根据本发明一实施例中的一种显示装置。像素阵列中的Pth行像素电极、(P+3)th行像素电极、(P+5)th行像素电极、(P+6)th行像素电极提供第一极性数据电压,而且(P+1)th行像素电极、(P+2)th行像素电极、(P+4)th行像素电极、(P+7)th行像素电极提供第二极性数据电压,第一极性数据电压与第二极性数据电压为相异。

根据本发明一实施例中的一种显示装置。像素阵列中的Pth行像素电极、(P+3)th行像素电极、(P+5)th行像素电极、(P+6)th行像素电极、(P+8)th行像素电极、(P+11)th行像素电极、(P+13)th行像素电极、(P+14)th行像素电极、(P+16)th行像素电极、(P+19)th行像素电极、(P+21)th行像素电极以及(P+22)th行像素电极提供第一极性数据电压,且(P+1)th行像素电极、(P+2)th行像素电极、(P+4)th行像素电极、(P+7)th行像素电极、(P+9)th行像素电极、(P+10)th行像素电极、(P+12)th行像素电极、(P+15)th行像素电极、(P+17)th行像素电极、(P+18)th行像素电极、(P+20)th行像素电极以及(P+23)th行像素电极提供第二极性数据电压,第一极性数据电压与第二极性数据电压为相异。

根据本发明一实施例中的一种显示装置。像素阵列中的Pth行像素电极、(P+3)th行像素电极提供第一极性数据电压,且(P+1)th行像素电极、(P+2)th行像素电极提供第二极性数据电压,第一极性数据电压与第二极性数据电压为相异。

根据本发明一实施例中的一种显示装置。像素阵列中的Pth行像素电极、(P+3)th行像素电极、(P+4)th行像素电极、(P+7)th行像素电极、(P+8)th行像素电极、(P+11)th行像素电极、(P+12)th行像素电极、(P+15)th行像素电极、(P+16)th行像素电极、(P+19)th行像素电极、(P+20)th行像素电极以及(P+23)th行像素电极提供第一极性数据电压,且(P+1)th行像素电极、(P+2)th行像素电极、(P+5)th行像素电极、(P+6)th行像素电极、(P+9)th行像素电极、(P+10)th行像素电极、(P+13)th行像素电极、(P+14)th行像素电极、(P+17)th行像素电极、(P+18)th行像素电极、(P+21)th行像素电极以及(P+22)th行像素电极提供第二极性数据电压,第一极性数据电压与第二极性数据电压为相异。

根据本发明一实施例中的一种显示装置。像素阵列的每一列像素电极具有相同的极性排列方式。

根据本发明一实施例中的一种显示装置。像素阵列的Qth列像素电极、(Q+1)th列像素电极具有相同极性排列方式,(Q+2)th列像素电极、(Q+3)th列像素电极具有相同极性排列方式,且Qth列像素电极与(Q+2)th列像素的同行的像素电极的极性相反。

综合以上所述,本发明提供一种显示装置,根据像素电极的极性排列方式,调整数据线与像素电极间的距离,减少在传统像素电极排列方式下,极性转换时数据线与像素电极间的电容耦合效应,使得数据电压减少其信号扰动,而改善面板显示不均的现象。

以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的限定。

附图说明

图1为根据现有技术的显示装置的驱动示意图;

图2为绘示液晶像素单元的寄生电容示意图;

图3A为本发明的第一实施例绘示的一种显示装置的驱动极性示意图;

图3B为本发明的第一实施例绘示的另一种显示装置的驱动极性示意图;

图4A为本发明的第二实施例绘示的一种显示装置的驱动极性示意图;

图4B为本发明的第二实施例绘示的另一种显示装置的驱动极性示意图;

图5A为本发明的第三实施例绘示的一种显示装置的驱动极性示意图;

图5B为本发明的第三实施例绘示的另一种显示装置的驱动极性示意图;

图6A为本发明的第四实施例绘示的一种显示装置的驱动极性示意图;

图6B为本发明的第四实施例绘示的另一种显示装置的驱动极性示意图。

其中,附图标记

100、300、400、500、600 显示装置

120 源极驱动器

130 栅极驱动器

140 时脉控制器

112 像素阵列

P、200、310、410、510、610 像素单元

D1~Dn、Dn+1、320-1~320-24、420-1~420-24、520-1~520-24、620-1~620-24 数据线

S1~Sm、330-1~330-3、430-1~430-6、530-1~530-3、630-1~630-6 扫描线

TFT、312、412、512、612 驱动晶体管

Clc 液晶电容

Cst 固态电容

Cpd 寄生电容

311、411、511、611 子像素

313、413、513、613 像素电极

D1 第一距离

D2 第二距离

具体实施方式

下面结合附图对本发明的结构原理和工作原理作具体的描述:

以下在实施方式中详细叙述本发明的详细特征以及优点,其内容足以使本领域技术人员了解本发明的技术内容并据以实施,且根据本说明书所发明的内容、权利要求范围及附图,任何本领域技术人员可轻易地理解本发明相关的目的及优点。以下的实施例进一步详细说明本发明的观点,但非以任何观点限制本发明的范畴。

请参考图3A以及图3B,图3A与图3B为本发明的第一实施例绘示的一种显示装置的驱动极性示意图,具体而言,图3A为第一个图框frame1中像素阵列的极性排列方式,而图3B为第二个图框frame2的极性排列方式,显示装置以frame1、frame2、frame1、frame2…交替式极性反转循环驱动画面。请参考图3A以及图3B,显示装置300具有多个像素单元310、数据线320-1~320-24以及扫描线330-1~330-3,像素单元310以MxN阵列式排列,每一像素单元310具有多个子像素311,子像素包括驱动晶体管312和像素电极313。以本实施例为例,像素单元310是由三个子像素311组成,三个子像素311可分别为红色子像素(R)、绿色子像素(G)和蓝色子像素(B),以显示全彩画面,然本发明不在此限,亦可因应显示品质设计调整各子像素的数量、颜色、型状、位置以及像素面积。

请参考图3A,显示装置300中的第一列像素单元311电连接至扫描线330-1接收扫描信号,第二列像素单元311电连接至扫描线330-2接收扫描信号,第三列像素单元311电连接至扫描线330-3接收扫描信号。显示装置300中的第一行子像素单元311电连接至数据线320-1,第二行子像素311电连接至数据线320-2,第三行子像素311电连接至数据线320-3,依此类推,第四行子像素311至第二十四行子像素311,相对应电连接数据线320-4至数据线320-24。本实施例中的极性排列方式,八个像素单元310包含第一行子像素311至第二十四行子像素311,第一行子像素311至第二十四行子像素311的数据电压则是以正、负、负、正、负、正、正、负、正、负、负、正、负、正、正、负、正、负、负、正、负、正、正、负驱动,且电连接至扫描线330-2的第二列像素单元310与电连接至扫描线330-3的第三列像素单元310的极性排列方式皆与电连接至扫描线330-1的第一列像素单元310排列方式相同。

承上,图3B是对应图3A的极性相反驱动方式,像素架构架构同图3A,故不再重复叙述。更详细的来说,图3B实施例的极性排列方式中,八个像素单元310包含第一行子像素311至第二十四行子像素311,第一行子像素311至第二十四行子像素311的数据电压则是以负、正、正、负、正、负、负、正、负、正、正、负、正、负、负、正、负、正、正、负、正、负、负、正驱动,且第二列像素单元310与第三列像素单元310的极性排列方式皆与第一列像素单元310排列方式相同。

如同先前所提到的问题,当显示装置300驱动方式由图3A转换为图3B是以栏反转(Column inversion)驱动,数据线320-2与数据线320-3为相邻设置且相同极性数据电压,当极性转换时,数据线320-3对于相同极性的数据线320-2电连接的像素电极313电容耦合造成电压不稳定。因此本发明的设计中,数据线320-3与数据线320-2电连接的像素电极的间距为第一距离D1,数据线320-3与数据线320-4电连接的像素电极313的间距为第二距离D2,而第一距离D1大于第二距离D2设置,以减少相同极性数据电压的影响。

同理而论,数据线320-6与数据线320-7为相邻设置且相同极性数据电压,数据线320-10与数据线320-11为相邻设置且相同极性数据电压,数据线320-13与数据线320-14为相邻设置且相同极性数据电压,数据线320-14与数据线320-15为相邻设置且相同极性数据电压,数据线320-18与数据线320-19为相邻设置且相同极性数据电压,数据线320-22与数据线320-23为相邻设置且相同极性数据电压。

承上,当极性转换时,数据线320-7对于相同极性的数据线320-6电连接的像素电极313、数据线320-11对于相同极性的数据线320-10电连接的像素电极313、数据线320-12对于相同极性的数据线320-13电连接的像素电极313、数据线320-15对于相同极性的数据线320-14电连接的像素电极313、数据线320-19对于相同极性的数据线320-18电连接的像素电极313以及数据线320-23对于相同极性的数据线320-22电连接的像素电极313电压不稳定,因此数据线320-7与数据线320-6电连接的像素电极313的间距、数据线320-11与数据线320-10电连接的像素电极313的间距、数据线320-13与数据线320-12电连接的像素电极313的间距、数据线320-15与数据线320-14电连接的像素电极313的间距、数据线320-19与数据线320-18电连接的像素电极313的间距以及数据线320-23与数据线320-22电连接的像素电极313的间距为第一距离D1。数据线320-7与数据线320-8电连接的像素电极313的间距、数据线320-11与数据线320-12电连接的像素电极313的间距、数据线320-13与数据线320-14电连接的像素电极313的间距、数据线320-15与数据线320-16电连接的像素电极313的间距、数据线320-19与数据线320-20电连接的像素电极313的间距以及数据线320-23与数据线320-24电连接的像素电极313的间距为第二距离D2。以相邻的数据线与像素电极313为一组而言,同一组中的第一距离D1大于第二距离D2设置。但上述的每一组数据线的第一距离D1考虑工艺误差范围上大致相等,且每一组数据线的第二距离D2考虑工艺误差范围上大致相等,亦或者依设计者需求调整间距,本发明不在此限。

请参考图4A以及图4B,图4A与图4B为本发明的第一实施例绘示的一种显示装置的驱动极性示意图,具体而言,图4A为第一个图框frame1中像素阵列的极性排列方式,而图4B为第二个图框frame2的极性排列方式,显示装置以frame1、frame2、frame1、frame2…交替式极性反转循环驱动画面。请参考图4A以及图4B,显示装置400具有多个像素单元410、数据线420-1~420-24以及扫描线430-1~430-6,像素单元410以MxN阵列式排列,每一像素单元410具有多个子像素411,子像素包括驱动晶体管412和像素电极413。以本实施例为例,像素单元410是由三个子像素411组成,三个子像素411可分别为红色子像素(R)、绿色子像素(G)和蓝色子像素(B),以显示全彩画面,然本发明不在此限,亦可因应显示品质设计调整各子像素的数量、颜色、型状、位置以及像素面积。

请参考图4A,显示装置400中的第一列像素单元411电连接至扫描线430-1接收扫描信号,第二列像素单元411电连接至扫描线430-2接收扫描信号,第三列像素单元411电连接至扫描线430-3接收扫描信号,第四列像素单元411电连接至扫描线430-4接收扫描信号,第五列像素单元411电连接至扫描线430-5接收扫描信号,第六列像素单元411电连接至扫描线430-6接收扫描信号。显示装置300中的第一行子像素单元411电连接至数据线420-1,第二行子像素411电连接至数据线420-2,第三行子像素411电连接至数据线420-3,依此类推,第四行子像素411至第二十四行子像素411,相对应电连接数据线420-4至数据线420-24。

电连接至扫描线430-1的第一列中八个像素单元410包含第一行子像素411至第二十四行子像素411,第一行子像素411至第二十四行子像素411的数据电压则是以正、负、负、正、负、正、正、负、正、负、负、正、负、正、正、负、正、负、负、正、负、正、正、负驱动,且电连接至扫描线430-4的第四列像素单元410与电连接至扫描线430-5的第五列像素单元410的极性排列方式皆与电连接至扫描线430-1的第一列像素单元410排列方式相同。

电连接至扫描线430-2的第二列像素单元410、电连接至扫描线430-3的第三列像素单元410与电连接至扫描线430-6的第六列像素单元410中的八个像素单元410,其数据电压则是以负、正、正、负、正、负、负、正、负、正、正、负、正、负、负、正、负、正、正、负、正、负、负、正驱动,皆与电连接至扫描线430-1的第一列像素单元410排列方式相反。

承上,图4B是对应图4A的极性相反驱动方式,像素架构同图4A,故不再重复叙述。更详细的来说,图4B实施例的极性排列方式中,电连接至扫描线430-1的第一列中八个像素单元410包含第一行子像素411至第二十四行子像素411,第一行子像素411至第二十四行子像素411的数据电压则是以负、正、正、负、正、负、负、正、负、正、正、负、正、负、负、正、负、正、正、负、正、负、负、正驱动,且电连接至扫描线430-4的第四列像素单元410与电连接至扫描线430-5的第五列像素单元410的极性排列方式皆与电连接至扫描线430-1的第一列像素单元410排列方式相同。

电连接至扫描线430-2的第二列像素单元410、电连接至扫描线430-3的第三列像素单元410与电连接至扫描线430-6的第六列像素单元410中的八个像素单元410,其数据电压则是以正、负、负、正、负、正、正、负、正、负、负、正、负、正、正、负、正、负、负、正、负、正、正、负驱动,皆与电连接至扫描线430-1的第一列像素单元410排列方式相反。

如同先前所提到的问题,当显示装置300驱动方式由图4A转换为图4B,数据线420-2与数据线420-3为相邻设置且相同极性数据电压,当极性转换时,数据线420-3对于相同极性的数据线420-2电连接的像素电极413电容耦合造成电压不稳定。因此本发明的设计中,数据线420-3与数据线420-2电连接的像素电极413的间距为第一距离D1,数据线420-3与数据线420-4电连接的像素电极413的间距为第二距离D2,而第一距离D1大于第二距离D2设置,以减少相同极性数据电压的影响。

同理而论,数据线420-6与数据线420-7为相邻设置且相同极性数据电压,数据线420-10与数据线420-11为相邻设置且相同极性数据电压,数据线420-13与数据线420-14为相邻设置且相同极性数据电压,数据线420-14与数据线420-15为相邻设置且相同极性数据电压,数据线420-18与数据线420-19为相邻设置且相同极性数据电压,数据线420-22与数据线420-23为相邻设置且相同极性数据电压。

承上,当极性转换时,数据线420-7对于相同极性的数据线420-6电连接的像素电极413、数据线420-11对于相同极性的数据线420-10电连接的像素电极413、数据线420-12对于相同极性的数据线420-13电连接的像素电极413、数据线420-15对于相同极性的数据线420-14电连接的像素电极413、数据线420-19对于相同极性的数据线420-18电连接的像素电极413以及数据线420-23对于相同极性的数据线420-22电连接的像素电极413电压不稳定,因此数据线420-7与数据线420-6电连接的像素电极413的间距、数据线420-11与数据线420-10电连接的像素电极413的间距、数据线420-13与数据线420-12电连接的像素电极413的间距、数据线420-15与数据线420-14电连接的像素电极413的间距、数据线420-19与数据线420-18电连接的像素电极413的间距以及数据线420-23与数据线420-22电连接的像素电极413的间距为第一距离D1数据线420-7与数据线420-8电连接的像素电极413的间距、数据线420-11与数据线420-12电连接的像素电极413的间距、数据线420-13与数据线420-14电连接的像素电极413的间距、数据线420-15与数据线420-16电连接的像素电极413的间距、数据线420-19与数据线420-20电连接的像素电极413的间距以及数据线420-23与数据线420-24电连接的像素电极413的间距为第二距离D2。以相邻的数据线与像素电极413为一组而言,同一组中的第一距离D1大于第二距离D2设置。但上述的每一组数据线的第一距离D1考虑工艺误差范围上大致相等,且每一组数据线的第二距离D2考虑工艺误差范围上大致相等,亦或者依设计者需求调整间距,本发明不在此限。

请参考图5A以及图5B,图5A与图5B为本发明的第一实施例绘示的一种显示装置的驱动极性示意图,具体而言,图5A为第一个图框frame1中像素阵列的极性排列方式,而图5B为第二个图框frame2的极性排列方式,显示装置以frame1、frame2、frame1、frame2…交替式极性反转循环驱动画面。请参考图5A以及图5B,显示装置500具有多个像素单元510、数据线521-1~521-24以及扫描线530-1~530-3,像素单元510以MxN阵列式排列,每一像素单元510具有多个子像素511,子像素包括驱动晶体管512和像素电极513。以本实施例为例,像素单元510是由三个子像素511组成,三个子像素511可分别为红色子像素(R)、绿色子像素(G)和蓝色子像素(B),以显示全彩画面,然本发明不在此限,亦可因应显示品质设计调整各子像素的数量、颜色、型状、位置以及像素面积。

请参考图5A,显示装置500中的第一列像素单元511电连接至扫描线530-1接收扫描信号,第二列像素单元511电连接至扫描线530-2接收扫描信号,第三列像素单元511电连接至扫描线530-3接收扫描信号。显示装置500中的第一行子像素单元511电连接至数据线521-1,第二行子像素511电连接至数据线521-2,第三行子像素511电连接至数据线521-3,依此类推,第四行子像素511至第二十四行子像素511,相对应电连接数据线521-4至数据线521-24。本实施例中的极性排列方式,八个像素单元510包含第一行子像素511至第二十四行子像素511,第一行子像素511至第二十四行子像素511的数据电压则是以正、负、负、正、正、负、负、正、正、负、负、正、正、负、负、正、正、负、负、正、正、负、负、正驱动,且电连接至扫描线530-2的第二列像素单元510与电连接至扫描线530-3的第三列像素单元510的极性排列方式皆与电连接至扫描线530-1的第一列像素单元510排列方式相同。

承上,图5B是对应图5A的极性相反驱动方式,像素架构架构同图5A,故不再重复叙述。更详细的来说,图5B实施例的极性排列方式中,八个像素单元510包含第一行子像素511至第二十四行子像素511,第一行子像素511至第二十四行子像素511的数据电压则是以负、正、正、负、负、正、正、负、负、正、正、负、负、正、正、负、负、正、正、负、负、正、正、负驱动,且第二列像素单元510与第三列像素单元510的极性排列方式皆与第一列像素单元510排列方式相同。

如同先前所提到的问题,当显示装置500驱动方式由图5A转换为图5B是以栏反转(Column inversion)驱动,数据线521-2与数据线521-3为相邻设置且相同极性数据电压,当极性转换时,数据线521-3对于相同极性的数据线521-2电连接的像素电极513电容耦合造成电压不稳定。因此本发明的设计中,数据线521-3与数据线521-2电连接的像素电极513的间距为第一距离D1,数据线521-3与数据线521-4电连接的像素电极513的间距为第二距离D2,而第一距离D1大于第二距离D2设置,以减少相同极性数据电压的影响。

同理而论,数据线521-4与数据线521-5为相邻设置且相同极性数据电压,数据线521-6与数据线521-7为相邻设置且相同极性数据电压,数据线521-8与数据线521-9为相邻设置且相同极性数据电压,数据线521-10与数据线521-11为相邻设置且相同极性数据电压,数据线521-12与数据线521-13为相邻设置且相同极性数据电压,数据线521-14与数据线521-15为相邻设置且相同极性数据电压,数据线521-16与数据线521-17为相邻设置且相同极性数据电压,数据线521-18与数据线521-19为相邻设置且相同极性数据电压,数据线521-20与数据线521-21为相邻设置且相同极性数据电压,数据线521-22与数据线521-23为相邻设置且相同极性数据电压,依此类推。

承上,当极性转换时,数据线521-5对于相同极性的数据线521-4电连接的像素电极513、数据线521-7对于相同极性的数据线521-6电连接的像素电极513、数据线521-9对于相同极性的数据线521-8电连接的像素电极513、数据线521-11对于相同极性的数据线521-10电连接的像素电极513、数据线521-13对于相同极性的数据线521-12电连接的像素电极513、数据线521-15对于相同极性的数据线521-14电连接的像素电极513、数据线521-17对于相同极性的数据线521-16电连接的像素电极513、数据线521-19对于相同极性的数据线521-18电连接的像素电极513、数据线521-21对于相同极性的数据线521-20电连接的像素电极513以及数据线521-23对于相同极性的数据线521-22电连接的像素电极513电压不稳定,因此数据线521-5与数据线521-4电连接的像素电极513的间距、数据线521-7与数据线521-6电连接的像素电极513的间距、数据线521-9与数据线521-8电连接的像素电极513的间距、数据线521-11与数据线521-10电连接的像素电极513的间距、数据线521-13与数据线521-12电连接的像素电极513的间距、数据线521-15与数据线521-14电连接的像素电极513的间距、数据线521-17与数据线521-16电连接的像素电极513的间距、数据线521-19与数据线521-18电连接的像素电极513的间距、数据线521-21与数据线521-20电连接的像素电极513的间距以及数据线521-23与数据线521-22电连接的像素电极513的间距为第一距离D1。数据线521-5与数据线521-6电连接的像素电极513的间距、数据线521-7与数据线521-8电连接的像素电极513的间距、数据线521-9与数据线521-10电连接的像素电极513的间距、数据线521-11与数据线521-12电连接的像素电极513的间距、数据线521-13与数据线521-14电连接的像素电极513的间距、数据线521-15与数据线521-16电连接的像素电极513的间距、数据线521-17与数据线521-18电连接的像素电极513的间距、数据线521-19与数据线521-20电连接的像素电极513的间距、数据线521-21与数据线521-22电连接的像素电极513的间距以及数据线521-23与数据线521-24电连接的像素电极513的间距为第二距离D2。以相邻的数据线与像素电极513为一组而言,同一组中的第一距离D1大于第二距离D2设置。但上述的每一组数据线的第一距离D1考虑工艺误差范围上大致相等,且每一组数据线的第二距离D2考虑工艺误差范围上大致相等,亦或者依设计者需求调整间距,本发明不在此限。

请参考图6A以及图6B,图6A与图6B为本发明的第一实施例绘示的一种显示装置的驱动极性示意图,具体而言,图6A为第一个图框frame1中像素阵列的极性排列方式,而图6B为第二个图框frame2的极性排列方式,显示装置以frame1、frame2、frame1、frame2…交替式极性反转循环驱动画面。请参考图6A以及图6B,显示装置600具有多个像素单元610、数据线620-1~620-24以及扫描线630-1~630-6,像素单元610以MxN阵列式排列,每一像素单元610具有多个子像素611,子像素包括驱动晶体管612和像素电极613。以本实施例为例,像素单元610是由三个子像素611组成,三个子像素611可分别为红色子像素(R)、绿色子像素(G)和蓝色子像素(B),以显示全彩画面,然本发明不在此限,亦可因应显示品质设计调整各子像素的数量、颜色、型状、位置以及像素面积。

请参考图6A,显示装置600中的第一列像素单元611电连接至扫描线630-1接收扫描信号,第二列像素单元611电连接至扫描线630-2接收扫描信号,第三列像素单元611电连接至扫描线630-3接收扫描信号,第四列像素单元611电连接至扫描线630-4接收扫描信号,第五列像素单元611电连接至扫描线630-5接收扫描信号,第六列像素单元611电连接至扫描线630-6接收扫描信号。显示装置300中的第一行子像素单元611电连接至数据线620-1,第二行子像素611电连接至数据线620-2,第三行子像素611电连接至数据线620-3,依此类推,第四行子像素611至第二十四行子像素611,相对应电连接数据线620-4至数据线620-24。

电连接至扫描线630-1的第一列中八个像素单元610包含第一行子像素611至第二十四行子像素611,第一行子像素611至第二十四行子像素611的数据电压则是以正、负、负、正、正、负、负、正、正、负、负、正、正、负、负、正、正、负、负、正、正、负、负、正驱动,且电连接至扫描线630-4的第四列像素单元610与电连接至扫描线630-5的第五列像素单元610的极性排列方式皆与电连接至扫描线630-1的第一列像素单元610排列方式相同。

电连接至扫描线630-2的第二列像素单元610、电连接至扫描线630-3的第三列像素单元610与电连接至扫描线630-6的第六列像素单元610中的八个像素单元610,其数据电压则是以负、正、正、负、负、正、正、负、负、正、正、负、负、正、正、负、负、正、正、负、负、正、正、负驱动,皆与电连接至扫描线630-1的第一列像素单元610排列方式相反。

承上,图6B是对应图6A的极性相反驱动方式,像素架构同图6A,故不再重复叙述。更详细的来说,图6B实施例的极性排列方式中,电连接至扫描线630-1的第一列中八个像素单元610包含第一行子像素611至第二十四行子像素611,第一行子像素611至第二十四行子像素611的数据电压则是以负、正、正、负、负、正、正、负、负、正、正、负、负、正、正、负、负、正、正、负、负、正、正、负驱动,且电连接至扫描线630-4的第四列像素单元610与电连接至扫描线630-5的第五列像素单元610的极性排列方式皆与电连接至扫描线630-1的第一列像素单元610排列方式相同。

电连接至扫描线630-2的第二列像素单元610、电连接至扫描线630-3的第三列像素单元610与电连接至扫描线630-6的第六列像素单元610中的八个像素单元610,其数据电压则是以正、负、负、正、正、负、负、正、正、负、负、正、正、负、负、正、正、负、负、正、正、负、负、正驱动,皆与电连接至扫描线630-1的第一列像素单元610排列方式相反。

如同先前所提到的问题,当显示装置300驱动方式由图6A转换为图6B,数据线621-2与数据线621-3为相邻设置且相同极性数据电压,当极性转换时,数据线621-3对于相同极性的数据线621-2电连接的像素电极613电容耦合造成电压不稳定。因此本发明的设计中,数据线621-3与数据线621-2电连接的像素电极613的间距为第一距离D1,数据线621-3与数据线621-4电连接的像素电极613的间距为第二距离D2,而第一距离D1大于第二距离D2设置,以减少相同极性数据电压的影响。

同理而论,数据线621-4与数据线621-5为相邻设置且相同极性数据电压,数据线621-6与数据线621-7为相邻设置且相同极性数据电压,数据线621-8与数据线621-9为相邻设置且相同极性数据电压,数据线621-10与数据线621-11为相邻设置且相同极性数据电压,数据线621-12与数据线621-13为相邻设置且相同极性数据电压,数据线621-14与数据线621-15为相邻设置且相同极性数据电压,数据线621-16与数据线621-17为相邻设置且相同极性数据电压,数据线621-18与数据线621-19为相邻设置且相同极性数据电压,数据线621-20与数据线621-21为相邻设置且相同极性数据电压,数据线621-22与数据线621-23为相邻设置且相同极性数据电压,依此类推。

承上,当极性转换时,数据线621-5对于相同极性的数据线621-4电连接的像素电极613、数据线621-7对于相同极性的数据线621-6电连接的像素电极613、数据线621-9对于相同极性的数据线621-8电连接的像素电极613、数据线621-11对于相同极性的数据线621-10电连接的像素电极613、数据线621-13对于相同极性的数据线621-12电连接的像素电极613、数据线621-15对于相同极性的数据线621-14电连接的像素电极613、数据线621-17对于相同极性的数据线621-16电连接的像素电极613、数据线621-19对于相同极性的数据线621-18电连接的像素电极613、数据线621-21对于相同极性的数据线621-20电连接的像素电极613以及数据线621-23对于相同极性的数据线621-22电连接的像素电极613电压不稳定,因此数据线621-5与数据线621-4电连接的像素电极613的间距、数据线621-7与数据线621-6电连接的像素电极613的间距、数据线621-9与数据线621-8电连接的像素电极613的间距、数据线621-11与数据线621-10电连接的像素电极613的间距、数据线621-13与数据线621-12电连接的像素电极613的间距、数据线621-15与数据线621-14电连接的像素电极613的间距、数据线621-17与数据线621-16电连接的像素电极613的间距、数据线621-19与数据线621-18电连接的像素电极613的间距、数据线621-21与数据线621-20电连接的像素电极613的间距以及数据线621-23与数据线621-22电连接的像素电极613的间距为第一距离D1。数据线621-5与数据线621-6电连接的像素电极613的间距、数据线621-7与数据线621-8电连接的像素电极613的间距、数据线621-9与数据线621-10电连接的像素电极613的间距、数据线621-11与数据线621-12电连接的像素电极613的间距、数据线621-13与数据线621-14电连接的像素电极613的间距、数据线621-15与数据线621-16电连接的像素电极613的间距、数据线621-17与数据线621-18电连接的像素电极613的间距、数据线621-19与数据线621-20电连接的像素电极613的间距、数据线621-21与数据线621-22电连接的像素电极613的间距以及数据线621-23与数据线621-24电连接的像素电极613的间距为第二距离D2。以相邻的数据线与像素电极613为一组而言,同一组中的第一距离D1大于第二距离D2设置。但上述的每一组数据线的第一距离D1考虑工艺误差范围上大致相等,且每一组数据线的第二距离D2考虑工艺误差范围上大致相等,亦或者依设计者需求调整间距,本发明不在此限。

进一步来说,当显示装置的驱动晶体管的寄生电容效应,影响到输出电压的准确性时,在上述的像素电极与数据线的排列方式,搭配系统设定的极性反转驱动,仅需改变像素电极与数据线的间距即可改善,而不需要调整信号补偿或是重新设计晶体管以降低寄生电容值。因此,本揭示内容提供的显示装置其实现并不需要太复杂的设计或者过多的成本花费,即能大幅降低寄生电容效应,提高信号稳定性,维持良好的显示品质。

本发明实施例中的距离计算基准,是以每一行方向上数据线的中心线以及像素电极的中心线为基准参考线,换言之,像素阵列中的(N-1)th行的像素电极中心线与驱动Nth行的像素电极的数据线中心线具有第一距离D1,像素阵列中的(N+1)th行的像素电极中心线与驱动Nth行的像素电极的数据线中心线具有第二距离D2。举例而言,像素阵列中的(N-1)th行的像素电极垂直投影于基板的中心线与驱动Nth行的像素电极的数据线垂直投影于基板的中心线具有最短的第一距离D1,像素阵列中的(N+1)th行的像素电极垂直投影于基板的中心线与驱动Nth行的像素电极的数据线垂直投影于基板的中心线具有最短的第二距离D2,且第一距离D1大于第二距离D2。

当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1