一种GOA电路及液晶面板、显示装置的制作方法

文档序号:13448061阅读:439来源:国知局
一种GOA电路及液晶面板、显示装置的制作方法

本发明涉及液晶显示技术领域,尤其涉及一种goa(gatedriveronarray,阵列基板行驱动)电路及液晶面板、显示装置。



背景技术:

液晶显示器具有低辐射、体积小及低耗能等优点,已逐渐在部分应用中取代传统的阴极射线管显示器,因而被广泛地应用于笔记本电脑、个人数字助理pda、平面电视或移动电话等产品上。传统液晶显示器的方式是利用外部驱动芯片来驱动面板上的芯片以显示图像,但为了减少元件数目并降低制造成本,近年来逐渐发展成将驱动电路结构直接制作于显示面板上,例如采用goa技术,即将栅极驱动电路集成在玻璃基板上,形成对液晶面板的扫描驱动。

goa技术相比传统cof(chiponflex/film,覆晶薄膜)技术,不仅可以大幅度节约制造成本,而且省去了gate侧cof的bonging制程,对产能提升也是极为有利的。因此,goa是未来液晶面板发展的重点技术。

如图1所示,现有的goa电路,通常包括级联的多个单级goa结构单元,每一级goa结构单元均对应驱动一级水平扫描线。goa结构单元的主要结构包括上拉控制电路①,上拉电路②,下传电路③,下拉电路④和下拉维持电路⑤,以及负责电位抬升的自举电容⑥。其中,上拉控制电路①负责为预充点电位信号q(n)实现预充电,一般连接上一级goa结构单元传递过来的下传信号和栅极输出信号;上拉电路②主要为提高栅极输出信号g(n)电位,控制gate的打开;下传电路③主要为控制下一级goa结构单元中信号的打开和关闭;下拉电路④负责在第一时间拉低q(n)、g(n)点电位至直流低电压vss,从而关闭g(n)点信号;下拉维持电路⑤则负责将q(n)、g(n)点电位维持在vss不变,即负电位,通常有两个下拉维持模块交替作用;自举电容⑥则负责q(n)点的二次抬升,这样有利于上拉电路的g(n)输出。

由于下拉维持电路⑤的电子元件实际上是一种反相器,可以采用达灵顿结构反向器,因此图1的单级goa结构单元可变换成图2的单级goa结构单元。在图2中,通常情况下会设置两个下拉维持单元⑤交替工作防止薄膜晶体管t32、t42、t33、t43长时间受到pbs(positivebiasstress,正偏压应力)而使器件的阈值电压vth正向偏转严重导致电路失效。以2ck时钟信号为例对单级goa结构单元中信号变化情况进行说明,上一级goa结构单元的st(n-1)及g(n-1)将本级goa结构单元的q(n)点预充电并维持在高电位,而本级goa结构单元ck(n)将q(n)点升压至更高电位以确保t21、t22可以被正常打开,使得ck(n)能将st(n)和g(n)充电至高位,具体输出的信号波形图,如图3所示。

但是,发明人发现,上述单级goa结构单元下,当st(n-1)和g(n-1)从高电位降低至低电位时,由于rc延时的原因,其下降沿并非阶变而是存在一定程度的延迟,由于此时的栅极电位vgs=0v,使得上拉控制电路中薄膜晶体管t11不能被完全关闭将导致q(n)点产生压降,由此将可能导致t21、t22的开启受到一定程度的影响,造成goa电路的信赖性问题。



技术实现要素:

本发明实施例所要解决的技术问题在于,提供一种goa电路及液晶面板、显示装置,能够避免单级goa结构单元中上拉控制电路的薄膜晶体管不能被完全关闭的情况,从而提高goa电路的可靠性和稳定性。

为了解决上述技术问题,本发明实施例提供了一种goa电路,其由多个goa结构单元级联形成;每一个单级goa结构单元均包括上拉控制电路、上拉电路、下传电路、下拉电路、下拉维持电路和自举电容,且每一个单级goa结构单元上均设时钟信号、预充点电位信号以及输出至水平扫描线上的栅极输出信号;其中,

所述goa电路中每一个单级goa结构单元的下传电路均由一薄膜晶体管组成,且每一个单级goa结构单元中下传电路的薄膜晶体管的栅极均接入对应同级goa结构单元中上拉电路与栅极输出信号之间的连线上,漏极均接入一产生时钟修正信号的信号源中,源极均接入下一级goa结构单元的上拉控制电路中;其中,每一个单级goa结构单元中下传电路接入的时钟修正信号的占空比均小于其对应上拉电路接入的时钟信号的占空比。

其中,每一个单级goa结构单元中下传电路接入的时钟修正信号均来自同一信号源。

所述goa电路中每一个单级goa结构单元上的时钟信号均设置于其对应的上拉电路上。

其中,所述goa电路中每一个单级goa结构单元上的预充点电位信号均设置于其对应的上拉控制电路与下拉维持电路之间。

其中,所述goa电路中每一个单级goa结构单元上的下拉电路均由两个薄膜晶体管组成;其中,所述每一个单级goa结构单元中下拉电路的两个薄膜晶体管的栅极进行对接,且两个薄膜晶体管的源极均通过公共的金属线与一产生直流低压信号的电压源相连,两个薄膜晶体管的漏极分别接入其对应同级goa结构单元上的预充点电位信号和栅极输出信号中。

其中,所述goa电路中每一个单级goa结构单元上的上拉电路均由一薄膜晶体管组成;其中,所述每一个单级goa结构单元中上拉电路的薄膜晶体管的栅极均与其对应同级goa结构单元中的预充点电位信号相连,源极均与其对应同级goa结构单元中下传电路的薄膜晶体管的栅极相连,漏极均对应接入时钟信号中。

本发明实施例还提供了一种液晶面板,包括前述的goa电路。

本发明实施例又提供了一种显示装置,包括前述的液晶面板。

实施本发明实施例,具有如下有益效果:

在本发明实施例中,通过对goa电路中每一个单级goa结构单元的下传电路引入占空比小于上传电路中时钟信号的时钟修正信号,使得下传信号的电位能够在栅极输出信号之前拉低,从而实现下一级goa结构单元中上拉控制电路的薄膜晶体管能够完全关闭,提高了goa电路的可靠性和稳定性。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,根据这些附图获得其他的附图仍属于本发明的范畴。

图1为现有技术中单级goa结构单元的一电路图;

图2为现有技术中单级goa结构单元的另一电路图;

图3为图2单级goa结构单元中各信号的波形图;

图4为本发明实施例一提供的goa电路中单级goa结构单元的电路图;

图5为图4中单级goa结构单元中各信号的波形图。

具体实施方式

为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步地详细描述。

在本发明实施例一中提供一种goa电路,其由多个goa结构单元级联形成。每一个单级goa结构单元均包括上拉控制电路、上拉电路、下传电路、下拉电路、下拉维持电路和自举电容,且每一个单级goa结构单元上均设有时钟信号、预充点电位信号以及输出至水平扫描线上的栅极输出信号;其中,

该goa电路中每一个单级goa结构单元的下传电路均由一薄膜晶体管组成,且每一个单级goa结构单元中下传电路的薄膜晶体管的栅极均接入对应同级goa结构单元中上拉电路与栅极输出信号之间的连线上,漏极均接入一产生时钟修正信号的信号源中,源极均接入下一级goa结构单元的上拉控制电路中;其中,每一个单级goa结构单元中下传电路接入的时钟修正信号的占空比均小于其对应上拉电路接入的时钟信号的占空比。

在本发明实施例一中,goa电路中每一个单级goa结构单元上的时钟信号均设置于其对应的上拉电路上。

在本发明实施例一中,goa电路中每一个单级goa结构单元上的预充点电位信号均设置于其对应的上拉控制电路与下拉维持电路之间。

在本发明实施例一中,goa电路中每一个单级goa结构单元上的下拉电路均由两个薄膜晶体管组成;其中,每一个单级goa结构单元中下拉电路的两个薄膜晶体管的栅极进行对接,且两个薄膜晶体管的源极均通过公共的金属线与一产生直流低压信号的电压源相连,两个薄膜晶体管的漏极分别接入其对应同级goa结构单元上的预充点电位信号和栅极输出信号中。

在本发明实施例一中,goa电路中每一个单级goa结构单元上的上拉电路均由一薄膜晶体管组成;其中,每一个单级goa结构单元中上拉电路的薄膜晶体管的栅极均与其对应同级goa结构单元中的预充点电位信号相连,源极均与其对应同级goa结构单元中下传电路薄膜晶体管的栅极相连,漏极均对应接入时钟信号中。

在本发明实施例一中,goa电路中每一个单级goa结构单元上的上拉控制电路均由一薄膜晶体管组成;其中,每一个单级goa结构单元中上拉控制电路的薄膜晶体管的栅极均与上一级goa结构单元中下传电路的薄膜晶体管的栅极相连,源极均对应接入同级goa结构单元的预充点电位信号中,漏极均接入上一级goa结构单元的栅极输出信号中。

如图4所示,以一个单级goa结构单元为例对本发明实施例一中的goa电路进行说明,

该单级goa结构单元包括上拉控制电路1、上拉电路2、下传电路3、下拉电路4、下拉维持电路5和自举电容6,且该单级goa结构单元上形成有接入上拉电路2中的时钟信号ck(n)、位于上拉控制电路1和下拉维持电路5之间的预充点电位信号q(n)以及输出至水平扫描线上的栅极输出信号g(n);其中,

该单级goa结构单元的下传电路3均由一薄膜晶体管t22组成,且下传电路3的薄膜晶体管t22的栅极均接入对应上拉电路2与栅极输出信号g(n)之间的连线上,漏极接入一产生时钟修正信号stck的信号源中,源极均接入下一级goa结构单元的上拉控制电路中,即对应st(n)点;其中,下传电路3接入的时钟修正信号stck的占空比小于其对应上拉电路2接入的时钟信号ck(n)的占空比。

此时,上拉控制电路1由薄膜晶体管t11组成,上拉控制电路1由薄膜晶体管t11的栅极上一级goa结构单元中下传电路3的薄膜晶体管t22的栅极相连,即接入上一级信号st(n-1)中,源极接入本级的预充点电位信号q(n)中,漏极接入上一级goa结构单元中的栅极输出信号g(n-1)中。

此时,上拉电路2由薄膜晶体管t21组成,上拉电路2的薄膜晶体管t21的栅极与预充点电位信号q(n)相连,源极与下传电路3的薄膜晶体管t22的栅极相连,漏极均对应接入时钟信号ck(n)中。

此时,下拉电路4由两个薄膜晶体管(t31和t41)组成;其中,下拉电路4的两个薄膜晶体管(t31和t41)的栅极进行对接,且两个薄膜晶体管(t31和t41)的源极均通过公共的金属线与一产生直流低压信号vss的电压源相连,两个薄膜晶体管(t31和t41)的漏极分别接入其对应的预充点电位信号q(n)和栅极输出信号g(n)中。

根据图4,对单级goa结构单元的工作原理做进一步说明:当上一级goa结构单元g(n-1)为高电位时,则上一级goa结构单元中下传电路的t22被打开,对应的时钟修正信号stck信号被写入st(n-1),由于时钟修正信号stck的占空间比小于ck(n)的占空比,因此本级goa结构单元中的st(n-1)会比g(n-1)提前关闭。因此,当上一级goa结构单元级传至本级goa结构单元时,st(n-1)及g(n-1)为高电位时,则q(n)被预充入高电位,而当st(n-1)为低电位,g(n-1)为高电位时,则使得上拉控制单元中t11的vgs<0v,t11被完全关闭,由此可以避免q(n)产生压降,形成如图5所示的波形图。

应当说明的是,每一个单级goa结构单元中下传电路接入的时钟修正信号均来自同一信号源。从单级goa结构单元来说,由于下传电路的栅极信号是由栅极输出信号控制的,只有当栅极输出信号开启时,才会影响下传信号的电位,因此当栅极输出信号关闭时,时钟修正信号的交流信号并不会影响下传信号的波形。以图4为例,goa电路中的所有st点均可接在同一条stck上,由于t22的栅极信号是由g(n)点控制的,只有当g(n)点开启时,才会影响st(n)点的电位,因此当g(n)点关闭时,stck的交流信号并不会影响st(n)点的波形。

相应于本发明实施例一的goa电路,本发明实施例二提供了一种液晶面板,包括本发明实施例一的goa电路,与本发明实施例一的goa电路具有相同的结构和连接关系,具体请参见本发明实施例一中的相关内容,在此不再一一赘述。

相应于本发明实施例二的液晶面板,本发明实施例三又提供了一种显示装置,包括本发明实施例二中的液晶面板,与本发明实施例二中的液晶面板具有相同的结构和连接关系,具体请参见本发明实施例二中的相关内容,在此不再一一赘述。

实施本发明实施例,具有如下有益效果:

在本发明实施例中,通过对goa电路中每一个单级goa结构单元的下传电路引入占空比小于上传电路中时钟信号的时钟修正信号,使得下传信号的电位能够在栅极输出信号之前拉低,从而实现下一级goa结构单元中上拉控制电路的薄膜晶体管能够完全关闭,提高了goa电路的可靠性和稳定性。

以上所揭露的仅为本发明一种较佳实施例而已,当然不能以此来限定本发明之权利范围,因此依本发明权利要求所作的等同变化,仍属本发明所涵盖的范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1