TFT阵列基板及其驱动方法、显示面板及显示装置与流程

文档序号:13983661阅读:207来源:国知局
TFT阵列基板及其驱动方法、显示面板及显示装置与流程

本申请为申请日为2014年08月20日,申请号为201410410400.x,发明名称为:tft阵列基板及驱动方法、显示面板及显示装置的分案申请。

本发明涉及显示技术领域,更具体的说,尤其涉及一种tft(thinfilmtransistor,薄膜场效应晶体管)阵列基板及驱动方法、显示面板及显示装置。



背景技术:

液晶显示装置具有外形轻薄、耗电量少、无辐射污染等优点,已被广泛应用于电脑、个人数字助理、移动电话等电子产品上。现有的液晶显示装置的驱动方式包括:帧反转(frameinversion)方式、线反转(lineinversion)方式和点反转(dotinversion)方式,而以点反转方式为驱动方式的液晶显示装置,改善了交叉串扰现象,提高了显示效果。其中,点反转方式即为每一个像素单元与在水平方向和竖直方向上相邻的四个像素单元的电压极性均相反。



技术实现要素:

有鉴于此,本发明提供了一种tft阵列基板及驱动方法、显示面板及显示装置,通过驱动tft阵列基板实现点反转方式,改善了交叉串扰现象,提高了显示图像效果。

本发明提供的技术方案包括:

一种tft阵列基板,包括:

多条数据线,用于传输数据信号;

第一级栅极线单元~第n级栅极线单元,用于传输栅极驱动信号,每个栅极线单元包括第一栅极线和第二栅极线,所述栅极线单元中的第一栅极线和第二栅极线相邻,且任意一栅极线单元的第一栅极线和第二栅极线同时传输栅极驱动信号;

以及,包括有第一排像素~第n+2排像素的像素区域;

其中,第i级栅极线单元的第一栅极线用于驱动第i排像素的多个像素,所述第i级栅极线单元的第二栅极线用于驱动第i+2排像素的多个像素,且所述第i级栅极线单元的第一栅极线驱动的多个像素与所述第i级栅极线单元的第二栅极线驱动的多个像素在空间位置上交替排列,1<=i<=n,n为整数。

一种驱动方法,用驱动tft阵列基板,所述tft阵列基板包括:多条数据线,用于传输数据信号;

第一级栅极线单元~第n级栅极线单元,用于传输栅极驱动信号,每个栅极线单元包括第一栅极线和第二栅极线,所述栅极线单元中的第一栅极线和第二栅极线相邻,且任意一栅极线单元的第一栅极线和第二栅极线同时传输栅极驱动信号;

以及,包括有第一排像素~第n+2排像素的像素区域;

其中,第i级栅极线单元的第一栅极线用于驱动第i排像素的多个像素,所述第i级栅极线单元的第二栅极线用于驱动第i+2排像素的多个像素,且所述第i级栅极线单元的第一栅极线驱动的多个像素与所述第i级栅极线单元的第二栅极线驱动的多个像素在空间位置上交替排列,1<=i<=n,n为整数;

所述驱动方法包括:

沿所述第一级栅极线单元至第n级栅极线单元进行逐级扫描,并通过所述多条数据线传输数据信号,其中,当扫描第i级栅极线单元后,每扫描两级栅极线单元,所述多条数据线的数据信号极性反转。

一种显示面板,包括tft阵列基板,所述tft阵列基板包括:多条数据线,用于传输数据信号;

第一级栅极线单元~第n级栅极线单元,用于传输栅极驱动信号,每个栅极线单元包括第一栅极线和第二栅极线,所述栅极线单元中的第一栅极线和第二栅极线相邻,且任意一栅极线单元的第一栅极线和第二栅极线同时传输栅极驱动信号;

以及,包括有第一排像素~第n+2排像素的像素区域;

其中,第i级栅极线单元的第一栅极线用于驱动第i排像素的多个像素,所述第i级栅极线单元的第二栅极线用于驱动第i+2排像素的多个像素,且所述第i级栅极线单元的第一栅极线驱动的多个像素与所述第i级栅极线单元的第二栅极线驱动的多个像素在空间位置上交替排列,1<=i<=n,n为整数。

一种显示装置,包括显示面板,所述显示面板包括tft阵列基板,所述tft阵列基板包括:多条数据线,用于传输数据信号;

第一级栅极线单元~第n级栅极线单元,用于传输栅极驱动信号,每个栅极线单元包括第一栅极线和第二栅极线,所述栅极线单元中的第一栅极线和第二栅极线相邻,且任意一栅极线单元的第一栅极线和第二栅极线同时传输栅极驱动信号;

以及,包括有第一排像素~第n+2排像素的像素区域;

其中,第i级栅极线单元的第一栅极线用于驱动第i排像素的多个像素,所述第i级栅极线单元的第二栅极线用于驱动第i+2排像素的多个像素,且所述第i级栅极线单元的第一栅极线驱动的多个像素与所述第i级栅极线单元的第二栅极线驱动的多个像素在空间位置上交替排列,1<=i<=n,n为整数。

与现有技术相比,本发明提供的技术方案具有以下优点:

本发明提供了一种tft阵列基板及驱动方法、显示面板及显示装置,tft阵列基板包括:多条数据线,用于传输数据信号;第一级栅极线单元~第n级栅极线单元,用于传输栅极驱动信号,每个栅极线单元包括第一栅极线和第二栅极线,所述栅极线单元中的第一栅极线和第二栅极线相邻,且任意一栅极线单元的第一栅极线和第二栅极线同时传输栅极驱动信号;以及,包括有第一排像素~第n+2排像素的像素区域;其中,第i级栅极线单元的第一栅极线用于驱动第i排像素的多个像素,第i级栅极线单元的第二栅极线用于驱动第i+2排像素的多个像素,且第i级栅极线单元的第一栅极线驱动的多个像素与第i级栅极线单元的第二栅极线驱动的多个像素在空间位置上交替排列,1<=i<=n,n为整数。

由上述内容可知,当沿所述第一级栅极线单元~第n级栅极线单元进行逐级扫描时,多条数据线同时传输数据信号,其中,当扫描第i级栅极线单元后,后续每扫描两级栅极线单元,多条数据线的数据信号极性随着反转。通过上述方法驱动tft阵列基板,进而实现每列像素中具有相同电压极性的相邻两像素的像素单元,与水平方向和竖直方向的像素单元的极性相反的点反转方式,改善了交叉串扰现象,提高了显示图像效果。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。

图1a为本申请实施例提供的一种能够实现点反转的tft阵列基板示意图;

图1b为本申请实施例提供的另一种能够实现点反转的tft阵列基板示意图;

图2a为本申请实施例提供的又一种能够实现点反转的tft阵列基板示意图;

图2b为本申请实施例提供的又一种能够实现点反转的tft阵列基板示意图;

图3a为本申请实施例提供的驱动一种tft阵列基板时像素极性分布示意图;

图3b为本申请实施例提供的驱动另一种tft阵列基板时像素极性分布示意图;

图3c为本申请实施例提供的驱动又一种tft阵列基板时像素极性分布示意图;

图4为本申请实施例提供的又一种能够实现点反转的tft阵列基板示意图;

图5a为本申请实施例提供的一种栅极线单元之间排列方式示意图;

图5b为本申请实施例提供的另一种栅极线单元之间排列方式示意图;

图5c为本申请实施例提供的又一种栅极线单元之间排列方式示意图;

图6为本申请实施例提供的一种tft阵列基板的结构示意图;

图7为本申请实施例提供的一种显示装置的结构示意图。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

正如背景技术所述,采用点反转方式驱动液晶显示装置,改善了交叉串扰现象,提高了显示图像效果,因此点反转方式已成为现今研究的重点。

基于此,本申请提供了一种能够实现双点反转的tft阵列基板,结合图1a~2b所示,对本申请提供的技术方案进行详细描述。

其中,tft阵列基板包括:

多条数据线(d1~dm),用于传输数据信号,多条数据线(d1~dm)均电连接于源驱动电路100,通过源驱动电路100的控制传输数据信号;

第一级栅极线单元g1~第n级栅极线单元gn,用于传输栅极驱动信号,每个栅极线单元均电性连接于栅极驱动电路200,通过栅极驱动电路200的控制传输栅极驱动信号,每个栅极线单元包括第一栅极线和第二栅极线,且任意一栅极线单元的第一栅极线和第二栅极线同时传输栅极驱动信号,即任意一栅极线单元的第一栅极线和第二栅极线电性连接,且同时传输相同极性的栅极驱动信号;

以及,包括有第一排像素p1~第n+2排像素pn+2的像素区域;

其中,第i级栅极线单元gi的第一栅极线gi1用于驱动第i排像素pi的多个像素p100,第i级栅极线单元gi的第二栅极线gi2用于驱动第i+2排像素pi+2的多个像素p200,且第i级栅极线单元gi的第一栅极线gi1驱动的多个像素p100与第i级栅极线单元gi的第二栅极线gi2驱动的多个像素p200在空间位置上交替排列,1<=i<=n,n为整数。

上述内容中,所述的第i级栅极线单元gi的第一栅极线gi1驱动的多个像素p100与第i级栅极线单元gi的第二栅极线gi2驱动的多个像素p200在空间位置上交替排列。其空间位置,即在平行于第i排像素pi的方向x上,第i级栅极线单元gi的第一栅极线gi1驱动的多个像素p100与第i级栅极线单元gi的第二栅极线gi2驱动的多个像素p200交替排列。另外,本申请实施例提供的多排像素和多级栅极线单元均沿方向y排列,多条数据线沿方向(沿平行于第i排像素的方向)x排列。

下面对本申请实施例提供的tft阵列基板上的像素区域的排列方式进行进一步描述,在实际显示装置的应用中,由于需要显示装置显示画面的均匀性,因此在像素区域的像素排列是均匀、且整齐的。因此,按照上述所述的第i栅极线单元驱动像素的排列方式,最终得到的像素区域中,不仅包括第一排像素~第n+2排像素,还会通过第一排像素~第n+2排像素形成多列像素列。因此本申请实施例所述的奇数位置和偶数位置,即沿平行于第i排像素的方向上,选取形成的多列像素列中任意一端为第一像素列,也就是奇数位置;而下一像素列为偶数位置,后续像素列即为奇数位置和偶数位置的交替。

需要说明的是,在本申请实施例提供的图1a~2b所示的tft阵列基板中,在沿平行于第i排像素gi的方向x上,选取形成的多列像素中位于数据线d1方向的端部为第一列,即奇数位置。

参考图1a所示,为本申请实施例提供的一种能够实现点反转方式的tft阵列基板示意图,其中,第i级栅极线单元gi的第一栅极线gi1电性连接于第i排像素pi在奇数位置上的多个像素p100,第i级栅极线单元gi的第二栅极线gi2电性连接与第i+2排像素pi+2在偶数位置上的多个像素p200;或者,

在本申请其他实施例中,还可以按另一种排列方式分布,具体参考图1b所示,为本申请实施例提供的另一种能够实现点反转方式的tft阵列基板示意图,即第i级栅极线单元gi的第一栅极线gi1电性连接于第i排像素pi在偶数位置上的多个像素p100,第i级栅极线单元gi的第二栅极线gi2电性连接于第i+2排像素pi+2在奇数位置上的多个像素p200。

在图1a和图1b所示的阵列基板中,所有的栅极线单元的第一栅极线电性连接的像素形成多列像素列,且与第二栅极线电性连接的像素列形成多列像素列之间交替排列。在本申请其他实施例中,相邻两个栅极线单元的第一栅极线和第二栅极线,还可以电性连接不同位置上的多个像素,具体参考图2a和2b所示,其中,参考图2a所示,为本申请实施例提供的又一种能够实现点反转方式的tft阵列基板示意图,第i级栅极线单元gi的第一栅极线gi1电性连接于第i排像素pi在奇数位置上的多个像素p100,第i级栅极线单元gi的第二栅极线gi2电性连接于第i+2排像素pi+2在偶数位置上的多个像素;且第i+1级栅极线单元gi+1的第一栅极线g(i+1)1电性连接于第i+1排像素pi+1在偶数位置上的多个像素p100,第i+1级栅极线单元gi+1的第二栅极线g(i+1)2电性连接于第i+3排像素pi+3在奇数位置上的多个像素p200,i为奇数;或者,

参考图2b所示,为本申请实施例提供的又一种能够实现点反转方式的tft阵列基板示意图,第i级栅极线单元gi的第一栅极线gi1电性连接于第i排像素pi在偶数位置上的多个像素p100,第i级栅极线单元gi的第二栅极线gi2电性连接于第i+2排像素pi+2在奇数位置上的多个像素;且第i+1级栅极线单元gi+1的第一栅极线g(i+1)1电性连接于第i+1排像素pi+1在奇数位置上的多个像素p100,第i+1级栅极线单元gi+1的第二栅极线g(i+1)2电性连接于第i+3排像素pi+3在偶数位置上的多个像素p200,i为奇数。

由图2a和2b可以看出,本申请实施例提供的tft阵列基板中,相邻两级栅极线单元的第一栅极线驱动的多个像素之间,在沿平行于第i排像素pi的方向x上交替排列;且相邻两级栅极线单元的第二栅极线驱动的多个像素之间,在沿平行于第i排像素pi的方向x上交替排列。

另外,对于本申请实施例提供的tft阵列基板,其第二排像素p2~第n+1排像素pn+1,分别对应位于第一级栅极线单元g1~第n级栅极线单元gn的第一栅极线和第二栅极线之间;且第一排像素p1位于第一级栅极线单元g1背离第二级栅极线单元g2一侧,第n+2排像素pn+2位于第n级栅极线单元gn背离所述第n-1级栅极线单元gn-1一侧。

与上述实施例中提供的tft阵列基板相对应的,本申请实施例还提供了一种驱动方法,用于驱动上述实施例提供的tft阵列基板,其中,tft阵列基板包括:

多条数据线(d1~dm),用于传输数据信号;

第一级栅极线单元g1~第n级栅极线单元gn,用于传输栅极驱动信号,每个栅极线单元包括第一栅极线和第二栅极线,且任意一栅极线单元的第一栅极线和第二栅极线同时传输栅极驱动信号;

以及,包括有第一排像素p1~第n+2排像素pn+2的像素区域;

其中,第i级栅极线单元的第一栅极线用于驱动第i排像素的多个像素p100,第i级栅极线单元的第二栅极线用于驱动第i+2排像素的多个像素p200,且第i级栅极线单元的第一栅极线驱动的多个像素p100与第i级栅极线单元的第二栅极线驱动的多个像素p200在空间位置上交替排列,1<=i<=n,n为整数,驱动方法包括:

沿第一级栅极线单元g1至第n级栅极线单元gn进行逐级扫描,并通过多条数据线(d1~dm)传输数据信号,其中,当扫描第i级栅极线单元后,每扫描两级栅极线单元,多条数据线(d1~dm)的数据信号极性反转。

参考图3a所示,为本申请实施例提供的一种驱动tft阵列基板时像素极性分布示意图,其中,i可以定义为1,且扫描第一级栅极线单元g1时的多条数据线(d1~dm)的数据信号极性,与扫描第二级栅极线单元g2和第三级栅极线单元g3时的多条数据线(d1~dm)的数据信号极性相反。即扫描第一级栅极线单元g1时的多条数据线(d1~dm)的数据信号极性,与扫描第四级栅极线单元g4和第五级栅极线单元g5时的多条数据线(d1~dm)的数据信号极性相同。

或者,参考图3b所示,为本申请实施例提供的另一种驱动tft阵列基板时像素极性分布示意图,其中,i可以定义为2,且扫描第一级栅极线单元g1和第二级栅极线单元g2时的多条数据线(d1~dm)的数据信号极性,与扫描第三级栅极线单元g3和第四级栅极线单元g4时的多条数据线(d1~dm)的数据信号极性相反。即扫描第一级栅极线单元g1和第二级栅极线单元g2时的多条数据线(d1~dm)的数据信号极性,与扫描第五级栅极线单元g5和第六级栅极线单元g6时的多条数据线(d1~dm)的数据信号极性相同。

上述图3a和3b中所示的tft阵列基板中像素分布结构,与图1a和1b所述的tft阵列基板的像素分布结构一致,均为所有栅极线单元的第一栅极线和第二栅极线驱动的多个像素相对应排列。当选取像素分布结构为:所有栅极线单元中,相邻两个栅极线单元的第一栅极线驱动的多个像素之间,在沿平行于第i排像素pi的方向上交替排列;且相邻两级栅极线单元的第二栅极线驱动的多个像素之间,在沿平行于第i排像素pi的方向上交替排列的tft阵列基板时,参考图3c所示,为本申请实施例提供的又一种驱动tft阵列基板时像素极性分布示意图:

定义i为1,且扫描第一级栅极线单元g1时的多条数据线(d1~dm)的数据信号极性,与扫描第二级栅极线单元g2和第三级栅极线单元g3时的多条数据线(d1~dm)的数据信号极性相反。即扫描第一级栅极线单元g1时的多条数据线(d1~dm)的数据信号极性,与扫描第四级栅极线单元g4和第五级栅极线单元g5时的多条数据线(d1~dm)的数据信号极性相同。

由上述内容可知,采用上述实施例提供的驱动方法对tft阵列基板进行驱动时,实现每列像素中具有相同电压极性的相邻两像素的像素单元,与水平方向和竖直方向的像素单元的极性相反的点反转方式,改善了交叉串扰现象,提高了显示图像效果。

进一步的,参考图4所示为本申请实施例提供的另一种能够实现点反转的tft阵列基板示意图;其中,tft阵列基板包括:

多条数据线(d1~dm),用于传输数据信号,多条数据线(d1~dm)均电连接于源驱动电路100,通过源驱动电路100的控制传输数据信号;

第一级栅极线单元g1~第n级栅极线单元gn,用于传输栅极驱动信号,每个栅极线单元均电性连接于栅极驱动电路200,通过栅极驱动电路200的控制传输栅极驱动信号,每个栅极线单元包括第一栅极线和第二栅极线,且任意一栅极线单元的第一栅极线和第二栅极线同时传输栅极驱动信号,即任意一栅极线单元的第一栅极线和第二栅极线电性连接,且同时传输相同极性的栅极驱动信号;

以及,包括有第一排像素p1~第n+2排像素pn+2的像素区域;

其中,第i级栅极线单元的第一栅极线用于驱动第i排像素的多个像素,第i级栅极线单元的第二栅极线用于驱动第i+2排像素的多个像素,且第i级栅极线单元的第一栅极线驱动的多个像素与第i级栅极线单元的第二栅极线驱动的多个像素在空间位置上交替排列,1<=i<=n,n为整数。

tft阵列基板还包括:补偿栅极线单元,补偿栅极线单元包括第一补偿栅极线g1’、第二补偿栅极线g2’、第三补偿栅极线g3’和第四补偿栅极线g4’中的至少一条;

第一补偿栅极线g1’用于驱动多个第一补偿像素p300,且多个第一补偿像素p300位于第一排像素p1,且与第一级栅极线单元g1的第一栅极线g11驱动的多个像素交替排列;第二补偿栅极线g2’用于驱动多个第二补偿像素p400,且多个第二补偿像素p400位于第二排像素p2,且与第二级栅极线单元g2的第一栅极线g21驱动的多个像素交替排列;

第三补偿栅极线g3’用于驱动多个第三像素p500,且多个第三补偿像素p500位于第n+1排像素pn+1,且与第n-1级栅极线单元gn-1第二栅极线g(n-1)2驱动的多个像素交替排列;

第四补偿栅极线g4’用于驱动多个第四补偿像素p600,且多个第四补偿像素p600位于第n+2排像素pn+2,且与第n级栅极线单元gn的第二栅极线gn2驱动的多个像素交替排列。

本申请实施例图4所示的补偿栅极线单元包括有第一补偿栅极线~第四补偿栅极线。而在本申请其他实施例中,补偿栅极线单元还可以包括第一补偿栅极线~第四补偿栅极线中的单独的一条栅极线,或者包括第一补偿栅极线~第四补偿栅极线中的多条栅极线,对此不作具体限制。

参考图4所对应的实施例提供的tft阵列基板,其驱动方法为:

沿第一补偿栅极线g1’~第四补偿栅极线g4’逐级扫描,并通过多条数据线(d1~dm)传输数据信号,其中,当扫描第一补偿栅极线g1’和第二补偿栅极线g2’时,多条数据线(d1~dm)的数据信号的极性为负;而扫描第一栅极线单元g1和第二栅极线单元g2时,多条数据线(d1~dm)的数据信号的极性为正,且后续每扫描两级栅极线单元,多条数据线(d1~dm)的数据信号极性反转;

且扫描第n级栅极线单元和第三补偿栅极线g3’时的多条数据线(d1~dm)的数据信号的极性,与扫描第四补偿栅极线g4’时的多条数据线(d1~dm)的数据信号的极性相反,此时,tft阵列基板上的n级栅极线单元的数量为奇数;

而若当tft阵列基板上的n级栅极线单元数量为为偶数时,那么扫描第n-1级栅极线单元和第n级栅极线单元时的多条数据线的数据信号的极性,与扫描第三补偿栅极线和第四补偿栅极线时的多条数据线的数据信号的极性相反。

对于上述包括有第一补偿栅极线~第四补偿栅极线的tft阵列基板的驱动方法,其驱动方法中部分步骤还可以为:

在沿第一补偿栅极线~第四补偿栅极线逐级扫描,并通过多条数据线传输数据信号时,将扫描第一补偿栅极线和第二补偿栅极线时,多条数据线的数据信号的极性为调整为正;而将扫描第一栅极线单元和第二栅极线单元时,多条数据线的数据信号的极性调整为负,且后续每扫描两级栅极线单元,多条数据线的数据信号极性反转;或者,

驱动方法还可以为:

在沿第一补偿栅极线~第四补偿栅极线逐级扫描,并通过多条数据线传输数据信号时,将扫描第一补偿栅极线时的多条数据线的数据信号的极性为调整为第一极性;而将扫描第二补偿栅极线和第一栅极线单元g1时的多条数据线的数据信号的极性调整为与第一极性相反的第二极性,且后续每扫描两级栅极线单元,多条数据线的数据信号极性反转;

且当tft阵列基板上的n级栅极线单元的数量为奇数时,那么扫描第n-1级栅极线单元和第n级栅极线单元时的多条数据线的数据信号的极性,与扫描第三补偿栅极线和第四补偿栅极线时的多条数据线的数据信号的极性相反;

而当tft阵列基板上的n级栅极线单元数量为为偶数时,那么扫描第n级栅极线单元和第三补偿栅极线时的多条数据线的数据信号的极性,与扫描第四补偿栅极线时的多条数据线的数据信号的极性相反。

需要说明的是,对于本申请包括有补偿栅极线单元的tft阵列基板,需要根据补偿栅极线单元中的补偿栅极线的数量,进而选取合适的驱动方法,最终实现点反转方式。

其次,本申请实施例还提供了一种显示面板,包括tft阵列基板,tft阵列基板包括:多条数据线,用于传输数据信号;

第一级栅极线单元~第n级栅极线单元,用于传输栅极驱动信号,每个栅极线单元包括第一栅极线和第二栅极线,且任意一栅极线单元的第一栅极线和第二栅极线同时传输栅极驱动信号;

以及,包括有第一排像素~第n+2排像素的像素区域;

其中,第i级栅极线单元的第一栅极线用于驱动第i排像素的多个像素,第i级栅极线单元的第二栅极线用于驱动第i+2排像素的多个像素,且第i级栅极线单元的第一栅极线驱动的多个像素与第i级栅极线单元的第二栅极线驱动的多个像素在空间位置上交替排列,1<=i<=n,n为整数。

最后,本申请实施例还提供了一种显示装置,参考图7所示,显示装置包括显示面板71和外壳72,显示面板71包括tft阵列基板,tft阵列基板包括:多条数据线,用于传输数据信号;

第一级栅极线单元~第n级栅极线单元,用于传输栅极驱动信号,每个栅极线单元包括第一栅极线和第二栅极线,且任意一栅极线单元的第一栅极线和第二栅极线同时传输栅极驱动信号;

以及,包括有第一排像素~第n+2排像素的像素区域;

其中,第i级栅极线单元的第一栅极线用于驱动第i排像素的多个像素,第i级栅极线单元的第二栅极线用于驱动第i+2排像素的多个像素,且第i级栅极线单元的第一栅极线驱动的多个像素与第i级栅极线单元的第二栅极线驱动的多个像素在空间位置上交替排列,1<=i<=n,n为整数。

在本申请上述所有实施例提供的tft阵列基板中,对于栅极线单元之间的排列方式可以任意排列,参考图5a~5c所示,为本申请实施例提供的三种栅极线单元的排列示意图。

其中,参考图5a所示,栅极线单元之间可以采用内嵌式排列,其中,第i+1级栅极线单元gi+1的第一栅极线g(i+1)1位于第i级栅极线单元gi的第一栅极线gi1和第二栅极线gi2之间;第i+1级栅极线单元gi+1的第二栅极线g(i+1)2位于第i+2级栅极线单元gi+2的第一栅极线g(i+2)1和第二栅极线g(i+2)2之间。

参考图5b所示,栅极线单元之间可以采用外嵌式排列,其中,第i+1级栅极线单元gi+1的第一栅极线g(i+1)1和第二栅极线g(i+1)2位于所述第i级栅极线单元gi和第i+2级栅极线单元gi+2之间。

或者,参考图5c所示,栅极线单元之间可以采用混合式排列,其中,第i级栅极线单元gi的第二栅极线gi2位于第i+1级栅极线单元gi+1的第一栅极线g(i+1)1和第二栅极线g(i+1)2之间,i为奇数。

另外,在本申请上述所有实施例提供的tft阵列基板中,为了减少栅极驱动电路的输出节点,本申请实施例提供的在任意一栅极线单元中,第一栅极线与第二栅极线电性连接,且第一栅极线的输入端和第二栅极线的输入端相连。并且,为了增加像素的数量,提高显示效果,在第一级栅极线单元~第n级栅极线单元中,奇数栅极线单元的信号输入端与偶数栅极线单元的信号输入端,分别位于所述像素区域的两侧相对设置(参考图5a~5c所示)。

为了降低制作成本,以及简化制作流程,在制作tft阵列基板时,本申请实施例可以采用middle-com结构制作,即,参考图6所示,为本申请实施例提供的tft阵列基板结构示意图,依次包括基板61、第一导电层62、第一绝缘层63、硅岛层64、第二导电层65、第二绝缘层66、第三导电层67、第三绝缘层68和第四导电层69;其中,

第一导电层62包括第一级栅极线单元~第n级栅极线单元和多个栅极;

硅岛层64包括多个与栅极对应的硅岛;

第二导电层65包括所述多条数据线,多个与硅岛对应的源/漏极,多个栅极和多个源/漏极形成tft晶体管;

第三导电层67包括公共电极;

第四导电层69包括多个像素电极。

需要说明的是,本申请实施例提供的tft阵列基板还可以采用其他结构进行制作,并不局限于middle-com结构。以及,对于各层结构的材质与现有的材质相同,本申请实施例不作具体赘述。

本申请实施例提供的tft阵列基板及驱动方法、显示面板及显示装置,tft阵列基板包括:多条数据线,用于传输数据信号;第一级栅极线单元~第n级栅极线单元,用于传输栅极驱动信号,每个栅极线单元包括第一栅极线和第二栅极线,且任意一栅极线单元的第一栅极线和第二栅极线同时传输栅极驱动信号;以及,包括有第一排像素~第n+2排像素的像素区域;其中,第i级栅极线单元的第一栅极线用于驱动第i排像素的多个像素,第i级栅极线单元的第二栅极线用于驱动第i+2排像素的多个像素,且第i级栅极线单元的第一栅极线驱动的多个像素与第i级栅极线单元的第二栅极线驱动的多个像素在空间位置上交替排列,1<=i<=n,n为整数。

由上述内容可知,当沿第一级栅极线单元~第n级栅极线单元进行逐级扫描时,多条数据线同时传输数据信号,其中,当扫描第i级栅极线单元后,后续每扫描两级栅极线单元,多条数据线的数据信号极性随着反转,进而实现每列像素中具有相同电压极性的相邻两像素的像素单元,与水平方向和竖直方向的像素单元的极性相反的点反转方式,改善了交叉串扰现象,提高了显示图像效果。

显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1