移位寄存器电路及驱动方法、显示装置与流程

文档序号:15494681发布日期:2018-09-21 21:25阅读:232来源:国知局

本公开涉及显示技术领域,尤其涉及一种移位寄存器电路、一种移位寄存器电路的驱动方法、显示装置。



背景技术:

随着光学技术和半导体技术的发展,以液晶显示器(liquidcrystaldisplay,lcd)和有机发光二极管显示器(organiclightemittingdiode,oled)为代表的平板显示器具有轻薄、能耗低、反应速度快、色纯度佳、以及对比度高等特点,在显示领域占据了主导地位。近些年来显示装置呈现出了高集成度以及低成本的发展趋势。利用移位寄存器单元goa将栅极驱动电路集成于阵列基板的周边区域,可在实现窄边框设计的同时,有效降低显示装置的制造成本、提升模组工艺产量。

目前,常用的双向扫描移位寄存器电路包括多个级联的移位寄存器单元。以包括两个时钟信号的移位寄存器电路为例进行说明,其中,包括两个时钟信号的移位寄存器电路中的多个移位寄存器单元的连接方式为第n级移位寄存器单元的输出端与第n+1级移位寄存器单元的输入端连接,第n级移位寄存器单元的复位端与第n+1级移位寄存器单元的输出端连接,其中n为大于零的整数。在该移位寄存器电路进行正向扫描时,在一帧显示过程中,从第一级移位寄存器单元开始扫描至最后一级移位寄存器单元,其中,在最后一级移位寄存器单元扫描完成后,最后一级移位寄存器单元需要用下一帧显示的栅极驱动信号进行复位。由于在两帧显示之间的插黑阶段(即blanking时间段)内,最后一级的移位寄存器单元中的上拉节点一直处于高电平状态,导致最后一级移位寄存器单元中的上拉节点的偏置时间增加,进而致使最后一级移位寄存器单元中的与上拉节点连接的晶体管的阈值电压发生漂移,从而导致最后一级移位寄存器单元的输出信号偏低。若在此情况下,将正向扫描切换为反向扫描,则原来的最后一级移位寄存器单元变为第一级移位寄存器单元,由于当前第一级移位寄存器单元(即正向扫描中的最后一级移位寄存器单元)中的输出信号偏低,再经过多个移位寄存器单元的逐级传递,会出现某一级移位寄存器单元无法达到足够的开启电压而无输出信号的现象,进而导致显示异常的现象。需要说明的是,从反向扫描切换至正向扫描仍然存在相同的问题。

因此,需要提供一种新的可双向扫描的移位寄存器电路,可以避免由于最后一级移位寄存器单元(此处的最后一级的移位寄存器单元为在扫描方向中最后进行扫描的移位寄存器单元)中的上拉节点的偏置时间增加导致的最后一级移位寄存器单元的输出信号偏低的显现,从而避免出现在切换扫描方向后,出现某一级移位寄存器单元无法达到足够的开启电压而无输出信号的现象,进而避免出现显示异常的现象。

需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。



技术实现要素:

本公开的目的在于提供一种移位寄存器电路、一种移位寄存器电路的驱动方法、显示装置,进而至少在一定程度上克服背景技术中的一个或者多个问题。

根据本公开的一个方面,提供一种移位寄存器电路,包括n个级联的移位寄存器单元,其中,奇数级的所述移位寄存器单元接收第一时钟信号,偶数级的所述移位寄存器单元接收第二时钟信号,n为整数且n≥4,所述移位寄存器电路还包括:

第一开关单元,用于响应栅极驱动信号而导通,将所述栅极驱动信号传输至第二级所述移位寄存器单元的输入端;

第二开关单元,用于响应第一级所述移位寄存器单元的输出信号而导通,将第一级所述移位寄存器单元的输出端与第二级所述移位寄存器单元的输入端连通;

第三开关单元,用于响应第一信号而导通,将第一节点与第二级所述移位寄存器单元的输入端连通;

第四开关单元,用于响应所述栅极驱动信号而导通,将所述第一节点与第一级所述移位寄存器单元的输入端连通;

第五开关单元,用于响应所述栅极驱动信号而导通,将所述栅极驱动信号传输至第n-1级所述移位寄存器单元的复位端;

第六开关单元,用于响应第n级所述移位寄存器单元的输出信号而导通,将第n级所述移位寄存器单元的输出端与第n-1级所述移位寄存器单元的复位端连通;

第七开关单元,用于响应第二信号而导通,将第二节点与第n-1级所述移位寄存器单元的复位端连通;

第八开关单元,用于响应所述栅极驱动信号而导通,将第n级所述移位寄存器单元的复位端与所述第二节点连通。

在本公开的一种示例性实施例中,

所述第一开关单元包括:

第一开关元件,控制端和第一端接收所述栅极驱动信号,第二端连接第二级所述移位寄存器单元的输入端;

所述第二开关单元包括:

第二开关元件,控制端和第二端连接第一级所述移位寄存器单元的输出端,第一端连接第二级所述移位寄存器单元的输入端;

所述第三开关单元包括:

第三开关元件,控制端接收所述第一信号,第一端连接所述第一节点,第二端连接第二级所述移位寄存器单元的输入端;

所述第四开关单元包括:

第四开关元件,控制端接收所述栅极驱动信号,第一端连接第一级所述移位寄存器单元的输入端,第二端连接所述第一节点;

所述第五开关单元包括:

第五开关元件,控制端和第一端接收所述栅极驱动信号,第二端连接第n-1级所述移位寄存器单元的复位端;

所述第六开关单元包括:

第六开关元件,控制端和第二端连接第n级所述移位寄存器单元的输出端,第一端连接第n-1级所述移位寄存器单元的复位端;

所述第七开关单元包括:

第七开关元件,控制端接收所述第二信号,第一端连接所述第二节点,第二端连接第n-1级所述移位寄存器单元的复位端;

所述第八开关单元包括:

第八开关元件,控制端接收所述栅极驱动信号,第一端连接第n级所述移位寄存器单元的复位端,第二端连接所述第二节点。

在本公开的一种示例性实施例中,所述开关元件均为n型晶体管,在对所述移位寄存器电路进行正向扫描时,所述第一信号为低电平信号,所述第二信号为高电平信号,在对所述移位寄存器电路进行反向扫描时,所述第一信号为高电平信号,所述第二信号为低电平信号。

在本公开的一种示例性实施例中,所述开关元件均为p型晶体管,在对所述移位寄存器电路进行正向扫描时,所述第一信号为高电平信号,所述第二信号为低电平信号,在对所述移位寄存器电路进行反向扫描时,所述第一信号为低电平信号,所述第二信号为高电平信号。

在本公开的一种示例性实施例中,所述开关元件均为薄膜晶体管。

根据本公开的一个方面,提供一种移位寄存器电路的驱动方法,用于驱动如上述任意一项所述的移位寄存器电路,包括:

在正向扫描时,第一开关单元在栅极驱动信号的作用下导通,将栅极驱动信号传输至第二级移位寄存器单元的输入端,以使所述移位寄存器电路从第二级所述移位寄存器单元开始进行正向扫描,同时,第五开关单元和第八开关单元在所述栅极驱动信号的作用下导通,第七开关单元在第二信号的作用下导通,以将所述栅极驱动信号传输至第n级所述移位寄存器单元和第n-1级所述移位寄存器单元的复位端,在扫描至第n级所述移位寄存器单元时,第六开关单元在第n级所述移位寄存器单元的输出信号的作用下导通,将所述输出信号传输至第n-1级所述移位寄存器单元的复位端;

将所述正向扫描切换为反向扫描时,将第一信号和所述第二信号进行互换,以将各所述移位寄存器单元的复位端与输入端进行互换,将第一时钟信号和第二时钟信号进行切换,所述第五开关单元在所述栅极驱动信号的作用下导通,将栅极驱动信号传输至第n-1级所述移位寄存器单元的输入端,以使所述移位寄存器电路从第n-1级所述移位寄存器单元开始进行反向扫描,同时,所述第一开关单元和第四开关单元在所述栅极驱动信号的作用下导通,第三开关单元在第一信号的作用下导通,将所述栅极驱动信号传输至第一级所述移位寄存器单元和第二级所述移位寄存器单元的复位端,在扫描至第一级所述移位寄存器单元时,通过第一级所述移位寄存器单元的输出信号导通第二开关单元,将所述输出信号传输至第二级所述移位寄存器单元的复位端。

在本公开的一种示例性实施例中,所述第一开关单元至所述第八开关单元分别对应第一开关元件至第八开关元件。

在本公开的一种示例性实施例中,所述开关元件均为n型晶体管,在所述正向扫描时,所述第一信号为低电平信号,所述第二信号为高电平信号,在所述反向扫描时,所述第一信号为高电平信号,所述第二信号为低电平信号。

在本公开的一种示例性实施例中,所述开关元件均为p型晶体管,在所述正向扫描时,所述第一信号为高电平信号,所述第二信号为低电平信号,在所述反向扫描时,所述第一信号为低电平信号,所述第二信号为高电平信号。

根据本公开的一个方面,提供一种显示装置,包括上述任意一项所述的移位寄存器电路。

本公开一种示例性实施例提供的一种移位寄存器电路、一种移位寄存器电路的驱动方法、显示装置。该移位寄存器电路包括第一开关单元至第八开关单元。在该移位寄存器电路的正向扫描的过程中,通过栅极驱动信号、第一信号并结合第一开关单元和第三开关单元控制移位寄存器电路从第二级移位寄存器单元开始扫描,并通过第n级移位寄存器单元的输出信号并结合第六开关单元对第n-1级移位寄存器单元中上拉节点进行复位,以保证第n-1级移位寄存器单元中的上拉节点可以正常复位,在移位寄存器电路的反向扫描过程中,通过栅极驱动信号、第二信号并结合第五开关单元和第七开关单元控制移位寄存器电路从第n-1级移位寄存器单元的开始扫描,并通过第一级移位寄存器单元的输出信号并结合第二开关单元对第二级移位寄存器单元中的上拉节点进行复位,以保证第二级移位寄存器单元中的上拉节点可正常复位。一方面,由于上述移位寄存器电路在进行正向扫描时,可避免从第一级移位寄存器单元开始扫描,而是从第二级移位寄存器单元开始扫描,在上述移位寄存器电路进行反向扫描时,同样也避免从第n级移位寄存器单元进行扫描,而是从第n-1级移位寄存器单元开始扫描,又由于正向扫描中第n-1级移位寄存器单元中的上拉结点可以正常复位,反向扫描中第二级移位寄存器单元中的上拉节点也可以正常复位,即可避免与上拉节点连接的晶体管的阈值电压发生漂移,从而避免出现第二级和第n-1级移位寄存器单元的输出信号偏低的现象,因此,不管是从正向扫描切换至反向扫描,还是从反向扫描切换至正向扫描,由于均可保证第二级和第n-1级移位寄存器单元输出信号正常,进而避免在切换扫描方向后,出现某一级移位寄存器单元无法达到足够的开启电压而无输出信号的现象,从而避免出现显示异常的现象;另一方面,通过第一开关单元至第八开关单元提高了移位寄存器电路的信耐度。

需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。

附图说明

通过参照附图来详细描述其示例性实施例,本公开的上述和其它特征及优点将变得更加明显。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。在附图中:

图1为本公开一种移位寄存器电路的结构示意图;

图2为本公开一示例性实施例中提供的移位寄存器单元的结构示意图;

图3为本公开一示例性实施例中提供的正向扫描的时序图;

图4为本公开一示例性实施例中提供的反向扫描的时序图。

具体实施方式

现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的实施例;相反,提供这些实施例使得本公开将全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本公开的实施例的充分理解。然而,本领域技术人员将意识到,可以实践本公开的技术方案而没有所述特定细节中的一个或更多,或者可以采用其它的方法、组元、材料、装置、步骤等。在其它情况下,不详细示出或描述公知技术方案以避免模糊本公开的各方面。

此外,附图仅为本公开的示意性图解,并非一定是按照比例绘制。图中相同的附图标记标识相同或相似的部分,因而将省略对它们的重复描述。

本示例实施方式提供了一种移位寄存器电路,如图1所示,该移位寄存器电路可以包括n个级联的移位寄存器单元,其中,奇数级的所述移位寄存器单元接收第一时钟信号clk1,偶数级的所述移位寄存器单元接收第二时钟信号clk2,n为整数且n≥4。图2示出了一种可实现双向扫描的移位寄存器单元的结构示意图,该移位寄存器电路包括:第一开关晶体管至第九开关晶体管m1~m9,驱动晶体管dt以及存储电容c。上述元件的连接方式如图2所示,此处不再赘述。需要说明的是,奇数级的移位寄存器单元的第一时钟信号clk端接收第一时钟信号clk1,奇数级的移位寄存器单元的第二时钟信号端clkb接收第二时钟信号clk2,偶数级的移位寄存器单元的第一时钟信号clk端接收第二时钟信号clk2,奇数级的移位寄存器单元的第二时钟信号端clkb接收第一时钟信号clk1。

下面以所有开关晶体管均为n型开关晶体管,驱动晶体管dt为n型驱动晶体管为例,对图2中的移位寄存器单元的工作过程包括:

在正向扫描时,第一信号vsd为低电平,第二信号vds为高电平,第一参考信号gcl为低电平、第二参考信号gch为高电平。移位寄存器单元的输入端input接收栅极驱动信号stv,且栅极驱动信号stv为高电平,使第一开关晶体管m1在栅极驱动信号stv的作用下导通,第二信号vds通过第一开关晶体管m1传输至上拉节点pu,将上拉节点pu充电至高电平,此时,由于上拉节点pu为高电平,第五开关晶体管m5和第六开关晶体管m6导通,第一参考信号gcl传输至下拉节点pd,将下拉节点pd拉低,因此,第八开关晶体管m8和第九开关晶体管m9关断,上拉节点pu保持高电平。在第一时钟信号端clk接收的时钟信号到来时,通过驱动晶体管dk输出输出信号。需要说明的时,该移位寄存器单元的的复位端reset接收下一级移位寄存器单元的输出信号,使得第二开关晶体管m2在下一级移位寄存器单元的输出信号的作用下导通,将第一信号vsd传输至上拉节点pu,将上拉节点pu下拉至低电平,同时,由于此时第二时钟信号端clkb接收到的扫描信号的相位与复位端reset接收到的下一级移位寄存器单元的输出信号的相位相同,因此,第三开关晶体管m3导通,对移位寄存器单元的输出端output进行复位。

在反向扫描时,第一信号vsd为高电平,第二信号vds为低电平,第一参考信号gcl为低电平、第二参考信号gch为高电平,同时,将第一时钟信号clk1和第二时钟信号clk2进行切换,此时,移位寄存器单元的输入端input切换为复位端,移位寄存器单元的复位端reset切换为输入端。移位寄存器单元的输入端(即图2中的复位端reset)接收栅极驱动信号stv,且栅极驱动信号stv为高电平,使得第二开关晶体管m2在栅极驱动信号stv的作用下导通,第一信号vsd通过第二开关晶体管m2传输至上拉节点pu,并将上拉节点pu充电至高电平,此时,由于上拉节点pu为高电平,第五开关晶体管m5和第六开关晶体管m6导通,第一参考信号gcl传输至下拉节点pd,将下拉节点pd拉低,因此,第八开关晶体管m8和第九开关晶体管m9关断,上拉节点pu保持高电平。在第一时钟信号端clk接收的时钟信号到来时,通过驱动晶体管dk输出输出信号。需要说明的时,该移位寄存器单元的的复位端(即图2中的输入端input)接收下一级移位寄存器单元的输出信号,使得第一开关晶体管m1在下一级移位寄存器单元的输出信号的作用下导通,将第二信号vds传输至上拉节点pu,将上拉节点pu下拉至低电平,同时,由于此时第二时钟信号端clkb接收到的扫描信号的相位与复位端reset接收到的下一级移位寄存器单元的输出信号的相位相同,因此,第三开关晶体管m3导通,对移位寄存器单元的输出端output进行复位。

需要说明的是,上述图2中可执行双向扫描的移位寄存器单元的结构仅为示例性的,并不用于限定本发明。

该移位寄存器电路还可以包括:

第一开关单元101,用于响应栅极驱动信号stv而导通,将所述栅极驱动信号stv传输至第二级所述移位寄存器单元goa2的输入端;

第二开关单元102,用于响应第一级所述移位寄存器单元goa1的输出信号而导通,将第一级所述移位寄存器单元goa1的输出端output与第二级所述移位寄存器单元goa2的输入端input导通;

第三开关单元103,用于响应第一信号vsd而导通,将第一节点n1与第二级所述移位寄存器单元goa2的输入端input连通;

第四开关单元104,用于响应所述栅极驱动信号stv而导通,将所述第一节点n1与第一级所述移位寄存器单元goa1的输入端input连通;

第五开关单元105,用于响应所述栅极驱动信号stv而导通,将所述栅极驱动信号stv传输至第n-1级所述移位寄存器单元goan-1的复位端reset;

第六开关单元106,用于响应第n级所述移位寄存器单元goan的输出信号而导通,将第n级所述移位寄存器单元goan的输出端output与第n-1级所述移位寄存器单元goan-1的复位端reset连通;

第七开关单元107,用于响应第二信号vds而导通,将第二节点n2与第n-1级所述移位寄存器单元goan-1的复位端reset连通;

第八开关单元108,用于响应所述栅极驱动信号stv而导通,将第n级所述移位寄存器单元goan的复位端reset与所述第二节点n2连通。

需要说明的是,从第二级移位寄存器单元goa2至第n-1移位寄存器单元goan-1的级联方式可以为:前一级移位寄存器单元的输出端与下一级移位寄存器单元的输入端连接,前一级移位寄存器单元的复位端与下一级的移位寄存器单元的输出端连接。

在本示例性实施例中,所述第一开关单元101可以包括第一开关元件t1。其中,第一开关元件t1的控制端和第一端接收所述栅极驱动信号stv,第一开关元件t1的第二端连接第二级所述移位寄存器单元goa2的输入端。

所述第二开关单元102可以包括第二开关元件t2。其中,第二开关元件t2的控制端和第二端连接第一级所述移位寄存器单元goa1的输出端output,第二开关元件t2的第一端连接第二级所述移位寄存器单元goa2的输入端input。

所述第三开关单元103可以包括第三开关元件t3。其中,第三开关元件t3的控制端接收所述第一信号vsd,第三开关元件t3的第一端连接所述第一节点n1,第三开关元件t3的第二端连接第二级所述移位寄存器单元goa2的输入端input。

所述第四开关单元104可以包括第四开关元件t4。其中,第四开关元件t4的控制端接收所述栅极驱动信号stv,第四开关元件t4的第一端连接第一级所述移位寄存器单元goa1的输入端input,第四开关元件t4的第二端连接所述第一节点n1。

所述第五开关单元105可以包括第五开关元件t5。其中,第五开关元件t5的控制端和第一端接收所述栅极驱动信号stv,第五开关元件t5的第二端连接第n-1级所述移位寄存器单元goan-1的复位端reset;

所述第六开关单元106可以包括第六开关元件t6。其中,第六开关元件t6的控制端和第二端连接第n级所述移位寄存器单元goan的输出端output,第六开关元件t6的第一端连接第n-1级所述移位寄存器单元goan-1的复位端reset;

所述第七开关单元107可以包括第七开关元件t7。其中,第七开关元件t7的控制端接收所述第二信号vds,第七开关元件t7的第一端连接所述第二节点n2,第七开关元件t7的第二端连接第n-1级所述移位寄存器单元goan-1的复位端reset;

所述第八开关单元108可以包括第八开关元件t8。其中,第八开关元件t8的控制端接收所述栅极驱动信号stv,第八开关元件t8的第一端连接第n级所述移位寄存器单元goan的复位端reset,第八开关元件t8的第二端连接所述第二节点n2。

上述第一开关元件至第八开关元件(t1~t8)可以分别对应第一开关晶体管至第八开关晶体管,每一个开关晶体管均具有控制端、第一端以及第二端。例如,各开关晶体管的控制端可以为栅极,各开关晶体管的第一端可以为源极,各开关晶体管的第二端可以为漏极。再例如,各开关晶体管的控制端可以为栅极,各开关晶体管的第一端可以为漏极,各开关晶体管的第二端可以为源极。此外,各个开关晶体管可以为增强型晶体管或者耗尽型晶体管,本示例性实施例对此不作特殊限定。所述开关元件可以均为薄膜晶体管。需要说明的是,由于开关晶体管的源极和漏极对称,因此,第一开关晶体管至第八开关晶体管的源极、漏极可以互换。

在此基础上,在所述开关元件均为n型晶体管的前提下,在对所述移位寄存器电路进行正向扫描时,所述第一信号vsd为低电平信号,所述第二信号vds为高电平信号,在对所述移位寄存器电路进行反向扫描时,所述第一信号vsd为高电平信号,所述第二信号vds为低电平信号。

在所述开关元件均为p型晶体管的前提下,在对所述移位寄存器电路进行正向扫描时,所述第一信号vsd为高电平信号,所述第二信号vds为低电平信号,在对所述移位寄存器电路进行反向扫描时,所述第一信号vsd为低电平信号,所述第二信号vds为高电平信号。

需要说明的是,上述第一开关单元101至第八开关单元108的具体结构仅为示例性的,并不用于限定本发明。例如,所述第一开关单元101可以包括两个串联的第一开关元件t1。再例如,所述第二开关单元102可以包括两个串联的第二开关元件t2等,本示例性实施例对此不作特殊限定。

综上所述,该移位寄存器电路包括第一开关单元至第八开关单元。在该移位寄存器电路的正向扫描的过程中,通过栅极驱动信号、第一信号并结合第一开关单元和第三开关单元控制移位寄存器电路从第二级移位寄存器单元开始扫描,并通过第n级移位寄存器单元的输出信号并结合第六开关单元对第n-1级移位寄存器单元中上拉节点进行复位,以保证第n-1级移位寄存器单元中的上拉节点可以正常复位;在移位寄存器电路的反向扫描过程中,通过栅极驱动信号、第二信号并结合第五开关单元和第七开关单元控制移位寄存器电路从第n-1级移位寄存器单元的开始扫描,并通过第一级移位寄存器单元的输出信号并结合第二开关单元对第二级移位寄存器单元中的上拉节点进行复位,以保证第二级移位寄存器单元中的上拉节点可正常复位。显然,由于上述移位寄存器电路在进行正向扫描时,可避免从第一级移位寄存器单元开始扫描,而是从第二级移位寄存器单元开始扫描,在上述移位寄存器电路进行反向扫描时,同样也避免从第n级移位寄存器单元进行扫描,而是从第n-1级移位寄存器单元开始扫描,又由于正向扫描中第n-1级移位寄存器单元中的上拉结点可以正常复位,反向扫描中第二级移位寄存器单元中的上拉节点也可以正常复位,即可避免与上拉节点连接的晶体管(如图2中所示的驱动晶体管dt、第五开关晶体管m5和第六开关晶体管m6)的阈值电压发生漂移,从而避免出现第二级和第n-1级移位寄存器单元的输出信号偏低的现象,因此,不管是从正向扫描切换至反向扫描,还是从反向扫描切换至正向扫描,由于均可保证第二级和第n-1级移位寄存器单元输出信号正常,进而避免在切换扫描方向后,出现某一级移位寄存器单元无法达到足够的开启电压而无输出信号的现象,从而避免出现显示异常的现象;另外,通过第一开关单元至第八开关单元提高了移位寄存器电路的信耐度。

在本公开的示例性实施例中,还提供了一种移位寄存器电路的驱动方法,用于驱动如图1所述的移位寄存器电路。该移位寄存器电路的驱动方法可以包括:

在正向扫描时,第一开关单元101在栅极驱动信号stv的作用下导通,将栅极驱动信号stv传输至第二级移位寄存器单元goa2的输入端input,以使所述移位寄存器电路从第二级所述移位寄存器单元goa2开始进行正向扫描,同时,第五开关单元105和第八开关单元108在所述栅极驱动信号stv的作用下导通,第七开关单元107在第二信号vds的作用下导通,以将所述栅极驱动信号stv传输至第n级所述移位寄存器单元goan的复位端reset和第n-1级所述移位寄存器单元goan-1的复位端reset,在扫描至第n级所述移位寄存器单元goan时,第六开关单元106在第n级所述移位寄存器单元goan的输出信号的作用下导通,将所述输出信号传输至第n-1级所述移位寄存器单元goan-1的复位端。在本示例性实施例中,通过栅极驱动信号stv导通第一开关单元101、第四开关单元104、第五开关单元105以及第八开关单元108,通过第一信号vsd关断第三开关单元103,通过第二信号vds导通第七开关单元107,在此情况下,栅极驱动信号stv通过第一开关单元101传输至第二级移位寄存器单元goa2的输入端input,使移位寄存器电路从第二级移位寄存器单元goa2开始向第n级移位寄存器单元goan扫描,同时栅极驱动信号stv通过第五开关单元105传输至第n-1级移位寄存器单元goan-1的复位端reset,栅极驱动信号stv通过第五开关单元105、第七开关单元107和第八开关单元108传输至第n级移位寄存器单元goan的复位端goa,以对第n-1级移位寄存器单元goan-1和第n级移位寄存器单元goan中的上拉节点进行复位。在扫描至第n级移位寄存器单元goan时,第n级移位寄存器单元goan的输出端的输出信号通过导通第六开关单元106对第n-1级移位寄存器单元goan-1中的上拉节点进行复位。

将所述正向扫描切换为反向扫描时,将第一信号vsd和所述第二信号vds进行互换,以将各所述移位寄存器单元的复位端reset与输入端input进行互换,将第一时钟信号clk1和第二时钟信号clk2进行切换,所述第五开关单元105在所述栅极驱动信号stv的作用下导通,将栅极驱动信号stv传输至第n-1级所述移位寄存器单元goan-1的输入端(即图1中第n-1级移位寄存器单元goan-1的复位端reset),以使所述移位寄存器电路从第n-1级所述移位寄存器单元goan-1开始进行反向扫描,同时,所述第一开关单元101和第四开关单元104在所述栅极驱动信号stv的作用下导通,第三开关单元103在第一信号vsd的作用下导通,将所述栅极驱动信号stv传输至第一级所述移位寄存器单元goa1和第二级所述移位寄存器单元goa2的复位端(即图1中第一级所述移位寄存器单元goa1和第二级所述移位寄存器单元goa2的输入端input),在扫描至第一级所述移位寄存器goa1时,通过第一级所述移位寄存器单元goa1的输出信号导通第二开关单元102,将所述输出信号传输至第二级所述移位寄存器单元goa2的复位端(即图1中第二级所述移位寄存器单元goa2的输入端input)。在本示例性实施例中,栅极驱动信号stv导通第五开关单元105、第八开关元单元108、第一开关单元101和第四开关单元104,第一信号vsd导通第三开关单元103,第二信号vds关断第七开关单元107。在此情况下,栅极驱动信号stv通过第五开关单元105传输至第n-1级移位寄存器单元goan-1的输入端(即图1中第n-1级移位寄存器单元goan-1的复位端reset),同时栅极驱动信号stv通过第一开关单元101传输至第二级移位寄存器单元goa2的复位端(即图1中第二级移位寄存器单元goa2的输入端input),栅极驱动信号stv通过第一开关单元101、第三开关单元103以及第四开关单元104传输至第一级移位寄存器单元goa1的复位端(即图1中第一级移位寄存器单元goa1的输入端input)。在扫描至第一级移位寄存器单元goa1时,通过第一级移位寄存器单元goa1的输出端的输出信号导通第二开关单元102,以对第二级移位寄存器单元goa2中的上拉节点进行复位。

由上可知,在该移位寄存器电路的正向扫描的过程中,通过栅极驱动信号stv、第一信号vsd并结合第一开关单元101和第三开关单元103控制移位寄存器电路从第二级移位寄存器单元goa2开始扫描,并通过第n级移位寄存器单元goan的输出信号并结合第六开关单元106对第n-1级移位寄存器单元goan-1中上拉节点进行复位,以保证第n-1级移位寄存器单元goan-1中的上拉节点正常复位,在移位寄存器电路的反向扫描过程中,通过栅极驱动信号stv、第二信号vds并结合第五开关单元105和第七开关单元107控制移位寄存器电路从第n-1级移位寄存器单元goan-1的开始扫描,并通过第一级移位寄存器单元goa1的输出信号并结合第二开关单元102对第二级移位寄存器单元goa2中的上拉节点进行复位,以保证第二级移位寄存器单元goa2中的上拉节点正常复位。显然,由于上述移位寄存器电路在进行正向扫描时,可避免从第一级移位寄存器单元goa1开始扫描,而是从第二级移位寄存器单元goa2开始扫描,在上述移位寄存器电路进行反向扫描时,同样也避免从第n级移位寄存器单元goan进行扫描,而是从第n-1级移位寄存器单元goan-1开始扫描,又由于正向扫描中第n-1级移位寄存器单元goan-1中的上拉结点可以正常复位,反向扫描中第二级移位寄存器单元goa2中的上拉节点也可以正常复位,即可避免与上拉节点连接的晶体管(如图2中所示的驱动晶体管dt、第五开关晶体管m5和第六开关晶体管m6)的阈值电压发生漂移,从而避免出现第二级和第n-1级移位寄存器单元的输出信号偏低的现象,因此,不管是从正向扫描切换至反向扫描,还是从反向扫描切换至正向扫描,均可保证第二级移位寄存器单元goa2和第n-1级移位寄存器单元goan-1输出信号正常,进而避免在切换扫描方向后,出现某一级移位寄存器单元无法达到足够的开启电压而无输出信号的现象,从而避免出现显示异常的现象;另外,通过第一开关单元至第八开关单元提高了移位寄存器电路的信耐度。

进一步的,如图1所示,所述第一开关单元101至所述第八开关单元108分别对应第一开关元件t1至第八开关元件t8。所述第一开关元件t1至第八开关元件t8可以分别对应第一开关晶体管至第八开关晶体管,每一个开关晶体管均具有控制端、第一端以及第二端。例如,各开关晶体管的控制端可以为栅极,各开关晶体管的第一端可以为源极,各开关晶体管的第二端可以为漏极。再例如,各开关晶体管的控制端可以为栅极,各开关晶体管的第一端可以为漏极,各开关晶体管的第二端可以为源极。此外,各个开关晶体管可以为增强型晶体管或者耗尽型晶体管,本示例性实施例对此不作特殊限定。所述开关元件可以均为薄膜晶体管。需要说明的是,由于开关晶体管的源极和漏极对称,因此,第一开关晶体管至第八开关晶体管的源极、漏极可以互换。

下面,在第一开关单元101至第八开关单元108分别对应第一开关元件t1至第八开关元件t8的基础上,结合图3中示出的移位寄存器电路的正向扫描的工作时序图和图4中示出的移位寄存器电路的反向扫描的工作时序图对图1中的移位寄存器电路的工作过程进行说明。以开关元件均为n型晶体管为例。由于开关元件均为n型晶体管,因此,开关元件的导通电平仅为高电平。图3中的工作时序图绘示了正向扫描时的栅极驱动信号stv、第一时钟信号clk1、第二时钟信号clk2、第一信号vsd、第二信号vds、第一参考信号gcl、第二参考信号gch。图4中的工作时序图绘示了反向扫描时的栅极驱动信号stv、第一时钟信号clk1、第二时钟信号clk2、第一信号vsd、第二信号vds、第一参考信号gcl、第二参考信号gch。

需要说明的是,图3和图4中高于用虚线表示的基准信号vref的信号为高电平信号,低于用虚线表示的基准信号vref的信号为低电平信号。

如图3所示,在正向扫描时,第一信号vsd为低电平信号,第二信号vds为高电平信号。在栅极驱动信号stv跳变为高电平时,第一开关元件t1、第四开关元件t4、第五开关元件t5第八开关元件t8导通。由于第一信号vsd为低电平信号,第三开关元件t3关断。由于第二信号vds为高电平信号,第七开关元件t7导通。栅极驱动信号stv通过第一开关元件t1传输至第二级移位寄存器单元goa2的输入端input,以使移位寄存器电路从第二级移位寄存器单元goa2开始进行正向扫描。同时,栅极驱动信号stv通过第五开关元件t5传输至第n-1级移位寄存器单元goan-1的复位端reset,栅极驱动信号stv通过第五开关元件t5、第七开关元件t7和第八开关元件t8传输至第n级移位寄存器单元goan的复位端reset,以对第n-1级移位寄存器单元goan-1和第n级移位寄存器单元goan中的上拉节点进行复位。

在正向扫描至第n级移位寄存器goan单元时,第n级移位寄存器单元goan的输出端output输出的输出信号导通第六开关元件t6,并通过第六开关元件t6将该出输出信号传输至第n-1级移位寄存器单元goan-1的复位端reset,以对第n-1级移位寄存器单元goan-1中的上拉节点进行复位,保证了第n-1级移位寄存器单元goan-1中的上拉节点可以正常复位,从而可以避免第n-1级移位寄存器单元goan-1中的与上拉节点连接的晶体管的阈值电压发生偏移,进而保证第n-1级移位寄存器单元goan-1的输出信号正常。第n级移位寄存器单元goan中的上拉节点将由下一帧的栅极驱动信号stv进行复位。

将正向扫描切换为反向扫描时,如图4所示,将第一信号vsd和第二信号vds进行互换,即第一信号vsd为高电平信号,第二信号vds为低电平信号,以将各移位寄存器单元的复位端与输入端进行互换,即移位寄存器单元的复位端切换为输入端,移位寄存器单元的输入端切换为复位端。同时,将第一时钟信号clk1和第二时钟信号clk2进行切换,即当前第二时钟信号ckl2的时序图与正向扫描时的第一时钟信号clk1的时序图相同,当前第一时钟信号clk1的时序图与正向扫描时的第二时钟信号clk2的时序图相同。

在反向扫描的过程中,在栅极驱动信号stv跳变为高电平时,第一开关元件t1、第四开关元件t4、第五开关元件t5以及第八开关元件t8导通。由于第一信号vsd为高电平信号,因此,第三开关元件t3导通。由于第二信号vds为低电平信号,因此,第七开关元件t7关闭。栅极驱动信号stv通过第五开关元件t5传输至第n-1级移位寄存器单元goan-1的输入端(即图1中的第n-1级移位寄存器单元goan-1的复位端reset),以使移位寄存器电路从第n-1级移位寄存器单元goan-1开始进行反向扫描,同时,栅极驱动信号stv通过第一开关元件t1传输至第二级移位寄存器单元goa2的复位端(即图1中第二级移位寄存器单元goa2的输入端input),栅极驱动信号stv通过第一开关元件t1、第三开关元件t3和第四开关元件t4传输至第一级移位寄存器单元goa1的复位端(即图1中的第一级移位寄存器单元goa1的输入端input),以对第一级移位寄存器单元goa1和第二级移位寄存器单元goa2中的上拉节点进行复位。

在反向扫描至第一级移位寄存器单元goa1时,第一级移位寄存器单元goa1的输出端输出的输出信号导通第二开关元件t2,并通过第二开关元件t2将该输出信号传输至第二级移位寄存器单元goa2的复位端(即图1中第二级移位寄存器单元goa2的输入端input),以对第二级移位寄存器单元goa2的上拉节点进行复位,保证了第二级移位寄存器单元goa2中的上拉节点可以正常复位,从而避免第二级移位寄存器单元goa2中的与上拉节点连接的晶体管的阈值电压发生偏移,进而保证第二级移位寄存器单元goa2的输出信号正常。第一级移位寄存器单元goa1中的上拉节点将由下一帧的栅极驱动信号stv进行复位。

在上述移位寄存器电路的正向扫描的过程中,通过栅极驱动信号stv、第一信号vsd并结合第一开关元件t1和第三开关元件t3控制移位寄存器电路从第二级移位寄存器单元goa2开始扫描,并通过第n级移位寄存器单元goan的输出信号并结合第六开关元件t6对第n-1级移位寄存器单元goan-1中上拉节点进行复位,以保证第n-1级移位寄存器单元goan-1中的上拉节点正常复位,在移位寄存器电路的反向扫描过程中,通过栅极驱动信号stv、第二信号vds并结合第五开关元件t5和第七开关元件t7控制移位寄存器电路从第n-1级移位寄存器单元goan-1的开始扫描,并通过第一级移位寄存器单元goa1的输出信号并结合第二开关元件t2对第二级移位寄存器单元goa2中的上拉节点进行复位,以保证第二级移位寄存器单元goa2中的上拉节点正常复位。显然,由于上述移位寄存器电路在进行正向扫描时,可避免从第一级移位寄存器单元goa1开始扫描,而是从第二级移位寄存器单元goa2开始扫描,在上述移位寄存器电路进行反向扫描时,同样也避免从第n级移位寄存器单元goan进行扫描,而是从第n-1级移位寄存器单元goan-1开始扫描,又由于正向扫描中第n-1级移位寄存器单元goan-1中的上拉结点可以正常复位,反向扫描中第二级移位寄存器单元goa2也可以正常复位,即可避免与上拉节点连接的晶体管(如图2中所示的驱动晶体管dt、第五开关晶体管m5和第六开关晶体管m6)的阈值电压发生漂移,从而避免出现第二级和第n-1级移位寄存器单元的输出信号偏低的现象,因此,不管是从正向扫描切换至反向扫描,还是从反向扫描切换至正向扫描,均可保证第二级移位寄存器单元goa2和第n-1级移位寄存器单元goan-1输出信号正常,进而避免在切换扫描方向后,出现某一级移位寄存器单元无法达到足够的开启电压而无输出信号的现象,从而避免出现显示异常的现象;另外,通过第一开关单元至第八开关单元提高了移位寄存器电路的信耐度。

需要说明的是,在上述实施例中,所有开关元件均为n型晶体管;但本领域的技术人员容易根据本公开所提供的移位寄存器电路得到所有开关元件为p型晶体管的移位寄存器电路,由于所有开关元件为p型晶体管,因此,所有开关元件的导通信号均为低电平。在开关元件均为p型晶体管的前提下,在正向扫描时,第一信号为高电平信号,第二信号为低电平信号,在反向扫描时,第一信号为低电平信号,第二信号为高电平信号。采用全p型晶体管具有以下优点:例如对噪声抑制力强;例如由于是低电平导通,而充电管理中低电平容易实现;例如p型晶体管制程简单,相对价格较低;例如p型晶体管的稳定性更好等等。

当然,本公开所提供的移位寄存器也可以改为cmos(complementarymetaloxidesemiconductor,互补金属氧化物半导体)电路等,并不局限于本实施例中所提供的移位寄存器电路,这里不再赘述。

在上述移位寄存器电路中,仅包括两个时钟信号,即第一时钟信号和第二时钟信号。但是在现有的移位寄存器电路中,时钟信号的数量可以为2m个,其中m为大于零的整数,例如时钟信号的数量可以为2个,也可以为4个,还可以为6个等,本示例性实施例对此不作特殊限定。

在包括2m个时钟信号的移位寄存器电路包括n个移位寄存器单元时,该包括2m个时钟信号的移位寄存器电路中的各移位寄存器单元的连接方式为:第n级移位寄存器的输出端与第n+m级移位寄存器单元的输入端连接,第n级移位寄存器的复位端与第n+m级移位寄存器单元的输出端连接。显然,由上述连接关系可得,可将具有2m个时钟信号的移位寄存器电路分为m个包括两个时钟信号的移位寄存器电路。通过分别将该m个包括两个时钟信号的移位寄存器电路设置为如图1所示的移位寄存器电路,即可保证包括2m个时钟信号的移位寄存器电路正常工作。

例如,在m为2,n为10的移位寄存器电路中,即包括4个时钟信号且包括十级移位寄存器单元的移位寄存器电路中,由上述连接方式可知,奇数级的移位寄存器单元(即第一、三、五、七、九级移位寄存器单元)组成的移位寄存器电路为第一个包括两个始终信号的移位寄存器电路,偶数级的移位寄存器单元(第二、四、六、八、十级移位寄存器单元)组成的移位寄存器电路为第二个包括两个始终信号的移位寄存器电路。对于第一个移位寄存器电路将第一级移位寄存器单元和第三级移位寄存器单元的连接方式设置为如图1中所示的第一级移位寄存器单元和第二级移位寄存器单元的连接方式,将第七级移位寄存器单元和第九级移位寄存器单元的连接方式设置为如图1所示的第n-1级移位寄存器单元和第n级移位寄存器单元的连接方式,即可保证第一个移位寄存器电路正常输出。同理,对于第二个移位寄存器电路将第二级移位寄存器单元和第四级移位寄存器单元的连接方式设置为如图1中所示的第一级移位寄存器单元和第二级移位寄存器单元的连接方式,将第八级移位寄存器单元和第十级移位寄存器单元的连接方式设置为如图1所示的第n-1级移位寄存器单元和第n级移位寄存器单元的连接方式,即可保证第二个移位寄存器电路正常输出。从而保证包括4个时钟信号且包括十级移位寄存器单元的移位寄存器电路正常输出。

本示例实施方式还提供了一种显示装置,包括上述的移位寄存器电路。在本示例实施方式中,所述显示装置例如可以包括手机、平板电脑、电视机、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。

应当注意,尽管在上文详细描述中提及了用于动作执行的设备的若干模块或者单元,但是这种划分并非强制性的。实际上,根据本公开的实施方式,上文描述的两个或更多模块或者单元的特征和功能可以在一个模块或者单元中具体化。反之,上文描述的一个模块或者单元的特征和功能可以进一步划分为由多个模块或者单元来具体化。

此外,尽管在附图中以特定顺序描述了本公开中方法的各个步骤,但是,这并非要求或者暗示必须按照该特定顺序来执行这些步骤,或是必须执行全部所示的步骤才能实现期望的结果。附加的或备选的,可以省略某些步骤,将多个步骤合并为一个步骤执行,以及/或者将一个步骤分解为多个步骤执行等。

本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其它实施方案。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由所附的权利要求指出。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1