一种扫描驱动电路的制作方法

文档序号:8261198阅读:577来源:国知局
一种扫描驱动电路的制作方法
【技术领域】
[0001]本发明涉及显示驱动领域,特别是涉及一种扫描驱动电路。
【背景技术】
[0002]Gate Driver On Array,简称GOA,S卩在现有薄膜晶体管液晶显示器的阵列基板上制作扫描驱动电路,实现对扫描线逐行扫描的驱动方式。现有扫描驱动电路的结构示意图如图1所示,该扫描驱动电路10包括上拉控制模块101、上拉模块102、下传模块103、下拉模块104、自举电容105以及下拉维持模块106。
[0003]上述扫描驱动电路一般使用NMOS (N型金属-氧化物-半导体,N-Mental-Oxide-Semiconductor)类型的晶体管,但是NMOS的晶体管在制作时,光刻操作使用的光罩的制作成本较高,且扫描驱动电路的总体电路结构较为复杂,能耗较大。
[0004]故,有必要提供一种扫描驱动电路,以解决现有技术所存在的问题。

【发明内容】

[0005]本发明的目的在于提供一种结构简单且能耗较小的扫描驱动电路,以解决现有的扫描驱动电路的结构复杂且能耗较大的技术问题。
[0006]为解决上述问题,本发明提供的技术方案如下:
[0007]本发明实施例提供一种扫描驱动电路,用于对级联的扫描线进行驱动操作,其包括:
[0008]下拉控制模块,用于接收上一级的扫描信号,并根据所述上一级的扫描信号生成相应的所述扫描线的低电平的扫描电平信号;
[0009]下拉模块,用于根据所述扫描电平信号以及第一时钟信号,拉低相应的所述扫描线的扫描信号;
[0010]上拉模块,用于根据低电平信号和高电平信号,拉升相应的所述扫描线的扫描信号;
[0011]上拉维持模块,用于根据所述低电平信号和所述高电平信号,维持相应的所述扫描线的扫描电平信号的高电平;
[0012]自举电容,用于生成所述扫描线的扫描电平信号的低电平或高电平;
[0013]恒压低电平源,用于提供所述低电平信号;以及
[0014]恒压高电平源,用于提供所述高电平信号;
[0015]其中所述扫描驱动电路使用P型金属氧化物半导体类型的晶体管控制所述下拉控制模块、所述下拉模块、所述上拉模块、所述上拉维持模块。
[0016]在本发明所述的扫描驱动电路中,所述下拉控制模块包括第一开关管,所述第一开关管的控制端输入所述上一级的扫描信号,所述第一开关管的输入端输入低电平的扫描信号;所述第一开关管的输出端分别与所述下拉模块、所述上拉维持模块以及所述自举电容连接。
[0017]在本发明所述的扫描驱动电路中,所述下拉模块包括第二开关管,所述第二开关管的控制端与所述下拉控制模块的第一开关管的输出端连接,所述第二开关管的输入端输入第一时钟信号,所述第二开关管的输出端输出本级的扫描信号。
[0018]在本发明所述的扫描驱动电路中,所述上拉模块包括第三开关管,所述第三开关管的控制端与所述恒压低电平源连接,所述第三开关管的输入端与所述恒压高电平源连接,所述第三开关管的输出端与所述第二开关管的输出端连接。
[0019]在本发明所述的扫描驱动电路中,所述上拉维持模块包括第四开关管、第五开关管、第六开关管以及第七开关管;
[0020]所述第四开关管的控制端与所述第二开关管的输入端连接,所述第四开关管的输入端与所述第五开关管的输出端连接,所述第四开关管的输出端与所述第一开关管的输出端连接;
[0021]所述第五开关管的控制端与所述第七开关管的输出端连接,所述第五开关管的输入端与所述恒压高电平源连接;
[0022]所述第六开关管的控制端与所述第一开关管的输出端连接,所述第六开关管的输入端与所述恒压高电平源连接,所述第六开关管的输出端与所述第七开关管的输出端连接;
[0023]所述第七开关管的控制端输入第二时钟信号,所述第七开关管的输入端与所述恒压低电平源连接,所述第七开关管的输出端与所述第三开关管的控制端连接;
[0024]其中所述第二时钟信号和所述第一时钟信号为反向时钟脉冲信号。
[0025]在本发明所述的扫描驱动电路中,所述下拉控制模块还包括第八开关管,所述第八开关管的控制端输入下一级的扫描信号,所述第八开关管的输入端输入低电平的扫描信号,所述第八开关管的输出端分别与所述下拉模块、所述上拉维持模块以及所述自举电容连接。
[0026]在本发明所述的扫描驱动电路中,所述上拉维持模块还包括第一电位维持电容,所述第一电位维持电容的一端与所述恒压高电平源连接,所述第一电位维持电容的另一端与所述第七开关管的输出端连接。
[0027]在本发明所述的扫描驱动电路中,所述上拉维持模块还包括第二电位维持电容,所述第二电位维持电容的一端与所述恒压高电平源连接,所述第二电位维持电容的另一端与所述第一开关管的输出端连接。
[0028]在本发明所述的扫描驱动电路中,所述下拉控制模块包括第一开关管和第九开关管;
[0029]所述第一开关管的控制端输入低电平的扫描信号,所述第一开关管的输入端输入所述上一级的扫描信号;所述第一开关管的输出端与所述第九开关管的输入端连接;
[0030]所述第九开关管的控制端输入第二时钟信号;所述第九开关管的输出端分别与所述下拉模块、所述上拉维持模块以及所述自举电容连接;
[0031]其中所述第二时钟信号和所述第一时钟信号为反向时钟脉冲信号。
[0032]在本发明所述的扫描驱动电路中,所述下拉控制模块包括第八开关管和第九开关管;
[0033]所述第八开关管的控制端输入低电平的扫描信号,所述第八开关管的输入端输入下一级的扫描信号;所述第八开关管的输出端与所述第九开关管的输入端连接。
[0034]相较于现有的扫描驱动电路,本发明的扫描驱动电路使用P型金属氧化物半导体类型的晶体管控制各模块,使得扫描驱动电路的整体结构简单,且能耗较小;解决了现有的扫描驱动电路的结构复杂且能耗较大的技术问题。
[0035]为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下:
【附图说明】
[0036]图1为一种现有的扫描驱动电路的结构示意图;
[0037]图2为本发明的扫描驱动电路的第一优选实施例的结构示意图;
[0038]图3为本发明的扫描驱动电路的第一优选实施例的信号波形图;
[0039]图4为本发明的扫描驱动电路的第二优选实施例的结构示意图;
[0040]图5为本发明的扫描驱动电路的第三优选实施例的结构示意图;
[0041]图6为本发明的扫描驱动电路的第四优选实施例的结构示意图。
【具体实施方式】
[0042]以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
[0043]在图中,结构相似的单元是以相同标号表示。
[0044]请参照图2,图2为本发明的扫描驱动电路的第一优选实施例的结构示意图。本优选实施例的扫描驱动电路20用于对级联的扫描线进行驱动操作,其包括下拉控制模块21、下拉模块22、上拉模块23、上拉维持模块24、自举电容Cl、恒压低电平源以及恒压高电平源。该下拉控制模块21用于接收上一级的扫描信号G(N-1),并根据上一级的扫描信号G(N-1)生成相应的扫描线的低电平的扫描电平信号Q(N);下拉模块22用于根据扫描电平信号Q(N)以及第一时钟信号CK,拉低相应的扫描线的扫描信号G(N);上拉模块23用于根据低电平信号VGL和高电平信号VGH,拉升相应的扫描线的扫描信号G(N);上拉维持模块24用于根据低电平信号VGL和高电平信号VGH,维持相应的扫描线的扫描电平信号Q(N)的高电平;自举电容Cl用于生成扫描线的扫描电平信号Q(N)的低电平或高电平;恒压低电平源用于提供低电平信号VGL ;恒压高电平源用于提供高电平信号VGH。
[0045]本优选实施例的扫描驱动电路20使用P型金属氧化物半导体类型的晶体管控制下拉控制模块21、下拉模块22、上拉模块23以及上拉维持模块24。
[0046]其中下拉控制模块21包括第一开关管Tl,第一开关管Tl的控制端输入上一级的扫描信号G (N-1),第一开关管Tl的输入端输入低电平的扫描信号U2D,第一开关管Tl的输出端分别与下拉模块22、上拉维持模块23以及自举电容Cl连接。
[0047]下拉模块22包括第二开关管T2,第二开关管T2的控制端与下拉控制模块21的第一开关管Tl的输出端连接,第二开关管T2的输入端输入第一时钟信号CK,第二开关管T2的输出端输出本级的扫描信号G(N)。
[0048]上拉模块23包括第三开关管T3,第三开关管T3的控制端与恒压低电平源连接,第三开关管T3的输入端与恒压高电平源连接,第三开关管T3的输出端与第二开关管T2的输出端连接。
[0049]上拉维持模块24包括第四开关管T4、第五开关管T5、第六开关管T6、第七开关管T7以及第一电位维持电容C2。
[0050]第四开关管T4的控制端与第二开关管T2的输入端连接,第四开关管T4的输入端与第五开关管T5的输出端连接,第四开关管T4的输出端与第一开关管Tl的输出端连接。
[0051]第五开关管T5的控制端与第七开关管T7的输出端连接,第五开关管T5的输入端与恒压高电平源连接。
[0052]第六开关管T6的控制端与第一开关管Tl的输出端连接,第六开关管T6的输入端与恒压高电平源连接,第六开关管T6的输出端与第七开关管T7的输出端连接。
[0053]第七开关管T7的控制端输入第二时钟信号XCK,第七开关管T7的输入端与恒压低电平源连接,第七开关管T7的输出端与第三开关管T3的控制端连接。
[0054]第一电位维持电容C2的一端和恒压高电平源连接,第一电位维持电容C2的另一端与第七开关管T7的输出端连接。
[0055]这里第一时钟信号CK和第二时钟信号XCK为反向时钟脉冲信号。
[0056]自举电容Cl设置在第一开关管Tl的输出端以及下拉模块22的第二开关管T2的输出端之间。
[0057]请参照图2和图3,图3为本发明的扫描驱动电路的第一优选实施例的信号波形图。本优选实施例中的开关管均为P型金属氧化物半导体类型的晶体管。本优选实施例的扫描驱动电路20使用时,当上一级的扫描信号G(N-1)转为低电平时,第一时钟信号CK为高电平,第二时钟信号XCK为低电平,第一开关管Tl
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1