一种液晶显示装置及其栅极驱动电路的制作方法

文档序号:9377391阅读:345来源:国知局
一种液晶显示装置及其栅极驱动电路的制作方法
【技术领域】
[0001]本发明涉及液晶显示技术领域,特别是涉及一种液晶显示装置及其栅极驱动电路。
【背景技术】
[0002]请参见图1-2所示,图1是现有技术中电平转换电路的电路图,图2是图1中时钟信号、选择信号以及电压参考信号的时序图。如图1所示,现有技术的电平转换电路10用于产生时钟信号CKl和CK2、选择信号LCl和LC2以及电压参考信号VSS,时钟信号CKl和CK2、选择信号LCl和LC2以及电压参考信号VSS用于驱动移位寄存电路。其中,电平转换电路10的输入高电压VGH和低电压VGL,时钟信号CKl、时钟信号CKl、选择信号LCl和选择信号LC2的高电压均为VGH,时钟信号CKl和CK2、选择信号LCl和LC2以及电压参考信号VSS的低电压均为VGL,如图2所示。当时钟信号CKl和CK2、选择信号LCl和LC2以及电压参考信号VSS的低电压均为VGL时,导致移位寄存电路的薄膜晶体管无法正常关断。

【发明内容】

[0003]本发明实施例提供了一种液晶显示装置及其栅极驱动电路,能够使得薄膜晶体管具有更好的关断性能。
[0004]本发明提供一种液晶显示装置的栅极驱动电路,其包括移位寄存电路以及与移位寄存电路连接的电平转换电路,电平转换电路用于为移位寄存电路产生时钟信号、选择信号以及负压参考信号,时钟信号、选择信号以及负压参考信号用于驱动移位寄存电路,其中负压参考信号的负压值大于时钟信号的负压值和选择信号的负压值中的至少一者。
[0005]其中,负压参考信号的负压值均大于时钟信号的负压值和选择信号的负压值。
[0006]其中,电平转换电路包括用于分别输入负压输入信号的至少两个输入端口,其中至少两个输入端口输入的负压输入信号的负压值不同,且电平转换电路根据至少两个输入端口输入的负压输入信号中的负压值最大者生成负压参考信号。
[0007]其中,电平转换电路包括第一输入端口、第二输入端口以及第三输入端口,第一输入端口、第二输入端口以及第三输入端口分别用于输入第一负压输入信号、第二负压输入信号和第三负压输入信号,电平转换电路进一步包括时钟信号产生模块、选择信号产生模块以及负压参考信号生成模块,其中时钟信号产生模块将时钟信号的负压值设置成正比于第一负压输入信号的负压值,选择信号产生模块将选择信号的负压值设置成正比于第二负压输入信号的负压值,负压参考信号生成模块在第三输入端口存在第三负压输入信号时将负压参考信号的负压值设置成正比于第三负压输入信号中的负压值。
[0008]其中,第三负压输入信号的负压值大于第一负压输入信号和第二负压输入信号中的至少一者的负压值。
[0009]其中,第三负压输入信号的负压值均大于第一负压输入信号和第二负压输入信号的负压值。
[0010]其中,负压参考信号生成模块进一步在第三输入端口不存在第三负压输入信号时将负压参考信号的负压值设置成正比于第一负压输入信号和第二负压输入信号中的负压值最大者。
[0011 ] 其中,电平转换电路进一步包括第四输入端口,第四输入端口用于输入正压输入信号,其中时钟信号产生模块将时钟信号的正压值设置成正比于正压输入信号的正压值,选择信号产生模块将选择信号的正压值设置成正比于正压输入信号的正压值。
[0012]其中,选择信号用于选择移位寄存电路中的两个功能模块进行交替工作,移位寄存电路包括多个薄膜晶体管,时钟信号和选择信号用于分别施加至对应的薄膜晶体管的栅极,负压参考信号用于分别施加至对应的薄膜晶体管的源极。
[0013]本发明还提供一种液晶显示装置,其包括上述栅极驱动电路。
[0014]通过上述方案,本发明的有益效果是:本发明通过电平转换电路为移位寄存电路产生时钟信号、选择信号以及负压参考信号,时钟信号、选择信号以及负压参考信号用于驱动移位寄存电路,其中负压参考信号的负压值大于时钟信号的负压值和选择信号的负压值中的至少一者,能够使得移位寄存电路的薄膜晶体管具有更好的关断性能,避免出现工作异常。
【附图说明】
[0015]为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。其中:
[0016]图1是现有技术中电平转换电路的电路图;
[0017]图2是图1中时钟信号、选择信号以及电压参考信号的时序图;
[0018]图3是本发明第一实施例的栅极驱动电路的框图;
[0019]图4是图3中移位寄存电路的电路图;
[0020]图5是图3中电平转换电路的电路图;
[0021]图6是第二实施例的电平转换电路的电路图;
[0022]图7是图6中时钟信号、选择信号以及负压参考信号的时序图;
[0023]图8是第三实施例的电平转换电路的电路图;
[0024]图9是本发明第一实施例的液晶显示装置的结构示意图。
【具体实施方式】
[0025]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性的劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0026]请参见图3所示,图3是本发明第一实施例的栅极驱动电路的框图。本实施例所揭示的栅极驱动电路应用于液晶显示装置。如图3所示,栅极驱动电路30包括移位寄存电路31以及与移位寄存电路31连接的电平转换电路32。其中,电平转换电路32用于为移位寄存电路31产生时钟信号、选择信号以及负压参考信号,时钟信号、选择信号以及负压参考信号用于驱动移位寄存电路31。
[0027]如图4所示,移位寄存电路31用于驱动液晶显示装置的薄膜晶体管的栅极,其包括第一薄膜晶体管Tl、第二薄膜晶体管T2、第三薄膜晶体管T3、第四薄膜晶体管T4、第五薄膜晶体管T5、第六薄膜晶体管T6、第七薄膜晶体管T7、第八薄膜晶体管T8、第九薄膜晶体管T9、第十薄膜晶体管T10、第^^一薄膜晶体管T11、第十二薄膜晶体管T12、第十三薄膜晶体管T13、第十四薄膜晶体管T14、第十五薄膜晶体管T15、第十六薄膜晶体管T16、第十七薄膜晶体管T17以及电容C。
[0028]第一薄膜晶体管Tl的第一端与前两级触发信号STn-2连接,第一薄膜晶体管Tl的第二端与当前级触发信号STn连接,第一薄膜晶体管Tl的第三端与第二薄膜晶体管T2的第二端和第三薄膜晶体管T3的第二端连接,第二薄膜晶体管T2的第一端和第三薄膜晶体T3的第一端与时钟信号CKn连接,第二薄膜晶体管T2的第三端与后两级触发信号STn+2连接,第三薄膜晶体管T3的第三端与输出端Gn连接,第四薄膜晶体管T4的第一端、第二端和第五薄膜晶体管T5的第一端均与选择信号LCl连接,第四薄膜晶体管T4的第三端和第五薄膜晶体管T5的第二端与第六薄膜晶体管T6的第一端连接,第五薄膜晶体管T5的第三端与第七薄膜晶体管T7的第一端连接,第六薄膜晶体管T6的第二端、第七薄膜晶体管T7的第二端、第九薄膜晶体管T9的第三端、第十二薄膜晶体管T12的第二端、第十三薄膜晶体管T13的第二端以及第十五薄膜晶体管T15的第三端均与第一薄膜晶体管Tl的第三端连接,第六薄膜晶体管T6的第三端、第七薄膜晶体管T7的第三端、第八薄膜晶体管T8的第三端、第十
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1