栅线驱动电路、输出发射控制信号的电路及触控显示装置的制造方法

文档序号:9434054阅读:485来源:国知局
栅线驱动电路、输出发射控制信号的电路及触控显示装置的制造方法
【技术领域】
[0001]本发明涉及显示领域,尤其涉及一种栅线驱动电路、输出发射控制信号的电路及触控显示装置。
【背景技术】
[0002]有机发光显示器(Organic Light Emitting D1de,AM0LED)是当今平板显示器研究领域的热点之一,与液晶显示器相比,OLED具有低能耗、低成本、自发光、宽视角及响应速度快等优点,目前,在手机、PDA、数码相机等显示领域OLED已经开始取代传统的液晶显示屏。
[0003]目前,将自容式触控内置(in cell touch)技术与AMOLED显示技术进行整合,从而将触控功能内嵌至AMOLED屏体内部,是目前面板厂家技术主要的研究方向。根据内嵌自容式触控原理,触控检测单元(触控Sensor)对地的电容有着严格的要求,其触控方式要求触控阶段所有的电极(触控电极以及其它相对电极)都要一起做同步驱动,这样才能抵消对地电容对触控检测的影响,而这就要求各路驱动电压随着触控电极一起驱动时,以保证OLED的输出电流大小不变。这其中也包括要求驱动栅电极的栅线驱动信号在触控阶段输出与触控驱动信号同步的信号,而现有的栅线驱动电路并不支持该项功能。

【发明内容】

[0004]本发明提供一种栅线驱动电路、输出发射控制信号的电路及触控显示装置,解决了现有栅线驱动电路无法输出同步驱动信号的问题。
[0005]为达到上述目的,本发明的实施例采用如下技术方案:
[0006]—种栅线驱动电路,包括用于输入控制像素区开关管关闭的有效电压的电源输入脚,所述电源输入脚在显示阶段输入所述有效电压,在触控阶段输入同步驱动信号。
[0007]可选地,所述电源输入脚为正电源输入脚或者负电源输入脚。
[0008]可选地,所述同步驱动信号为所述有效电压与触控驱动信号的叠加信号。
[0009]可选地,所述电源输入脚为正电源输入脚,所述栅线驱动电路包括:第一薄膜晶体管,其第一端输入扫描第一帧起始信号,其控制段输入第一时钟信号;第二薄膜晶体管,其第一端输入第一时钟信号,其控制段连接至所述第一薄膜晶体管的第二端;第三薄膜晶体管,其第一端连接至所述负电源输入脚,其控制段输入第一时钟信号;第四薄膜晶体管,其第一端连接至所述正电源输入脚,其控制段连接所述第三薄膜晶体管的第二端及所述第二薄膜晶体管的第二端;第五薄膜晶体管,其第一端输入与所述第一时钟信号反相的第一控制信号,其控制段连接所述第一薄膜晶体管的第二端,其第二端与所述第四薄膜晶体管的第二端连接在一起,形成栅极驱动信号的输出端;第六薄膜晶体管,其第一端连接至所述正电源输入脚,其控制段与所述第三薄膜晶体管的第二端及所述第二薄膜晶体管的第二端相连;第七薄膜晶体管,其第一端连接所述第六薄膜晶体管的第二端,其控制段输入第一控制信号,其第二端连接所述第一薄膜晶体管的第二端及所述第五薄膜晶体管的控制端;第一电容,其两端分别与所述第五薄膜晶体管的控制端和第二端相连;第二电容,其两端分别与所述第四薄膜晶体管的控制端和第一端相连。
[0010]优选地,所述第一至第七薄膜晶体管均为P型薄膜晶体管。
[0011]本实施例还提供一种用于输出发射控制信号的电路,包括:用于输入控制像素区发射控制管开启的有效电压的第二电源输入脚,所述第二电源输入脚在显示阶段输入所述有效电压,在触控阶段输入同步驱动信号。
[0012]可选地,所述第二电源输入脚为第二正电源输入脚或者第二负电源输入脚。
[0013]可选地,所述同步驱动信号为所述有效电压与触控驱动信号的叠加信号。
[0014]可选地,所述第二电源输入脚为第二负电源输入脚,所述电路包括:第一薄膜晶体管,其第一端输入扫描第二帧起始信号,其控制段输入第二时钟信号;第二薄膜晶体管,其第一端输入第二时钟信号,其控制段连接至所述第一薄膜晶体管的第二端;第三薄膜晶体管,其第一端连接至负电源输入脚,其控制段输入第二时钟信号;第四薄膜晶体管,其第一端连接至正电源输入脚,其控制段连接所述第三薄膜晶体管的第二端及所述第二薄膜晶体管的第二端;第五薄膜晶体管,其第一端输入与所述第二时钟信号反相的第二控制信号,其控制段连接所述第一薄膜晶体管的第二端,其第二端与所述第四薄膜晶体管的第二端连接在一起,形成第一输出端;第六薄膜晶体管,其第一端连接至所述正电源输入脚,其控制段与所述第三薄膜晶体管的第二端及所述第二薄膜晶体管的第二端相连;第七薄膜晶体管,其第一端连接所述第六薄膜晶体管的第二端,其控制段输入第二控制信号,其第二端连接所述第一薄膜晶体管的第二端及所述第五薄膜晶体管的控制端;第一电容,其两端分别与所述第五薄膜晶体管的控制端和第二端相连;第二电容,其两端分别与所述第四薄膜晶体管的控制端和第一端相连;第八薄膜晶体管,其第一端连接所述正电源输入脚,其控制段连接至所述第一输出端;第九薄膜晶体管,其第一端连接至所述负电源输入脚,其控制段输入第二时钟信号,其第二端连接所述第八薄膜晶体管的第二端;第十薄膜晶体管,其第一端连接所述正电源输入脚,其控制段连接至所述第一输出端;第十一薄膜晶体管,其第一端连接所述第二负电源输入脚,其控制段连接至所述第八薄膜晶体管的第二端及所述第九薄膜晶体管的第二端,其第二端与所述第十薄膜晶体管的第二端连接在一起,形成发射控制信号输出端;第三电容,其一端连接所述第八、第九薄膜晶体管的第二端及所述第十一薄膜晶体管的控制端,其另一端输入所述第二控制信号。
[0015]本实施例还提供一种显示装置,包括:任一项所述的栅线驱动电路,和/或,任一项所述的用于输出发射控制信号的电路。
[0016]本发明提供一种栅线驱动电路、输出发射控制信号的电路及触控显示装置,改变了电源输入脚(用于输入控制像素区开关管关闭的有效电压)的输入信号,使电源输入脚在显示阶段输入有效电压,在触控阶段输入同步驱动信号,解决了现有栅线驱动电路无法输出同步驱动信号的问题。
【附图说明】
[0017]为了更清楚地说明本发明实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
[0018]图1为本发明实施例一提供的栅线驱动电路的示意图;
[0019]图2为本发明实施例一提供的栅线驱动电路输出信号与现有栅线驱动电路输出信号的对比图;
[0020]图3为本发明实施例一中内嵌自容式AMOLED触控模组示意图;
[0021]图4为本发明实施例一中提供的一种6T1C像素电路的示意图;
[0022]图5为图4所示像素电路的时序要求;
[0023]图6为本发明实施例一提供的一种具体的栅线驱动电路的示意图;
[0024]图7为图6所示栅线驱动电路的工作时序;
[0025]图8(a)?图8(f)为图6所示栅线驱动电路的工作过程示意图;
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1