时序控制芯片内启示信号控制方法、芯片及显示面板的制作方法

文档序号:9548952阅读:871来源:国知局
时序控制芯片内启示信号控制方法、芯片及显示面板的制作方法
【技术领域】
[0001]本发明涉及显示领域,尤其涉及一种时序控制芯片内启示信号控制方法、芯片及显示面板。
【背景技术】
[0002]液晶屏(英文:panel)又称LCD(英文全称:Liquid Crystal Display,中文:液晶显示器),其是目前常用的电子显示设备,LCD驱动板输出的数字信号除了包括RGB数据信号外,RGB即是代表红、绿、蓝三个通道的颜色,即通常人们所说的三原色,其中,R代表Red(红色),G代表Green (绿色),B代表Blue (蓝色);还包括行同步(英文简称:Hsync,英文全称-horizontal synchronizat1n)、场同步(英文简称:Vsync,英文全称:Verticalsynchronizat1n)、数据使能(英文简称:DE,英文全称:Data Enable)、像素时钟等信号。以低压差分信号(英文简称:LVDS,英文全称:low_voltage differential signaling)接口的输出为例,各信号排列方式如图1所示。LVDS传输协议中定义两种传输模式:数据使能模式(英文简称:DE mode,英文全称:Data Enable mode)和同步模式(英文简称:Syncmode,英文全称:synchronizat1n mode) ;DE mode 只需 DE 信号同步 RGB data, Sync mode需要用Hsync和Vsync同步RGB data,上述时序关系图如图2所示。
[0003]在实现现有技术的方案中,发现现有技术存在如下技术问题:
[0004]参阅图2,两种传输模式都需先将一整条source line的数据信号存到时序控制芯片(英文简称:TC0N 1C,英文全称 -Timing Controller integrated circuit)的数据缓冲器(英文:line buffer)延迟一段时间。例如,对于解析度为1920*1080/8bit的面板来说,TC0N 1C内部每条source line的数据量就有1920*3*8bit = 46080bits,因此就需要46kB存储容量的line buffer存储延迟的Data信号(该延迟的Data信号对应图2中的output RGB信号),所以该TC0N 1C内需要设置line buffer来存储延迟的Data信号,导致TC0N 1C成本较高。

【发明内容】

[0005]提供一种时序控制芯片内启示信号控制方法,所述时序控制芯片内启示信号控制方法对启动信号(STV)的时序进行控制,是的STV的开始时序在input RGB信号的时序之前,这样就无需对input RGB信号延时,从而减少了 line buffer,降低了 TC0N 1C成本。
[0006]第一方面,提供一种时序控制芯片内启示信号控制方法,所述方法包括如下步骤:
[0007]接收低压差分信号LVDS signal ;
[0008]对LVDS signal进行解码处理得到晶体管-晶体管逻辑RGB数据信号TTL RGBdata signal和控制信号;所述控制信号包括:启动信号STV、行同步Hsync和场同步Vsync ;
[0009]对TTL RGB data signal 处理得到输入 RGB 数据 input RGB data;
[0010]将所述STV时序控制在所述input RGB data时序之前;
[0011]对所述input RGB data处理得到改进低压差分信号min1-LVDS data。
[0012]结合第一方面提供的一种时序控制芯片内启示信号控制方法,在第一方面的第一种可选方案中,所述将所述STV时序控制在所述min1-LVDS data时序之前具体,包括:
[0013]将所述STV时序tSTV以所述Vsync时序t Vsyn。为基准延时第一设定时间tl ;其中,tvsyn(:+tl〈tm;所述 t m为所述 input RGB data 时序。
[0014]结合第一方面提供的一种时序控制芯片内启示信号控制方法,在第一方面的第二种可选方案中,所述将所述STV时序控制在所述input RGB data时序之前具体,包括:
[0015]生成参考信号,将所述STV时序与所述参考信号时序同步,控制参考信号时序t#考以Vsync时序tVsync为基准延时第二设定时间tx ;其中,t述t m为所述inputRGB data 时序。
[0016]结合第一方面提供的一种时序控制芯片内启不信号控制方法、第一方面第一种可选方案或第一方面第二种可选方案,在第一方面的第三种可选方案中,所述LVDS signal的模式为:
[0017]同步模式sync mode或使能模式DE mode。
[0018]第二方面,提供一种时序控制芯片TCON 1C,所述TCON 1C包括:低压差分信号接收器LVDS receiver、改进低压差分信号数据映射模块min1-LVDS output data mapping、传输模块transmit和时序控制器timing controller ;其中,
[0019]所述LVDS receiver,用于接收低压差分信号LVDS signal;将LVDS signa进行解码处理得到晶体管-晶体管逻辑RGB数据信号TTL RGB data signal和控制信号;所述控制信号包括:启动信号STV、行同步Hsync和场同步Vsync ;将所述TTLRGB datasignal发送给所述min1-LVDS output data mapping,将所述控制信号发送给所述timingcontroller ;
[0020]所述min1-LVDS output data mapping,用于对 TTLRGB data signal 处理得到input RGB data,将所述 input RGB data 发送给所述 transmit ;
[0021]所述timing controller,用于将所述STV时序控制在所述input RGB data时序之前;
[0022]所述transmit,用于对所述input RGB data处理得到改进低压差分信号min1-LVDS data。
[0023]结合第二方面提供的一种时序控制芯片,在第二方面的第一种可选方案中,所述timing controller 具体,用于
[0024]将所述STV时序tSTV以所述Vsync时序t Vsyn。为基准延时第一设定时间tl ;其中,tvsyn(:+tl〈tm;所述 t m为所述 input RGB data 时序。
[0025]结合第二方面提供的一种时序控制芯片,在第二方面的第二种可选方案中,所述timing controller 具体,用于
[0026]生成参考信号,将所述STV时序与所述参考信号时序同步,控制参考信号时序t#考以Vsync时序tVsync为基准延时第二设定时间tx ;其中,t述t m为所述inputRGB data 时序。
[0027]结合第二方面提供的一种时序控制芯片、第二方面第一种可选方案或第二方面第二种可选方案,在第二方面的第三种可选方案中,所述LVDS signal的模式为:
[0028]同步模式sync mode或使能模式DE mode。
[0029]第三方面,提供一种显示面板,所述显示面板包括第二方面提供的时序控制芯片、第二方面的第一种可选方案、第二方面的第二种可选方案或第二方面的第三种可选方案。
[0030]第四方面,提供一种显示装置,所述显示装置包括第三方面提供的显示面板。
[0031]根据各实施方式提供的时序控制芯片内启示信号控制方法、芯片及显示面板,上述各实施方式对启动信号(STV)的时序进行控制,是的STV的开始时序在input RGB信号的时序之前,这样就无需对input RGB信号延时,从而减少了 line buffer,降低了 TCON IC成本。
【附图说明】
[0032]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0033]图1为现有技术中信号排列方式示意图;
[0034]图2为现有技术中TCON 1C内的信号时序示意图;
[0035]图3为本发明【具体实施方式】中的TCON 1C内的信号时序示意图;
[0036]图4为本发明第一较佳实施方式中的时序控制芯片内启示信号控制方法的流程图;
[0037]图5为现有技术中TCON 1C内的结构示意图;
[0038]图6为本发明第二较佳实施方式中的时序控制芯片内启示信号控制方法的流程
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1