栅极驱动基板和使用栅极驱动基板的液晶显示器的制造方法

文档序号:9565567阅读:451来源:国知局
栅极驱动基板和使用栅极驱动基板的液晶显示器的制造方法
【技术领域】
[0001]本发明是有关于一种液晶显示器,尤指一种使用栅极驱动(Gate driver onarray,GOA)基板的液晶显示器。
【背景技术】
[0002]G0A电路是利用薄膜晶体管液晶显示器Array制程将栅极驱动器制作在具有薄膜晶体管(Thin film transistor,TFT)阵列的栅极驱动基板上,以实现逐行扫描的驱动方式。
[0003]G0A电路包含数个G0A电路单元,每一 G0A电路单元的输出模块是依据触发节点的触发信号驱动而输出扫描信号。然而,若施加于触发节点的驱动电流不够大,会影响输出模块输出的扫描信号的质量,因此提升现有技术每一 G0A电路单元的触发节点的驱动电流是制造商的目标。

【发明内容】

[0004]有鉴于此,本发明的目的是提供一种栅极驱动基板和使用栅极驱动基板的液晶显示器,以解决现有技术的问题。
[0005]本发明的技术方案提供一种栅极驱动基板,其包含:数个呈矩阵排列的像素单元;数个晶体管,每一晶体管电性连接于其中一个像素单元;数个G0A电路单元,数个所述G0A电路单元以串联的方式耦接,每一级G0A电路单元用来依据前一级G0A电路单元输出的扫描信号、第一时钟信号以及重置信号,在输出端输出扫描信号,每一级G0A电路单元包含:输出模块,用来依据触发节点的触发信号输出所述扫描信号;重置模块,用来依据所述重置信号,重置所述触发信号;锁存模块,电性连接所述输出模块和所述重置模块之间,用来于锁存(hold)所述触发信号的电位以及下拉所述触发信号的电位;及输入模块,电性连接所述锁存模块,用来接收所述前一级G0A电路单元输出的扫描信号。所述输入模块包含第一CMOS传输门及第一晶体管。所述第一 CMOS传输门包含第二晶体管和第三晶体管,所述第二晶体管是NM0S晶体管以及所述第三晶体管是PM0S晶体管。所述第一晶体管的漏极电性连接所述第一 CMOS传输门的输出端,其栅极电性连接所述第二晶体管的栅极和所述前一级G0A电路单元输出的扫描信号,其源极电性连接第一固定电压。
[0006]依据本发明,所述第二晶体管的栅极电性连接于所述前一级G0A电路单元输出的扫描信号,所述第二晶体管的源极电性连接于所述第三晶体管的源极,所述第二晶体管的漏极电性连接于所述第三晶体管的漏极,所述第三晶体管的栅极电性连接于反相后的所述前一级G0A电路单元输出的扫描信号。
[0007]依据本发明,所述输入模块另包含第一反相器,所述第一反相器的输入电性连接所述第二晶体管的栅极,所述第一反相器的输出电性连接所述第三晶体管的栅极。
[0008]依据本发明,所述输出模块包含:与非门,其输入电性连接于第二时钟信号和所述触发信号;第二反相器,其输入电性连接与非门的输出;第三反相器,其输入电性连接第二反相器的输出;及第四反相器,其输入电性连接第三反相器的输出,用来输出所述扫描信号。
[0009]依据本发明,所述第一时钟信号和所述第二时钟信号互为反相。
[0010]依据本发明,所述重置模块包含:第四晶体管,其漏极电性连接所述触发节点,其栅极电性连接所述重置信号,其源极电性连接所述第一固定电压;及第五晶体管,其漏极电性连接第二固定电压,其栅极电性连接所述重置信号,其源极电性连接所述锁存模块。
[0011]依据本发明,所述锁存模块包含:第六晶体管,其栅极电性连接第一节点,其源极电性连接所述第一固定电压;第七晶体管,其漏极电性连接所述触发节点,其栅极电性连接第二节点,其源极电性连接所述第六晶体管的漏极;第八晶体管,其漏极电性连接所述第五晶体管的漏极,其栅极电性连接所述第一节点,其源极电性连接所述触发节点;第九晶体管,其漏极电性连接所述第五晶体管的漏极,其栅极电性连接所述第二节点,其源极电性连接所述触发节点;第二 CMOS传输门,其输入电性连接所述第一时钟信号,其输出电性连接所述第一节点,用来依据所述触发节点的所述触发信号产生电压至所述第一节点;及第十晶体管,其漏极电性连接所述第二固定电压,其栅极电性连接所述触发节点,其源极电性连接所述第一节点。
[0012]依据本发明,所述第二 CMOS传输门包含第十一晶体管以及第十二晶体管,所述锁存电路另包含第五反相器,其输入电性连接所述第十二晶体管的栅极,其输出电性连接所述第十一晶体管的栅极。
[0013]本发明的技术方案又提供一种液晶显示器包含源极驱动器以及如上述的栅极驱动基板,所述栅极驱动基板输出扫描信号使得数个所述晶体管开启,同时所述源极驱动器输出对应的数据信号至数个所述像素单元使其显示灰阶。
[0014]相较于现有技术,本发明的栅极驱动基板的每一级G0A电路单元的输入模块包含第一 CMOS传输门及第一晶体管,所述第一晶体管的漏极电性连接所述第一 CMOS传输门的输出端。通过这样的输入模块可降低晶体管的等效导通电阻,提高触发节点的驱动电流以提尚电平传输速度,减小晶体管的驱动损耗且提尚电路的稳定性。
[0015]为了能更进一步了解本发明的特征以及技术内容,请参阅以下有关本发明的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本发明加以限制。
【附图说明】
[0016]图1是本发明的液晶显示器的功能方块图。
[0017]图2是本发明第一实施例的栅极驱动基板的G0A电路单元的电路图。
[0018]图3是本发明第二实施例的栅极驱动基板的G0A电路单元的电路图。
[0019]图4是图3所示各种输入信号、输出信号和节点电压的时序图。
【具体实施方式】
[0020]请参阅图1,图1是本发明的液晶显示器10的功能方块图。液晶显示器10包含栅极驱动基板14以及源极驱动器(source driver) 16。栅极驱动基板14包含数个呈矩阵排列的像素(pixel),而每一个像素包含三个分别代表红绿蓝(RGB)三原色的像素单元20构成。以一个1024X768分辨率的液晶显示器10来说,共需要1024X768X3个像素单元20组合而成。GOA电路12输出扫描信号使得每一行的晶体管22依序开启,同时源极驱动器16则输出对应的数据信号至一整列的像素单元20使其充电到各自所需的电压,以显示不同的灰阶。当同一行充电完毕后,G0A电路12便将该行的扫描信号关闭,然后G0A电路12再输出扫描信号将下一行的晶体管22打开,再由源极驱动器16对下一行的像素单元20进行充放电。如此依序下去,直到所有像素单元20都充电完成,再从第一行开始充电。
[0021]在目前的液晶显示面板设计中,G0A电路12即每隔一固定间隔输出扫描信号。以一个1024X768分辨率的液晶显示器10以及60Hz的更新频率为例,每一个画面的显示时间约为1/60 = 16.67ms。所以每一个扫描信号的脉冲为16.67ms/768 = 21.7 μ s。而源极驱动器16则在这21.7 μ s的时间内,将像素单元20充放电到所需的电压,以显示出相对应的灰阶。
[0022]请参阅图2,图2是本发明第一实施例的栅极驱动基板14的G0A电路单元SR(n)的电路图。G0A电路12包含数个串接(cascade-connected)的G0A电路单元SR(n)。每一级G0A电路单元SR(n)用来依据前一级G0A电路单元SR(n_l)输出的扫描信号、第一时钟信号CK1以及重置信号Reset,在输出端输出扫描信号G(n)。每一级G0A电路单元SR(n)包含输出模块400、重置模块200、锁存模块300以及输入模块600。输出模块400用来依据触发节点Q(n)的触发信号输出扫描信号G(n)。重置模块200用来依据重置信号Reset重置所述触发信号。锁存模块300电性连接输出模块400和重置模块200之间,用来于锁存(hold)所述触发信号的电位以及下拉所述触发信号的电位。输入模块600电性连接锁存模块300用来接收前一级G0A电路单元SR(n-l)输出的扫描信号G (n_l)。
[0023]输入模块600包含第一 CMOS传输门601及第一晶体管T1。第一 CMOS传输门601包含第二晶体管T2以及第三晶体管T3,其中第二晶体管T2是PM0S晶体管,第三晶体管T3是NM0S晶体管。第一晶体管T1的漏极电性连接第一 CMOS传输门601的输出端B,其栅极电性连接第一 CMOS传输门601的第二晶体管T2的栅极和前一级G0A电路单元SR(n_l)输出的扫描信号G(n-l),其源极电性连接第一固定电压VGL。第三晶体管T3的栅极电性连接的控制信号XG(n-l)是反相后的所述前一级G0A电路单元SR(n_l)输出的扫描信号G(n_l)。第二晶体管T2的源极电性连接于第三晶体管T3的源极,第二晶体管T2的漏极电性连接于第三晶体管T3的漏极。第二晶体管T2的栅极和第三晶体管T3的栅极分别电性连接于前一级G0A电路单元SR(n-l)输出的扫描信号G(n_l)以及扫描信号G(n_l)的反相信号XG(n-l) ο较佳地,扫描信号G(n-l)及反相信号XG(n_l)可以分别来自于前一级G0A电路单元SR(n-l)的输出模块400的第四反相器414的输出和输入。
[0024]输出模块400包含与非门401、第二反相器412、第三反相器413以及第四反相器414。与非门401的输入电性连接于第二时钟信号CK2和触发节点Q(n)的触发信号。第二反相器412的输入电性连接与非门401的输出。第三反相器413的输入电性连接第二反相器412的输出。第四反相器414的输入电性连接第三反相器413的输出,用来输出扫描信号G(n)。第一时钟信号CK1和
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1