一种像素电路及其驱动方法、一种有机发光显示装置的制造方法

文档序号:9647327阅读:415来源:国知局
一种像素电路及其驱动方法、一种有机发光显示装置的制造方法
【技术领域】
[0001]本发明属于显示领域,特别涉及一种像素电路及其驱动方法,包含该像素电路的一种有机发光显示装置。
【背景技术】
[0002]在现有技术中,像素电路中发光管的发光亮度一般取决于电源电压和数据信号电压,众所周知,传输电源电压信号的电源电压走线受压降的影响较大,因此在整个屏幕上看,这种压降的影响会导致整个屏幕的显示不均,同时,现有的像素电路中同样要进行阈值补偿,这将导致整个电路的结构越来越复杂,增加了成本。

【发明内容】

[0003]鉴于现有技术存在的问题,本发明提供了如下技术方案,具体包括:
[0004]提供一种像素电路,其特征在于,包括:
[0005]第一晶体管,具有接收第一发光控制信号的栅极,接收第一参考电压的第一极,以及连接第一节点的第二极;
[0006]第二晶体管,具有接收第一扫描信号的栅极,接收第二参考电压的第一极,以及连接第二节点的第二极;
[0007]第三晶体管,具有连接所述第二节点的栅极,以及连接第三节点的第一极和连接第四节点的第二极;
[0008]第四晶体管,具有接收第二扫描信号的栅极,接收数据信号的第一极,以及连接所述第三节点的第二极;
[0009]第五晶体管,具有接收所述第二扫描信号的栅极,以及连接所述第四节点的第一极和连接所述第二节点的第二极;
[0010]第六晶体管,具有接收第二发光信号的栅极,接收第一电源电压的第一极,以及连接所述第三节点的第二极;
[0011]第七晶体管,具有接收所述第二发光信号的栅极,接收所述第一电源电压的第一极,以及连接所述第一节点的第二极;
[0012]第八晶体管,具有接收所述第二发光信号的栅极,连接所述第四节点的第一极;
[0013]发光管,具有连接所述第八晶体管的第二极的第一端,以及接收第二电源电压的
Λ-Λ- _-上山弟一栖;
[0014]第一电容,具有连接所述第一节点的第一端和连接所述第二节点的第二端。
[0015]通过采用本发明提供的一种像素电路,由于第一电容能够保持所述第二节点的电位以实现对所述第三晶体管的阈值进行补偿,同时能够在所述第一节点和所述第二节点之间形成耦合作用以消除走线负载的作用,电路结构更简单,节省成本。
【附图说明】
[0016]为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0017]图1是本发明实施例提供的一种像素电路;
[0018]图2是本发明实施例提供的一种像素电路的驱动方法;
[0019]图3是本发明实施例提供的又一种像素电路;
[0020]图4是本发明实施例提供的又一种像素电路;
[0021]图5是本发明实施例提供的一种有机发光显示装置。
【具体实施方式】
[0022]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0023]图1所示为本发明实施例提供的一种像素电路,具体包括:第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5、第六晶体管M6、第七晶体管M7、第八晶体管M8和第一电容C1。其中,第一晶体管Ml具有接收第一发光控制信号EMIT1的栅极,接收第一参考电压VDD的第一极,以及连接第一节点N1的第二极;第二晶体管M2具有接收第一扫描信号S1的栅极,接收第二参考电压Vref的第一极,以及连接第二节点N2的第二极;第三晶体管M3具有连接第二节点N2的栅极,连接第三节点N3的第一极,以及连接第四节点N4的第二极;第四晶体管M4具有接收第二扫描信号S2的栅极,接收数据信号Vdata的第一极,以及连接第三节点N3的第二极;第五晶体管M5具有接收第二扫描信号S2的栅极,连接第四节点N4的第一极,以及连接第二节点N2的第二极;第六晶体管M6具有接收第二发光信号EMIT2的栅极,接收第一电源电压PVDD的第一极,以及连接所述第三节点N3的第二极;第七晶体管M7具有接收第二发光信号EMIT2的栅极,接收第一电源电压PVDD的第一极,以及连接第一节点N1的第二极;第八晶体管M8具有接收第二发光信号EMIT2的栅极,连接第四节点N4的第一极,以及连接发光管L的第二极;发光管L具有连接第八晶体管M8的第二极的第一端,以及接收第二电源电压PVEE的第二端;第一电容C1,具有连接第一节点N1的第一端和连接第二节点N2的第二端。
[0024]图2是本发明实施例提供的一种与图1像素电路相对应的驱动时序图,接下来,将结合图1和图2来阐述像素电路的驱动方法。
[0025]具体的,像素电路的驱动方法包括第一时刻T1、第二时刻T2和第三时刻T3。在第一时刻T1,第一发光控制信号EMIT1为低电平,第一扫描信号S1为低电平,第一晶体管Ml的栅极接收低电平的第一发光控制信号EMIT1而开启,将第一参考电压VDD传输至第一节点N1,第二晶体管的栅极接收低电平的传输而开启,将第二参考电压Vref传输至第二节点N2,即在第一时刻T1,第一节点N1的电压VN1= VDD,第二节点N2的电压VN2= Vref ;
[0026]在第二时刻T2,第一发光控制信号EMIT1为低电平,第二扫描信号S2为低电平,第一节点N1的电压VN1= VDD,第五晶体管M5的栅极因接收低电平的第二扫描信号S2而开启,因此将第三晶体管M3的栅极和第三晶体管的第二极电连接在了一起,即在第二节点N2和第四节点N4之间形成了通路,同时,第四晶体管M4的栅极因接收低电平的第二扫描信号S2而开启,因此数据信号Vdata依次经过第四晶体管M4、第三晶体管M3和第五晶体管M5传输至第二节点N2,直至第二节点N2的电压值VN2= Vdata-V &时(V th为第三晶体管M3的阈值电压),第三晶体管M3关闭,因此,在第二时刻T2,第二节点N2的电压值VN2固定在Vdata-Vth〇
[0027]在第三时刻T3,第二发光信号EMIT2为低电平,第六晶体管M6和第七晶体管M7的栅极因接收低电平的第二发光信号EMIT2而开启,第一电源电压PVDD经过第七晶体管M7传输至第一节点N1,由于在第二时刻,第一节点N1的电压VN1= VDD,并且在第三时刻T3,第一发光信号EMIT1为高电平,第一晶体管Ml关闭,即在第三时刻T3,第一节点的电压、= PVDD,由于第一电容C1的耦合作用,与第一节点N1电连接的第一电容C1的第一端的电压变化量为(PVDD-VDD),该变化量将会引起与第二节点N2电连接的第一电容C1的第二端的电压值变化相同的变化量(PVDD-VDD),因此在第三时刻T3,第
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1