像素电路及其驱动方法、显示面板以及显示器的制造方法

文档序号:9668660阅读:546来源:国知局
像素电路及其驱动方法、显示面板以及显示器的制造方法
【技术领域】
[0001] 本发明涉及平板显示技术领域,尤其涉及像素电路及其驱动方法、显示面板以及 显示器。
【背景技术】
[0002] 有机发光二极管(OrganicLightEmittingDiode,0LED)显示技术是当前显示 技术中的一个重要发展方向。0LED显示技术使用自发光的有机发光二极管(0LED)来显 示图像,不使用背光元件。与包括液晶结构和背光元件的液晶显示器(LiquidCrystal Displayer,IXD)相比,具有结构简单、厚度薄、响应时间快等优点。能够满足使用者对于显 示器的更轻、更薄、更便捷等的要求。
[0003] 在0LED显示技术中,按照驱动方式划分,包括有源矩阵有机发光二极管(Active MatrixOrganicLightEmittingDiode,AM0LED)技术和无源矩阵有机发光二极管 (PassiveMatrixOrganicLightEmittingDiode,PM0LED)技术。PM0LED单纯地以阴极、 阳极构成矩阵状,以扫描方式点亮阵列中的像素,每个像素都是操作在短脉冲模式下,为瞬 间高亮度发光。优点是结构简单,可以有效降低制造成本,然而驱动电压高,使PM0LED不适 合应用在大尺寸与高分辨率面板上。AM0LED技术采用独立的薄膜电晶体去控制每个像素, 每个像素皆可以连续且独立的驱动发光,可以使用低温多晶硅或者氧化物TFT驱动,具有 驱动电压低,发光组件寿命长的优点。因此,AM0LED技术已经成为下一代显示技术的焦点。
[0004] 图1是现有技术中的AM0LED像素电路的电路图。如图1所示,该像素电路使用了 漏电流补偿晶体管(第一晶体管T1和第七晶体管T7)以及阈值电压补偿晶体管(第四晶 体管T4和第八晶体管T8)来改善像素的闪烁特性,显示具有低闪烁图像质量的图像。
[0005] 然而,对于0LED的控制精度来说,现有技术中的电路仍然存在不足。图1所示的 AM0LED像素电路中,在写入数据的阶段,电流流向为从第三晶体管T3的漏极到源极。在发 光阶段,电流流向为从第三晶体管T3的源极到漏极。虽然第三晶体管T3为对称结构,可以 交换源极和漏极使用。但是,第三晶体管T3的漏极到源极的压降和源极到漏极的压降存在 细微的差异,这一差异将直接影响对于0LED的控制精度,从而影响0LED发光的精度。此外, 图1所示的电路结构并不能消除发光时间段之外通过0LED的漏电流,即不能消除漏电流引 起的微壳现象。

【发明内容】

[0006] 本发明的实施例提供像素电路及其驱动方法、显示面板以及显示器,使得在写入 数据时和发光时流过驱动模块的电流方向相同,提高有机发光二极管0LED控制精度,并且 解决0LED漏电流引起的微亮现象。
[0007] 根据本发明的第一个方面,提供了一种像素电路,包括:复位模块、存储模块、数据 写入模块、驱动模块、控制电压补偿模块、发光控制模块以及发光模块。复位模块与第三电 源、第二扫描线以及存储模块连接,用于对存储模块存储的电压进行复位。存储模块与第一 电源连接,用于存储用于驱动模块的控制电压。数据写入模块与数据线以及第三扫描线连 接,用于向驱动模块提供像素电路的显示所需的电压。驱动模块与存储模块连接,用于根据 存储模块所存储的控制电压,经由发光控制模块来驱动发光模块发光。控制电压补偿模块 与第三扫描线和驱动模块连接,用于补偿数据写入模块提供的电压,以获取用于驱动模块 的控制电压。发光控制模块与第一扫描线和第一电源连接,用于控制向驱动模块提供第一 电源的电压,并控制驱动模块对发光模块的驱动。发光模块用于在驱动模块的驱动下发光。
[0008] 在本发明的实施例中,驱动模块包括控制极、第一极以及第二极。驱动模块的控制 极与存储模块连接。驱动模块的第一极与数据写入模块连接,并经由发光控制模块连接第 一电源。驱动模块的第二极经由发光控制模块连接发光模块。控制电压补偿模块与驱动模 块的控制极与第二极连接。
[0009] 在本发明的实施例中,驱动模块包括第二晶体管,第二晶体管的控制极、第一极以 及第二极分别与驱动模块的控制极、第一极以及第二极连接。
[0010] 在本发明的实施例中,像素电路还包括分流模块,分流模块与发光模块并行连接, 用于对流经发光模块的电流分流。
[0011] 在本发明的实施例中,分流模块包括第七晶体管。第七晶体管的第一极以及第二 极与发光模块连接,控制极与第一扫描线连接。
[0012] 在本发明的实施例中,复位模块、数据写入模块、控制电压补偿模块以及发光控制 模块采用晶体管实现。像素电路中除了第七晶体管以外的其它晶体管是P型M0S管,第七 晶体管是N型M0S管。
[0013] 根据本发明的第二个方面,提供了一种用于驱动上述像素电路的方法,包括第一 阶段,第二阶段,第三阶段,第四阶段,第五阶段。在第一阶段,初始化发光模块。在第二阶 段,复位存储模块存储的电压为第三电源的电压。在第三阶段,使存储模块存储驱动模块的 控制电压。在第四阶段,复位发光模块。在第五阶段,基于存储模块存储的电压,使驱动模 块驱动发光模块发光。
[0014] 在本发明的实施例中,像素电路还包括分流模块,分流模块与发光模块并行连接, 用于对流经发光模块的电流分流。方法还包括在第一阶段至第四阶段,分流模块对流经有 机发光二极管的电流分流。
[0015] 在本发明的实施例中,分流模块包括第七晶体管。第七晶体管的第一极以及第二 极与发光模块连接。方法还包括在第一阶段至第四阶段,第七晶体管导通。在第五阶段,第 七晶体管截止。
[0016] 在本发明的实施例中,驱动模块、复位模块、数据写入模块、控制电压补偿模块以 及发光控制模块采用晶体管实现。在第一阶段,数据写入模块截止,驱动模块截止,控制电 压补偿模块截止,发光控制模块截止,复位模块截止。第二阶段,数据写入模块截止,驱动模 块导通,控制电压补偿模块截止,发光控制模块截止,复位模块导通。第三阶段,数据写入模 块导通,驱动模块导通,控制电压补偿模块导通,发光控制模块截止,复位模块截止。第四阶 段,数据写入模块截止,驱动模块截止,控制电压补偿模块截止,发光控制模块截止,复位模 块截止。第五阶段,数据写入模块截止,驱动模块导通,控制电压补偿模块截止,发光控制模 块导通,复位模块截止。
[0017] 在本发明的实施例中,在像素电路中,除了第七晶体管以外的其它晶体管是P型 MOS管,第七晶体管是N型MOS管。方法还包括在第一阶段,由第一扫描线提供高电平电压, 第二扫描线提供高电平电压,第三扫描线提供高电平电压,由数据线提供低电平电压。在第 二阶段,由第一扫描线提供高电平电压,由第二扫描线提供低电平电压,由第三扫描线提供 高电平电压,由数据线提供低电平电压。在第三阶段,由第一扫描线提供高电平电压,由第 二扫描线提供高电平电压,由第三扫描线提供低电平电压,由数据线提供高电平电压。在第 四阶段,由第一扫描线提供高电平电压,第二扫描线提供高电平电压,第三扫描线提供高电 平电压,由数据线提供低电平电压。在第五阶段,由第一扫描线提供低电平电压,由第二扫 描线提供高电平电压,由第三扫描线提供高电
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1