用于窄边框液晶显示面板的goa电路的制作方法

文档序号:9709442阅读:746来源:国知局
用于窄边框液晶显示面板的goa电路的制作方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种用于窄边框液晶显示面板的G0A电路。
【背景技术】
[0002]液晶显示器(Liquid Crystal Display,LCD)具有机身薄、省电、无福射等众多优点,得到了广泛的应用。如:液晶电视、移动电话、个人数字助理(PDA)、数字相机、计算机屏幕或笔记本电脑屏幕等,在平板显示领域中占主导地位。
[0003]G0A技术(Gate Driver on Array)即阵列基板行驱动技术,是运用液晶显示面板的原有阵列制程将水平扫描线的驱动电路制作在显示区周围的基板上,使之能替代外接集成电路板((Integrated Circuit,1C)来完成水平扫描线的驱动。GOA技术能减少外接1C的焊接(bonding)工序,有机会提升产能并降低产品成本,而且可以使液晶显示面板更适合制作窄边框或无边框的显示产品。
[0004]随着低温多晶娃(Low Temperature Poly_silicon,LTPS)半导体薄膜晶体管的发展,LTPS-TFT液晶显示器也越来越受关注,LTPS-TFT液晶显示器具有高分辨率、反应速度快、高亮度、高开口率等优点。由于低温多晶硅较非晶硅(a-Si)的排列有次序,低温多晶硅半导体本身具有超高的电子迀移率,比非晶硅半导体相对高100倍以上,可以采用G0A技术将栅极驱动器制作在薄膜晶体管阵列基板上,达到系统整合的目标、节省空间及驱动1C的成本。
[0005]请参阅图1,现有的一种常见的G0A电路包括:级联的多级G0A单元,每一级G0A单元均包括:控制输入单元100、稳压单元200、控制输出单元300、下拉维持单元400、下拉单元500、及第二节点控制单元600,设η为正整数,除第一级G0A单元外,在第η级G0A单元中:
[0006]所述控制输入单元100包括:第一薄膜晶体管Τ1,所述第一薄膜晶体管Τ1的栅极电性连接于控制时钟信号XCK,源极电性连接于上一级第η-l级G0A单元的输出端G(η_1),漏极电性连接于第三节点Κ(η);
[0007]所述稳压单元200包括:第二薄膜晶体管Τ2,所述第二薄膜晶体管Τ2的栅极电性连接恒压高电位VGH,源极电性连接于第三节点Κ(η),漏极电性连接于第一节点Q(n);
[0008]所述控制输出单元300包括:第三薄膜晶体管T3,所述第三薄膜晶体管T3的栅极电性连接于第一节点Q(n),源极电性连接于输出时钟信号CK,漏极电性连接于输出端G(n);以及第一电容C1,所述第一电容C1的一端电性连接于第一节点Q(η),另一端电性连接于输出端G(n);
[0009]所述下拉维持单元400包括:第五薄膜晶体管T5,所述第五薄膜晶体管T5的栅极电性连接于第二节点P(n),源极电性连接于输出端G(n),漏极电性连接于恒压低电位VGL;以及第二电容C2,所述第二电容C2的一端电性连接于第二节点P(n),另一端电性连接于恒压低电位VGL;
[0010]所述下拉单元500包括:第六薄膜晶体管T6,所述第六薄膜晶体管T6的栅极电性连接于输出时钟信号CK,源极电性连接于第三节点K(n),漏极电性连接于第七薄膜晶体管T7的源极;以及第七薄膜晶体管T7,所述第七薄膜晶体管T7的栅极电性连接于第二节点P(n),漏极电性连接于恒压低电位VGL;
[0011]所述第二节点控制单元600包括:第四薄膜晶体管T4,所述第四薄膜晶体管T4的栅极电性连接于第三节点K(n),源极电性连接于控制时钟信号XCK,漏极电性连接于第二节点PU);以及第八薄膜晶体管Τ8,所述第八薄膜晶体管Τ8的栅极电性连接于控制时钟信号XCK,源极电性连接于恒压高电位VGH,漏极电性连接于第二节点Ρ(η)。
[0012]图2所示为双边驱动逐行扫描的G0A电路的架构示意图,在显示面板左、右两边分别设置一 G0A电路,每一 G0A电路均包括第一级至最后一级G0A单元,两边的G0A电路的时序相同,每一边的各级G0A电路均接入第一时钟信号CK(1)和第二时钟信号CK(2)分别轮流作为控制时钟信号XCK和输出时钟信号CK,每一边的G0A电路均按照像素排列顺序逐行扫描,两边同级的G0A单元共同作用于同一行像素的驱动。请参阅图3,图1所示的G0A电路进行双边驱动逐行扫描时,各级G0A单元内的第一节点Q(n)、第二节点P(n)、输出端G(n)的波形都是稳定的,因此图1所示的G0A电路能够在双边驱动逐行扫描架构下稳定工作。
[0013]图4所示为双边驱动隔行扫描的G0A电路的架构示意图,在显示面板左、右两边分别设置一 G0A电路,一边的G0A电路仅包括奇数级G0A单元,另一边的G0A电路仅包括偶数级G0A单元。两边G0A电路的时序不同,其中一边的各级G0A电路接入第一时钟信号CK(1)和第三时钟信号CK(3)分别轮流作为控制时钟信号XCK和输出时钟信号CK,对奇数行像素进行逐行扫描;另一边的各级G0A电路接入第二时钟信号CK(2)和第三时钟信号CK(4)分别轮流作为控制时钟信号XCK和输出时钟信号CK,对偶数行像素进行逐行扫描。请参阅图5,图1所示的G0A电路进行双边驱动隔行扫描时,电路中存在很多不稳定的因素,这是因为每一边的两条时钟信号不连续,而该现有的G0A电路中也没有设置任何对第一节点Q(n)进行漏电防护的设计。第一节点Q(n)出现漏电会造成G0A电路失效的问题,且在输出端G(n)输出完成后存在控制时钟信号XCK与输出时钟信号CK同时为低电位的盲区,也会导致G0A电路不稳定,严重时可能造成G0A电路失效。因此,图1所示的现有的G0A电路在双边驱动隔行扫描架构下不能稳定工作,需进行改进。

【发明内容】

[0014]本发明的目的在于提供一种用于窄边框液晶显示面板的G0A电路,既适用于双边驱动逐行扫描架构,又适用于双边驱动隔行扫描架构,在应用于双边驱动隔行扫描架构时,能够防止第一节点漏电,保证电路稳定工作,大幅提高G0A电路的可靠性。
[0015]为实现上述目的,本发明提供了一种用于窄边框液晶显示面板的G0A电路,包括:级联的多级G0A单元,每一级G0A单元均包括:控制输入单元、稳压单元、控制输出单元、下拉维持单元、下拉单元、第二节点控制单元、及第一节点漏电防护单元;
[0016]设η为正整数,在第η级G0A单元中:
[0017]所述控制输入单元包括:第一薄膜晶体管,所述第一薄膜晶体管的栅极电性连接于级传信号,源极电性连接于第一恒压电位,漏极电性连接于第三节点;
[0018]所述稳压单元包括:第二薄膜晶体管,所述第二薄膜晶体管的栅极电性连接于第一恒压电位,源极电性连接于第三节点,漏极电性连接于第一节点;
[0019]所述控制输出单元包括:第三薄膜晶体管,所述第三薄膜晶体管的栅极电性连接于第一节点,源极电性连接于输出时钟信号,漏极电性连接于输出端;以及第一电容,所述第一电容的一端电性连接于第一节点,另一端电性连接于输出端;
[0020]所述下拉维持单元包括:第五薄膜晶体管,所述第五薄膜晶体管的栅极电性连接于第二节点,源极电性连接于输出端,漏极电性连接于第二恒压电位;以及第二电容,所述第二电容的一端电性连接于第二节点,另一端电性连接于第二恒压电位;
[0021]所述下拉单元包括:第六薄膜晶体管,所述第六薄膜晶体管的栅极电性连接于第四节点,源极电性连接于第三节点,漏极电性连接于第七薄膜晶体管的源极;以及第七薄膜晶体管,所述第七薄膜晶体管的栅极电性连接于第二节点,漏极电性连接于第二恒压电位;
[0022]所述第二节点控制单元包括:第四薄膜晶体管,所述第四薄膜晶体管的栅极电性连接于第三节点,源极电性连接于控制时钟信号,漏极电性连接于第二节点;以及第八薄膜晶体管,所述第八薄膜晶体管的栅极电性连接于控制时钟信号,源极电性连接于第一恒压电位,漏极电性连接于第二节点;
[0023]所述第一节点漏电防护单元包括:第九薄膜晶体管,所述第九薄膜晶体管的栅极与源极均电性连接于输出时钟信号,漏极电性连接于第四节点;第十薄膜晶体管,所述第十薄膜晶体管的栅极电性连接于级传信号,源极电性连接于第四节点,漏极电性连接于第二恒压电位;以及第三电容,所述第三电
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1