栅极驱动单元、栅极驱动电路及其驱动方法和显示装置的制造方法

文档序号:9728435阅读:405来源:国知局
栅极驱动单元、栅极驱动电路及其驱动方法和显示装置的制造方法
【技术领域】
[0001]本发明属于显示技术领域,具体涉及一种栅极驱动单元、栅极驱动电路及其驱动方法和显示装置。
【背景技术】
[0002]目前,液晶显示面板由垂直和水平阵列式像素矩阵组成,在显示过程中通过栅极驱动电路输出栅极扫描信号,逐行扫描访问各像素,并配合图像数据实现显示。
[0003]栅极驱动电路用于产生像素的栅极扫描电压,G0A为一种将栅极驱动电路集成于阵列基板上的技术,每个G0A栅极驱动单元作为一个移位寄存器将扫描信号依次传递给下一G0A栅极驱动单元,逐行开启薄膜晶体管(Thin Film Transistor:简称TFT)开关,完成像素单元的数据信号输入;GOA双向扫描电路为一种特殊的栅极驱动电路,可在不改变GOA栅极驱动单元物理单元结构的条件下,仅改变输入信号时序来控制栅极扫描信号的正向或逆向扫描。
[0004]氧化物薄膜晶体管(OxideTFT)为一种以金属氧化物制作薄膜晶体管的显示面板,具有电子迀移率高、开口率大等优点;但在目前的G0A栅极驱动单元中,薄膜晶体管的栅极长期在低电压下工作,薄膜晶体管长期在这种状态下易发生特性变化,产生阈值电压Vth漂移现象;尤其为以金属氧化物制作的薄膜晶体管更易受到单一偏压的影响,使GOA栅极驱动单元在显示面板长时显示过程中稳定性变差,干扰正常扫描信号的输出。
[0005]可见,设计一种结构简单,能保证薄膜晶体管稳定的特性的G0A栅极驱动单元,成为目前亟待解决的技术问题。

【发明内容】

[0006]本发明所要解决的技术问题为针对现有技术中存在的上述不足,提供一种栅极驱动单元、栅极驱动电路及其驱动方法和显示装置,采用该G0A栅极驱动单元不仅能实现双向扫描,而且能避免薄膜晶体管的栅极长期处于单一偏压下工作,保持了栅极驱动电路的稳定性。
[0007]解决本发明技术问题所采用的技术方案为该栅极驱动单元,包括输入模块、输出模块、上拉模块、下拉模块和复位模块,其中:
[0008]所述输入模块,分别连接输入信号、第一时钟信号、第三时钟信号和上拉点,用于将所述上拉点的电压上拉为高电平,所述上拉点为所述输入模块的输出端与所述输出模块的控制端之间的连接点;
[0009]所述输出模块,分别连接第二时钟信号、所述上拉点和输出点,用于在所述第二时钟信号的控制下输出栅极驱动信号,所述输出点为所述下拉模块的输出端与所述输出模块的输出端之间的连接点;
[0010]所述上拉模块,分别连接第四时钟信号和所述上拉点,用于在所述第四时钟信号的控制下反转所述上拉点的电压;
[0011]所述下拉模块,分别连接所述第二时钟信号、所述上拉点、所述输出点和参考电压,用于在所述第二时钟信号的控制下反转所述输出模块的输出端的电压;
[0012]所述复位模块,分别连接所述第一时钟信号、所述第三时钟信号、重置信号和所述参考电压,用于在重置信号的控制下复位所述输出模块的输出端。
[0013]优选的是,所述输入模块包括第一晶体管和第二晶体管,其中:
[0014]所述第一晶体管,其栅极连接所述第一时钟信号,第一极连接所述第一输入信号,第二极连接所述上拉点;
[0015]所述第二晶体管,其栅极连接所述第三时钟信号,第一极连接所述第二输入信号,第二极连接所述上拉点。
[0016]优选的是,所述输出模块包括第三晶体管和第一电容,其中:
[0017]所述第三晶体管,其栅极连接所述上拉点,第一极连接所述第二时钟信号,第二极连接所述下拉模块和所述复位模块,所述输出模块的输出端为所述第二极与所述复位模块的连接点;
[0018]所述第一电容,其第一端连接所述上拉点,第二端连接所述输出模块的输出端。
[0019]优选的是,所述上拉模块包括第四晶体管,其栅极与第一极连接、还与所述第四时钟信号连接,第二极连接所述上拉点。
[0020]优选的是,所述下拉模块包括第二电容、第五晶体管、第六晶体管和第七晶体管,其中:
[0021]所述第二电容,其第一端连接所述第二时钟信号,第二端连接所述第五晶体管,所述下拉点为所述第二电容第二端与所述第五晶体管的连接点;
[0022]所述第五晶体管,其栅极连接所述上拉点,第一极连接所述参考电压,第二极连接所述第二电容的第二端;
[0023]所述第六晶体管,其栅极连接所述下拉点,第一极连接所述参考电压,第二极连接所述上拉点;
[0024]所述第七晶体管,其栅极连接所述下拉点,第一极连接所述参考电压,第二极连接所述输出点。
[0025]优选的是,所述复位模块包括第八晶体管和第九晶体管,其中:
[0026]所述第八晶体管,其栅极连接第一时钟信号,第一极连接所述参考电压,第二极连接所述输出点;
[0027]所述第九晶体管,其栅极连接第三时钟信号连接,第一极连接所述参考电压,第二极连接所述输出点。
[0028]—种栅极驱动电路,包括上述的栅极驱动单元,多个所述栅极驱动单元级联连接,每一所述栅极驱动单元为一条栅线提供栅极驱动信号。
[0029]一种显示装置,包括上述的栅极驱动电路。
[0030]—种包括上述的多个栅极驱动单元的栅极驱动电路驱动方法,对第N行栅线进行驱动时,第N行栅线对应的栅极驱动电路的驱动方法包括:输入与保持阶段、输出阶段和复位阶段,其中:
[0031]在输入与保持阶段:在第一时钟信号的控制下,所述输入模块接收前一行栅线的栅极驱动单元的输出模块的输出信号作为输入信号,并将输入信号存储在上拉点;以及,在第四时钟信号的控制下,所述下拉模块保持所述上拉点的电压;
[0032]在输出阶段:在第二时钟信号的控制下,所述输出模块输出本级栅极驱动信号;
[0033]在复位阶段:在第三时钟信号的作用下,以下一行栅线的栅极驱动单元的输出模块的输出信号作为重置信号,重置所述输出模块的输出端的电压。
[0034]优选的是,对除上述第N行以外的栅线进行驱动时,第N行栅线对应的栅极驱动电路的驱动方法包括:电压输出阶段包括输出保持阶段和输出补偿阶段,其中:
[0035]在电平保持阶段:在第一时钟信号和第三时钟信号的作用下,保持所述上拉点和所述下拉点为低电平;
[0036]在电平反转阶段:在第四时钟信号的作用下,使得所述上拉点和所述下拉点的电压反转。
[0037]优选的是,所述第一时钟信号、所述第二时钟信号、所述第三时钟信号和所述第四时钟信号的有效电平时间均为1/4周期,所述有效电平为高电平。
[0038]优选的是,所述第一时钟信号、所述第二时钟信号、所述第三时钟信号和所述第四时钟信号采用顺序驱动方式或逆序驱动方式:
[0039]在顺序驱动方式中,所述第一时钟信号、所述第二时钟信号、所述第三时钟信号和所述第四时钟信号依次设置为有效电平,且分别依次滞后1/4周期;
[0040]在逆序驱动方式中,所述第四时钟信号、所述第三时钟信号、所述第二时钟信号和所述第一时钟信号依次设置为有效电平,且分别依次滞后1/4周期;
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1