一种栅极驱动电路以及液晶显示器的制造方法

文档序号:9766588阅读:614来源:国知局
一种栅极驱动电路以及液晶显示器的制造方法
【技术领域】
[0001]本发明涉及驱动电路领域,特别是涉及一种栅极驱动电路以及液晶显示器。
【背景技术】
[0002]Gate Driver On Array,简称GOA,也就是利用现有薄膜晶体管液晶显示器Array制程将Ga t e行扫描驱动电路制作在Ar ray基板上,实现对Ga t e逐行扫描的驱动方式的一项技术。
[0003]随着人们对分辨率要求越来越高,在不降低开口率的同时保证充电率,往往需要扫描驱动讯号有较小的延时,以保证像素的充电率。在充电完成后,扫描线停止接收扫描信号,但是由于分标率较高,扫描线和较多的像素电容形成了 RC延迟,扫描线上的电位很难被迅速拉低,即像素开关不能迅速关闭,很有可能使其他行的数据信号错充到本行。

【发明内容】

[0004]本发明主要解决的技术问题是提供一种栅极驱动电路以及液晶显示器,能够在扫描完成后及时关闭像素开关,减小了信号错充的风险。
[0005]为解决上述技术问题,本发明采用的一个技术方案是:提供一种栅极驱动电路,其中,栅极驱动电路包括通过扫描线电连接的移位寄存电路、显示电路以及调整电路;移位寄存电路用于向扫描线发送第一控制信号,使显示电路中的每个像素开关打开,进而使每个像素实现充电;调整电路用于在像素充电完成后向扫描线发送第二控制信号,使显示电路中的每个像素开关关闭,进而使每个像素停止充电。
[0006]其中,显示电路设置于与栅极驱动电路连接的显示屏的显示区域;相邻两级的两个栅极驱动电路中,移位寄存电路和调整电路分别交替设置于栅极驱动电路连接的显示屏的显示区域的两个相对侧边。
[0007]其中,设N为正整数,在第N级栅极驱动电路单元中,调整电路包括关键下拉电路,关键下拉电路包括第一开关管以及第二开关管;第一开关管的控制端接收第N-1级栅极驱动电路中移位寄存电路输出的级传信号,其输入端接收第二控制信号,其输出端连接N级扫描线;第二开关管的控制端接收第N+1级栅极驱动电路中移位寄存电路输出的级传信号,其输入端接收第二控制信号,其输出端连接N级扫描线。
[0008]其中,在第N级栅极驱动电路中,移位寄存电路包括第N级上拉控制电路、第N级上拉电路、第N级下拉控制电路以及第N级下拉电路;第N级上拉控制电路与第N级上拉电路连接于第一公共点,用于控制第N级上拉电路的开关;第N级上拉电路连接第N级扫描线,用于在扫描期间输出扫描信号以及级传信号;第N级下拉控制电路的第一端连接第一公共点,第二端与第N级下拉电路的第一端连接于第二公共点,用于控制第N级下拉电路的开关;第N级下拉电路的第二端连接第N级上拉电路,用于在扫描完成后下拉扫描信号以及级传信号的电位。
[0009]其中,第N级上拉控制电路包括第三开关管以及第四开关管;第三开关管的控制端接收第N-2级级传信号,其输入端在正向扫描期间接收第一控制信号,在反向扫描期间接收第二控制信号,其输入端连接第一公共点;第四开关管的控制端接收第N+2级级传信号,其输入端在正向扫描期间接收第二控制信号,在反向扫描期间接收第一控制信号,其输入端连接第一公共点。
[0010]其中,第N级上拉电路包括第五开关管以及第六开关管;第五开关管的控制端连接第一公共点,其输入端接收第N级时钟信号,其输出端输出第N级级传信号;第六开关管的控制端连接第一公共点,其输入端接收第N级时钟信号,其输出端输出第N级扫描信号。
[0011]其中,第N级下拉控制电路包括第七开关管、第八开关管以及第九开关管;第七开关管的控制端连接第一公共点,其输入端接收第二控制信号;第八开关管的控制端连接第七开关管的输出端,并接收第N+1时钟信号,其输入端接收第一控制信号,其输出端连接第二公共点;第九开关管的控制端连接第一公共点,其输入端接收第二控制信号,其输出端连接第二公共点。
[0012]其中,第N级时钟信号和第N+1级时钟信号的占空比为25%,第N+1级时钟信号延迟于第N级时钟信号四分之一个周期。
[0013]其中,第N级下拉电路包括第十开关管以及第十一开关管;第十开关管的控制端连接第二公共点,其输入端接收第二控制信号,其输出端连接第五开关管的输出端;第十一开关管的控制端连接第二公共点,其输入端接收第二控制信号,其输出端连接第六开关管的输出端。
[0014]为解决上述技术问题,本发明采用的另一个技术方案是:提供一种液晶显示器,其中,显示器包括多个级联设置的如上所述的栅极驱动电路。
[0015]本发明的有益效果是:区别于现有技术的情况,本发明通过在一行像素扫描后,每个像素充电完成后,从扫描线的两端输入低电位的控制信号,以使扫描信号迅速被拉低为低电位,迅速关闭每个像素中的像素开关,使每个像素停止充电。这样,能够在一行像素扫描完成后及时关闭像素开关,使其他行在扫描期间,数据信号不会错充到本行的像素中,有利于提高画面的质量。
【附图说明】
[0016]图1是本发明栅极驱动电路第一实施方式的结构示意图;
[0017]图2是本发明栅极驱动电路第一实施方式中扫描信号与现有技术中扫描信号的对比示意图;
[0018]图3是本发明栅极驱动电路第二实施方式中关键下拉电路的电路示意图;
[0019]图4是本发明栅极驱动电路第二实施方式中扫描信号的示意图;
[0020]图5是本发明栅极驱动电路第三实施方式中移位寄存电路的电路结构示意图;
[0021]图6是本发明栅极驱动电路第三实施方式中移位寄存电路的电路示意图;
[0022]图7是本发明栅极驱动电路第三实施方式中移位寄存电路的电路的时序图;
[0023]图8是本发明液晶显示器一实施方式的结构示意图;
[0024]图9是本发明液晶显示器一实施方式的电路结构示意图。
【具体实施方式】
[0025]参阅图1,本发明栅极驱动电路第一实施方式的结构示意图,栅极驱动电路包括通过扫描线电连接的移位寄存电路11、显示电路12以及调整电路13。
[0026]移位寄存电路11用于向扫描线发送第一控制信号,使显示电路12中的每个像素开关打开,进而使每个像素实现充电。
[0027]调整电路13用于在像素充电完成后向扫描线发送第二控制信号,使显示电路12中的每个像素开关关闭,进而使每个像素停止充电。
[0028]这里以像素开关为N型TFT为例,对本实施方式的技术方案进行详细说明:
[0029]参阅图2,其中a为没有调整电路13时,扫描信号的波形示意图,b为本实施方式中,增了调整电路13后,扫描信号的波形示意图。
[0030]参考a曲线,在现有技术中,移位寄存电路11向扫描线输入高电位的第一控制信号,以使扫描信号抬升为高电位,显示电路12中的每个像素开关打开,数据线对像素电极充电。充电完成后,移位寄存电路11向扫描线的一端输入低电位控制信号,以使扫描信号拉低为低电位,显示电路12中的每个像素开关关闭,像素电极充电完成。由于显示电路12中的扫描线和多个像素电极造成的RC延迟,低电位控制信号并不能立即拉低扫描信号,因此,形成了如曲线a中扫描信
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1