像素电路、显示面板及驱动方法

文档序号:10490178阅读:226来源:国知局
像素电路、显示面板及驱动方法
【专利摘要】本公开的实施例提供一种像素电路、显示面板和驱动方法。该像素电路包括:用于在工作时发光的发光电路;用于驱动所述发光电路的驱动电路;用于补偿所述驱动电路的补偿电路;用于向所述驱动电路写入数据的数据写入电路;用于将所述补偿电路和所述驱动电路复位的复位电路;用于控制所述发光电路的工作和关断的第一发光控制电路。该像素电路、显示面板及驱动方法,可对显示面板进行电阻压降和阈值电压补偿,提高了驱动电流的均匀性,进而提高了显示面板显示的均匀性。
【专利说明】
像素电路、显示面板及驱动方法
技术领域
[0001 ]本公开的实施例涉及一种像素电路、显示面板及驱动方法。
【背景技术】
[0002] 在显示领域,有机电致发光二极管(OLED)显示面板具有自发光、对比度高、厚度 薄、视角广、反应速度快、可用于挠曲性面板、使用温度范围广、制造简单等特点,具有广阔 的发展前景。
[0003] 由于上述特点,有机电致发光二极管(OLED)显示面板可以适用于手机、显示器、笔 记本电脑、数码相机、仪器仪表等具有显示功能的装置。

【发明内容】

[0004] 本公开的实施例提供一种像素电路,包括:发光电路,用于在工作时发光;驱动电 路,用于驱动所述发光电路;补偿电路,用于补偿所述驱动电路;数据写入电路,用于向所述 驱动电路写入数据;复位电路,用于将所述补偿电路和所述驱动电路复位;第一发光控制电 路,用于控制所述发光电路的工作和关断;第一电源端和第二电源端,用于向所述发光电路 提供发光电压;复位电源端,用于向所述复位电路提供复位电压;参考电源端,用于向所述 补偿电路提供补偿电压;扫描控制端,用于提供控制所述补偿电路和所述数据写入电路的 工作和关断的信号;数据信号端,用于向所述数据写入电路提供数据信号;复位控制端,用 于提供控制所述复位电路的工作和关断的信号;以及第一发光控制端,用于提供控制所述 第一发光控制电路的工作和关断的信号。
[0005] 例如,在本公开实施例提供的像素电路中,所述补偿电路包括彼此串联的第一晶 体管和存储电容,所述数据写入电路包括彼此串联的第二晶体管和第三晶体管,所述复位 电路包括第四晶体管,所述驱动电路包括第五晶体管,所述第一发光控制电路包括第六晶 体管,所述发光电路包括有机发光二极管。
[0006] 例如,在本公开实施例提供的像素电路中,所述第一晶体管的源极与所述参考电 源端电连接,所述第一晶体管的栅极与所述扫描控制端电连接,所述第一晶体管的漏极与 第一节点电连接;所述第二晶体管的源极与所述数据信号端电连接,所述第二晶体管的栅 极与所述扫描控制端电连接,所述第二晶体管的漏极与所述第三晶体管的源极电连接;所 述第三晶体管的栅极与所述第三晶体管的漏极电连接,所述第三晶体管的漏极与第二节点 电连接;所述第四晶体管的源极与所述复位电源端电连接,所述第四晶体管的栅极与所述 复位控制端电连接,所述第四晶体管的漏极与所述第二节点电连接;所述第五晶体管的源 极与所述第一节点电连接,所述第五晶体管的栅极与所述第二节点电连接;所述第六晶体 管的源极与所述第一电源端电连接,所述第六晶体管的栅极与所述第一发光控制端电连 接,所述第六晶体管的漏极与所述第一节点电连接;所述存储电容的第一端与所述第一节 点电连接,所述存储电容的第二端与所述第二节点电连接;所述有机发光二极管的第一端 与所述第五晶体管的漏极电连接,所述有机发光二极管的第二端与所述第二电源端电连 接。
[0007] 例如,本公开实施例提供的像素电路,还包括:第二发光控制电路,用于控制所述 发光电路的工作和关断;以及第二发光控制端,用于提供控制所述第二发光控制电路的工 作和关断的信号。
[0008] 例如,在本公开实施例提供的像素电路中,所述第一发光控制端和所述第二发光 控制端彼此电连接。
[0009] 例如,在本公开实施例提供的像素电路中,所述补偿电路包括第一晶体管和存储 电容,所述数据写入电路包括彼此串联的第二晶体管和第三晶体管,所述复位电路包括第 四晶体管,所述驱动电路包括第五晶体管,所述第一发光控制电路包括第六晶体管,所述第 二发光控制电路包括第七晶体管,所述发光电路包括有机发光二极管。
[0010] 例如,在本公开实施例提供的像素电路中,所述第一晶体管的源极与所述参考电 源端电连接,所述第一晶体管的栅极与所述扫描控制端电连接,所述第一晶体管的漏极与 第一节点电连接;所述第二晶体管的源极与所述数据信号端电连接,所述第二晶体管的栅 极与所述扫描控制端电连接,所述第二晶体管的漏极与所述第三晶体管的源极电连接;所 述第三晶体管的栅极与所述第三晶体管的漏极电连接,所述第三晶体管的漏极与第二节点 电连接;所述第四晶体管的源极与所述复位电源端电连接,所述第四晶体管的栅极与所述 复位控制端电连接,所述第四晶体管的漏极与所述第二节点电连接;所述第五晶体管的源 极与所述第一节点电连接,所述第五晶体管的栅极与所述第二节点电连接;所述第六晶体 管的源极与所述第一电源端电连接,所述第六晶体管的栅极与所述第一发光控制端电连 接,所述第六晶体管的漏极与所述第一节点电连接;所述存储电容的第一端与所述第一节 点电连接,所述存储电容的第二端与所述第二节点电连接;所述第七晶体管的源极与所述 第五晶体管的漏极电连接,所述第七晶体管的栅极与所述第二发光控制端电连接,所述有 机发光二极管的第一端与所述第七晶体管的漏极电连接,所述有机发光二极管的第二端与 所述第二电源端电连接;或者,所述有机发光二极管的第一端与所述第五晶体管的漏极电 连接,所述有机发光二极管的第二端与所述第七晶体管的源极电连接,所述第七晶体管的 栅极与所述第二发光控制端电连接,所述第七晶体管的漏极与所述第二电源端电连接。
[0011] 例如,在本公开实施例提供的像素电路中,所述第三晶体管的阈值电压与所述第 五晶体管的阈值电压相同。
[0012] 例如,在本公开实施例提供的像素电路中,所述第一晶体管、所述第二晶体管、所 述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管以及所述第七晶体管均 为薄膜晶体管。
[0013] 例如,在本公开实施例提供的像素电路中,所述第一晶体管、所述第二晶体管、所 述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管以及所述第七晶体管均 为P型晶体管。
[0014] 本公开的实施例还提供一种显示面板,其包括本公开任一实施例所述的像素电 路。
[0015] 本公开的实施例还提供一种像素电路的驱动方法,所述像素电路包括:发光电路, 用于在工作时发光;驱动电路,用于驱动所述发光电路;补偿电路,用于补偿所述驱动电路; 数据写入电路,用于向所述驱动电路写入数据;复位电路,用于将所述补偿电路和所述驱动 电路复位;第一发光控制电路,用于控制所述发光电路的工作和关断;第一电源端和第二电 源端,用于向所述发光电路提供发光电压;复位电源端,用于向所述复位电路提供复位电 压;参考电源端,用于向所述补偿电路提供补偿电压;扫描控制端,用于提供控制所述补偿 电路和所述数据写入电路的工作和关断的信号;数据信号端,用于向所述数据写入电路提 供数据信号;复位控制端,用于提供控制所述复位电路的工作和关断的信号;以及第一发光 控制端,用于提供控制所述第一发光控制电路的工作和关断的信号,所述驱动方法包括复 位阶段、阈值补偿及数据写入阶段、压降补偿及发光阶段。
[0016] 例如,在本公开实施例提供的驱动方法中,在所述复位阶段,所述复位控制端输出 有效信号,所述扫描控制端输出无效信号,所述第一发光控制端输出无效信号。
[0017] 例如,在本公开实施例提供的驱动方法中,在所述阈值补偿及数据写入阶段,所述 复位控制端输出无效信号,所述扫描控制端输出有效信号,所述第一发光控制端输出无效 信号。
[0018] 例如,在本公开实施例提供的驱动方法中,在所述压降补偿及发光阶段,所述复位 控制端输出无效信号,所述扫描控制端输出无效信号,所述第一发光控制端输出有效信号。
[0019] 本公开的实施例还提供一种像素电路的驱动方法,所述像素电路包括:发光电路, 用于在工作时发光;驱动电路,用于驱动所述发光电路;补偿电路,用于补偿所述驱动电路; 数据写入电路,用于向所述驱动电路写入数据;复位电路,用于将所述补偿电路和所述驱动 电路复位;第一发光控制电路,用于控制所述发光电路的工作和关断;第一电源端和第二电 源端,用于向所述发光电路提供发光电压;复位电源端,用于向所述复位电路提供复位电 压;参考电源端,用于向所述补偿电路提供补偿电压;扫描控制端,用于提供控制所述补偿 电路和所述数据写入电路的工作和关断的信号;数据信号端,用于向所述数据写入电路提 供数据信号;复位控制端,用于提供控制所述复位电路的工作和关断的信号;以及第一发光 控制端,用于提供控制所述第一发光控制电路的工作和关断的信号;第二发光控制电路,用 于控制所述发光电路的工作和关断;以及第二发光控制端,用于提供控制所述第二发光控 制电路的工作和关断的信号,所述驱动方法包括复位阶段、阈值补偿及数据写入阶段、压降 补偿及发光阶段。
[0020] 例如,在本公开实施例提供的驱动方法中,在所述复位阶段,所述复位控制端输出 有效信号,所述扫描控制端输出无效信号,所述第一发光控制端和所述第二发光控制端输 出无效信号。
[0021] 例如,在本公开实施例提供的驱动方法中,在所述阈值补偿及数据写入阶段,所述 复位控制端输出无效信号,所述扫描控制端输出有效信号,所述第一发光控制端和所述第 二发光控制端输出无效信号。
[0022] 例如,在本公开实施例提供的驱动方法中,在所述压降补偿及发光阶段,所述复位 控制端输出无效信号,所述扫描控制端输出无效信号,所述第一发光控制端和所述第二发 光控制端输出有效信号。
【附图说明】
[0023] 为了更清楚地说明本公开实施例的技术方案,下面将对实施例或相关技术描述中 所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些 实施例,并非对本公开的限制。
[0024] 图1是本公开实施例提供的一种像素电路的示意图之一;
[0025] 图2是本公开实施例提供的一种像素电路的示意图之二;
[0026] 图3A是本公开实施例提供的一种如图2所示的像素电路在复位阶段导通状态的示 意图;
[0027] 图3B是本公开实施例提供的一种如图2所示的像素电路在阈值补偿及数据写入阶 段导通状态的示意图;
[0028] 图3C是本公开实施例提供的一种如图2所示的像素电路在压降补偿及发光阶段导 通状态的示意图;
[0029]图4是本公开实施例提供的一种如图2所示的像素电路的驱动波形图;
[0030]图5是本公开实施例提供的一种像素电路的示意图之三;
[0031 ]图6是本公开实施例提供的一种像素电路的示意图之四;
[0032] 图7是本公开实施例提供的一种像素电路的示意图之五;
[0033] 图8是本公开实施例提供的一种像素电路的示意图之六;
[0034]图9是本公开实施例提供的一种如图7或图8所示的像素电路的驱动波形图;以及 [0035]图10是本公开实施例提供的一种显示面板的示意图。
【具体实施方式】
[0036] 下面将结合附图,对本公开实施例中的技术方案进行清楚、完整地描述参考在附 图中示出并在以下描述中详述的非限制性示例实施例,更加全面地说明本公开的示例实施 例和它们的多种特征及有利细节。应注意的是,图中示出的特征不是必须按照比例绘制。本 公开省略了已知材料、组件和工艺技术的描述,从而不使本公开的示例实施例模糊。所给出 的示例仅旨在有利于理解本公开示例实施例的实施,以及进一步使本领域技术人员能够实 施示例实施例。因而,这些示例不应被理解为对本公开的实施例的范围的限制。
[0037] 除非另外特别定义,本公开使用的技术术语或者科学术语应当为本公开所属领域 内具有一般技能的人士所理解的通常意义。本公开中使用的"第一"、"第二"以及类似的词 语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。此外,在本公开 各个实施例中,相同或类似的参考标号表示相同或类似的构件。
[0038] 在有机发光二极管(Organic Light-Emitting Diode,0LED)显示面板中,会存在 电阻压降(IR drop)现象,电阻压降是由于显示面板中导线的自身电阻分压造成的,即电流 经过显示面板中的导线时,根据欧姆定律,导线上会产生一定的电压降。因此,位于不同位 置的像素单元受到电阻压降影响的程度也不相同,这会导致显示面板显示不均匀。因此,需 要对OLED显示面板中的电阻压降进行补偿。
[0039]而且,在OLED显示面板中,各个像素单元中的驱动晶体管的阈值电压由于制备工 艺可能存在差异,而且由于例如温度变化的影响,驱动晶体管的阈值电压也会产生漂移的 现象。因此,各个驱动晶体管的阈值电压的不同也可能会导致显示面板显示不均匀。因此, 这样也导致需要对阈值电压进行补偿。
[0040]本公开的实施例提供一种像素电路、显示面板及驱动方法,可对显示面板进行电 阻压降和阈值电压补偿,提高了驱动电流的均匀性,进而提高了显示面板显示的均匀性。
[0041 ] 第一实施例
[0042] 例如,如图1所示,本公开的实施例提供一种像素电路10,包括:发光电路110,用于 在工作时发光;驱动电路120,用于驱动发光电路110;补偿电路130,用于补偿驱动电路120; 数据写入电路140,用于向驱动电路120写入数据;复位电路150,用于将补偿电路130和驱动 电路120复位;第一发光控制电路160,用于控制发光电路110的工作和关断;第一电源端 ELVDD和第二电源端ELVSS,用于向发光电路110提供发光电压;复位电源端Vini,用于向复 位电路150提供复位电压;参考电源端Vref,用于向补偿电路130提供补偿电压;扫描控制端 (Gate),用于提供控制补偿电路130和数据写入电路140的工作和关断的信号;数据信号端 (Data),用于向数据写入电路140提供数据信号;复位控制端(Reset),用于提供控制复位电 路150的工作和关断的信号;第一发光控制端EMl,用于提供控制第一发光控制电路160的工 作和关断的信号。
[0043] 例如,如图2所示,在本公开实施例提供的像素电路10的一个具体示例中,补偿电 路130包括彼此串联的第一晶体管T1和存储电容Cs t,数据写入电路140包括彼此串联的第 二晶体管T2和第三晶体管T3,复位电路150包括第四晶体管T4,驱动电路120包括第五晶体 管T5,第一发光控制电路160包括第六晶体管T6,发光电路110包括有机发光二极管(OLED)。
[0044] 需要说明的是,图2所示的像素电路10只是实现图1所示的像素电路10的一个示 例,本公开的实施例包括但不局限于图2所示的情形。
[0045] 例如,如图2所示,为方便描述,引入第一节点S和第二节点G,第一节点S和第二节 点G只是用于描述各元件之间的连接关系,并非一定要在像素电路10中设置例如焊点或焊 盘作为实际的节点。
[0046] 例如,如图2所示,在本公开实施例提供的像素电路10中,第一晶体管T1的源极与 参考电源端Vref电连接,第一晶体管Tl的栅极与扫描控制端Gate电连接,第一晶体管Tl的 漏极与第一节点S电连接;第二晶体管T2的源极与数据信号端Data电连接,第二晶体管T2的 栅极与扫描控制端Gate电连接,第二晶体管T2的漏极与第三晶体管T3的源极电连接;第三 晶体管T3的栅极与第三晶体管T3的漏极电连接,第三晶体管T3的漏极与第二节点G电连接; 第四晶体管T4的源极与复位电源端Vini电连接,第四晶体管T4的栅极与复位控制端Reset 电连接,第四晶体管T4的漏极与第二节点G电连接;第五晶体管T5的源极与第一节点S电连 接,第五晶体管T5的栅极与第二节点G电连接;第六晶体管T6的源极与第一电源端ELVDD电 连接,第六晶体管T6的栅极与第一发光控制端EMl电连接,第六晶体管T6的漏极与第一节点 S电连接;存储电容Cst的第一端与第一节点S电连接,存储电容Cst的第二端与第二节点G电 连接;OLED的第一端与第五晶体管T5的漏极电连接,OLED的第二端与第二电源端ELVSS电连 接。
[0047] 需要说明的是,在本公开的实施例中,晶体管的源极和漏极可以互换。
[0048] 例如,如图所示,OLED的第一端为阳极,OLED的第二端为阴极。根据第一电源端 ELVDD和第二电源端ELVSS电压的不同情况,OLED的第一端也可以为阴极,OLED的第二端也 可以为阳极,在此不做限定。
[0049]例如,第三晶体管T3的栅极与第三晶体管T3的漏极电连接,构成类似于一个二极 管的结构。
[0050]例如,在本公开实施例提供的像素电路中,第三晶体管T3的阈值电压与第五晶体 管T5的阈值电压相同。
[0051]例如,在本公开实施例提供的像素电路中,第一晶体管Tl、第二晶体管Τ2、第三晶 体管T3、第四晶体管T4、第五晶体管T5以及第六晶体管T6均为薄膜晶体管(Thin film transistor,TFT),但不限于此,例如也可以为其他场效应晶体管。
[0052]例如,在本公开实施例提供的像素电路中,第一晶体管Tl、第二晶体管T2、第三晶 体管T3、第四晶体管T4、第五晶体管T5以及第六晶体管T6均为P型晶体管。
[0053]需要说明的是,本公开的实施例包括但不仅限于第一晶体管T1、第二晶体管T2、第 三晶体管T3、第四晶体管T4、第五晶体管T5以及第六晶体管T6均为P型晶体管的情形。本公 开的实施例中,像素电路中的部分或者所有晶体管也可以为N型晶体管,并且可以根据实际 需要选择各个晶体管的类型,相应地对像素电路的结构和/或驱动方法进行相应的改变。
[0054] 例如,本公开的实施例还提供一种像素电路的驱动方法,以图2所示的像素电路进 行说明。图4是本公开实施例提供的一种如图2所示的像素电路的驱动波形图。如图4所示, 该驱动方法包括复位阶段tl、阈值补偿及数据写入阶段t2、压降补偿及发光阶段t3。
[0055] 例如,在本公开实施例提供的驱动方法中,在复位阶段tl,复位控制端Reset输出 有效信号,扫描控制端Gate输出无效信号,第一发光控制端EMl输出无效信号。
[0056] 例如,在本公开实施例提供的驱动方法中,在阈值补偿及数据写入阶段,复位控制 端Reset输出无效信号,扫描控制端Gate输出有效信号,第一发光控制端EMl输出无效信号。
[0057] 例如,在本公开实施例提供的驱动方法中,在压降补偿及发光阶段,复位控制端 Reset输出无效信号,扫描控制端Gate输出无效信号,第一发光控制端EMl输出有效信号。
[0058] 这里,"有效信号"是指加载在晶体管的栅极时能使晶体管开启的信号,即能使晶 体管的源极和漏极之间处于导通状态的信号,也就是说能使相应电路工作的信号。例如,当 晶体管为P型晶体管时,有效信号为低电平信号(即低于该晶体管阈值电压的信号);当晶体 管为N型晶体管时,有效信号为高电平信号(即高于该晶体管阈值电压的信号)。
[0059] 这里,"无效信号"是指加载在晶体管的栅极时能使晶体管关断的信号,即能使晶 体管的源极和漏极之间处于断路状态的信号,也就是说能使相应电路关断的信号。例如,当 晶体管为P型晶体管时,无效信号为高电平信号(即高于该晶体管阈值电压的信号);当晶体 管为N型晶体管时,无效信号为低电平信号(即低于该晶体管阈值电压的信号)。
[0060] 例如,参阅图3A和图4,在复位阶段tl,复位控制端Reset输出有效信号,从而使第 四晶体管T4导通;扫描控制端Gate输出无效信号,从而使第一晶体管Tl关断、第二晶体管T2 关断;第一发光控制端EMl输出无效信号,从而使第六晶体管T6关断。由于第四晶体管T4导 通,复位电源端Vini通过第四晶体管T4与第二节点G导通,使得第二节点G的电压等于复位 电源端提供的复位电压Vvini,即使得补偿电路130中存储电容Cst的第二端的电压为 Vvini,驱动电路120中第五晶体管T5栅极的电压为Vvini,也就是说,在复位阶段tl,复位电 路150将补偿电路130和驱动电路120复位。
[0061]例如,参阅图3B和图4,在阈值补偿及数据写入阶段t2,复位控制端Reset输出无效 信号,从而使第四晶体管T4关断;扫描控制端Gate输出有效信号,从而使第一晶体管Tl导 通、第二晶体管T2导通;第一发光控制端EMl输出无效信号,从而使第六晶体管T6关断。由于 第一晶体管Tl导通,参考电源端Vref通过第一晶体管Tl与第一节点S导通,使得第一节点S 的电压等于参考电源端提供的补偿电压Vvref,即使得补偿电路130中存储电容Cst的第一 端的电压为Vvref;由于第二晶体管T2导通,数据信号端Data通过第二晶体管T2和第三晶体 管Τ3与第二节点G连接,并且,由于第三晶体管Τ3的栅极和漏极电连接,第三晶体管Τ3相当 于一个二极管,因此,第二节点G的电压为数据信号端Data的电压Vdata加上第三晶体管Τ3 的阈值电压Vth,即补偿电路130中存储电容Cst的第二端的电压为Vdata+Vth,驱动电路120 中第五晶体管T5栅极的电压为Vdata+Vth。需要说明的是,由于上个阶段(复位阶段tl)第二 节点G的电压等于复位电源端提供的复位电压Vvini,需要满足Vvini-VtKVdata。这样,在 阈值补偿及数据写入阶段t2,数据写入电路140向驱动电路120写入了数据,同时进行了阈 值补偿。此时,存储电容Cst第二端和第一端之间的电压差为Vdata+Vth-Vvref。例如,当第 五晶体管T5的阈值电压与第三晶体管T3的阈值电压相等均为Vth,这样,第五晶体管T5栅极 的电压为Vdata+Vth,当多个像素电路中第五晶体管T5(即驱动晶体管)的阈值电压不同或 阈值电压漂移时,驱动晶体管的栅极电压为驱动晶体管的阈值电压与数据信号端Data的电 压Vdata之和,也就是说,在补偿了驱动晶体管的阈值电压的基础上叠加了数据信号端Data 的电压Vdata,相比于第五晶体管T5的阈值电压与第三晶体管T3的阈值电压不相等的情形, 阈值补偿的效果更好。
[0062]例如,参阅图3C和图4,在压降补偿及发光阶段t3,复位控制端Reset输出无效信 号,从而使第四晶体管T4关断;扫描控制端Gate输出无效信号,从而使第一晶体管Tl关断、 第二晶体管T2关断;第一发光控制端EMl输出有效信号,从而使第六晶体管T6导通。第一电 源端ELVDD、第六晶体管T6、第五晶体管T5、0LED和第二电源端ELVSS形成通路,在第一电源 端ELVDD和第二电源端ELVSS向发光电路110中OLED提供的发光电压(第一电源端ELVDD提供 第一发光电压VelvdcU第二电源端ELVSS提供第二发光电压Velvss)的作用下,以及驱动电 路120中第五晶体管T5的驱动下,发光电路110中的OLED发光。由于第六晶体管T6导通,第一 电源端ELVDD通过第六晶体管T6与第一节点S导通,使得第一节点S的电压变为第一电源端 ELVDD提供的第一发光电压VelvdcU即存储电容Cst第一端的电压为VelvdcU第五晶体管T5 源极的电压为VelvdcL由于存储电容Cst的自举效应,即存储电容Cst存储的电荷没有发生 变化时,其第一端电压的变化会引起第二端电压的变化,且第二端与第一端的电压差不变, 存储电容Cst第二端的电压变化为第一端的电压Velvdd加上上一阶段(阈值补偿及数据写 入阶段t2)中存储电容Cst第二端和第一端之间的电压差为Vdata+Vth-Vvref,也就是说,此 时,第二节点G的电压为Velvdd+Vdata+Vth-Vvref,第五晶体管T5栅极的电压为Velvdd+ Vdata+Vth-Vvref。此时,第五晶体管T5的栅源电压Vgs(即第五晶体管T5栅极电压与源极电 压之差)为如下等式:
[0063] Vgs=Velvdd+Vdata+Vth-Vvref-VeIvdd=Vdata+Vth-Vvref
[0064] 在正常工作时,OLED处于饱和区,流过OLED的驱动电流Ioled满足如下等式: W ,
[0065] Iokd - 0.5,UllCox-j-(y〇s - Vthy
[0066] 其中,μη为第五晶体管T5的沟道迀移率,Cox为第五晶体管T5单位面积的沟道电 容,W和L分别为第五晶体管Τ5的沟道宽度和沟道长度。
[0067]根据之前的计算,
[0068] Vgs-Vth = Vdata+Vth-Vvref-Vth = Vdata-Vvref
[0069] 因此,
[0070] Ioled - 0.5μ^'οχ---(Vgs - Vthy - 0.5μ^Cox --- (Vdata - VvrefY
[0071] 由上式可知,流过OLED的驱动电流Ioled与第五晶体管Τ5的阈值电压Vth、第一电 源端ELVDD提供第一发光电压Velvdd以及第二电源端ELVSS提供第二发光电压Velvss均无 关;仅与数据信号端Data的电压Vdata以及参考电源端Vref提供的补偿电压Vvref有关,只 要数据信号端Data的电压Vdata与参考电源端提供的补偿电压Vvref之差恒定,则流过OLED 的驱动电流Ioled就恒定。因此,实现了对阈值电压以及电阻压降的补偿,提高了驱动电流 的均匀性,进而提高了显示面板显示的均匀性。
[0072] 例如,在本公开的实施例中,第一电源端ELVDD提供第一发光电压VelvdcU第二电 源端ELVSS提供第二发光电压Velvss、参考电源端Vref提供的补偿电压Vvref以及复位电源 端Vini提供的复位电压均为恒定电压。
[0073] 例如,在本公开的实施例的一个示例中,Ve Ivdd = 8V,Ve Ivss =-IV,Vvref = 4V, Vvini = _3V,Vdata = 3V,Cst = O. 35PF。
[0074] 第二实施例
[0075] 如图5所示,与第一实施例的区别之处在于,本实施例提供的像素电路10,还包括: 第二发光控制电路170,用于控制发光电路110的工作和关断;第二发光控制端EM2,用于提 供控制第二发光控制电路170的工作和关断的信号。
[0076] 例如,如图6所示,在本公开实施例提供的像素电路10中,补偿电路包括第一晶体 管Tl和存储电容Cst,数据写入电路140包括彼此串联的第二晶体管T2和第三晶体管T3,复 位电路150包括第四晶体管T4,驱动电路120包括第五晶体管T5,第一发光控制电路160包括 第六晶体管T6,第二发光控制电路170包括第七晶体管T7,发光电路包括0LED。
[0077] 例如,第二发光控制电路170和第二发光控制端EM2可以避免驱动电路120中的 OLED在发光时间段之外可能发生的微亮现象而导致的显示效果变差。
[0078] 例如,如图7所示,在本公开实施例提供的像素电路10中,第一发光控制端EMl和第 二发光控制端EM2彼此电连接。例如,第一发光控制端EMl和第二发光控制端EM2均连接至发 光控制端EM。
[0079] 例如,如图7、图8所示,在本公开实施例提供的像素电路10中,第一晶体管Tl的源 极与参考电源端Vref电连接,第一晶体管Tl的栅极与扫描控制端Gate电连接,第一晶体管 Tl的漏极与第一节点S电连接;第二晶体管T2的源极与数据信号端Data电连接,第二晶体管 T2的栅极与扫描控制端Gate电连接,第二晶体管T2的漏极与第三晶体管T3的源极电连接; 第三晶体管T3的栅极与第三晶体管T3的漏极电连接,第三晶体管T3的漏极与第二节点G电 连接;第四晶体管T4的源极与复位电源端Vini电连接,第四晶体管T4的栅极与复位控制端 Reset电连接,第四晶体管T4的漏极与第二节点G电连接;第五晶体管T5的源极与第一节点S 电连接,第五晶体管T5的栅极与第二节点G电连接;第六晶体管T6的源极与第一电源端 ELVDD电连接,第六晶体管T6的栅极与第一发光控制端EMl电连接,第六晶体管T6的漏极与 第一节点S电连接;存储电容Cst的第一端与第一节点S电连接,存储电容Cst的第二端与第 二节点G电连接;如图7所示,第七晶体管T7的源极与第五晶体管T5的漏极电连接,第七晶体 管T7的栅极与第二发光控制端EM2电连接,OLED的第一端与第七晶体管T7的漏极电连接, OLED的第二端与第二电源端ELVSS电连接;或者,如图8所示,OLED的第一端与第五晶体管T5 的漏极电连接,OLED的第二端与第七晶体管T7的源极电连接,第七晶体管T7的栅极与第二 发光控制端ΕΜ2电连接,第七晶体管Τ7的漏极与第二电源端ELVSS电连接。也就是说,OLED和 第七晶体管Τ7的位置可以互换,在此不做限定。
[0080]例如,在本公开实施例提供的像素电路中,第三晶体管Τ3的阈值电压与第五晶体 管Τ5的阈值电压相同。
[0081 ]例如,在本公开实施例提供的像素电路中,第一晶体管Tl、第二晶体管Τ2、第三晶 体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6以及第七晶体管T7均为薄膜晶体管或 其他类型的场效应晶体管。
[0082]例如,在本公开实施例提供的像素电路中,第一晶体管Tl、第二晶体管T2、第三晶 体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6以及第七晶体管T7均为P型晶体管。 [0083]需要说明的是,本公开的实施例包括但不仅限于第一晶体管T1、第二晶体管T2、第 三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6以及第七晶体管T7均为P型晶体 管的情形,像素电路中的部分或者所有晶体管也可以为N型晶体管,并且可以根据实际需要 选择各个晶体管的类型,相应地对像素电路的结构和/或驱动方法进行相应的改变。
[0084] 本公开的实施例还提供一种像素电路的驱动方法,以图7所示的像素电路进行说 明,图9是本公开实施例提供的一种如图7或图8所示的像素电路的驱动波形图,如图9所示, 该驱动方法包括复位阶段tl、阈值补偿及数据写入阶段t2、压降补偿及发光阶段t3。
[0085] 例如,在本公开实施例提供的驱动方法中,在复位阶段,复位控制端Reset输出有 效信号,扫描控制端Gate输出无效信号,第一发光控制端EMl和第二发光控制端EM2输出无 效信号,即发光控制端EM输出无效信号。
[0086] 例如,在本公开实施例提供的驱动方法中,在阈值补偿及数据写入阶段,复位控制 端Reset输出无效信号,扫描控制端Gate输出有效信号,第一发光控制端EMl和第二发光控 制端EM2输出无效信号,即发光控制端EM输出无效信号。
[0087] 例如,在本公开实施例提供的驱动方法中,在压降补偿及发光阶段,复位控制端 Reset输出无效信号,扫描控制端Gate输出无效信号,第一发光控制端EMl和第二发光控制 端EM2输出有效信号,即发光控制端EM输出有效信号。
[0088] 关于有效信号和无效信号的含义请参照第一实施例中的描述,在此不再赘述。
[0089] 例如,参阅图7和图9,在复位阶段tl,复位控制端Reset输出有效信号,从而使第四 晶体管T4导通;扫描控制端Gate输出无效信号,从而使第一晶体管Tl关断、第二晶体管T2关 断;发光控制端EM输出无效信号,从而使第六晶体管T6关断、第七晶体管T7关断。由于第四 晶体管T4导通,复位电源端Vini通过第四晶体管T4与第二节点G导通,使得第二节点G的电 压等于复位电源端提供的复位电压Vvini,即使得补偿电路130中存储电容Cst的第二端的 电压为Vvini,驱动电路120中第五晶体管T5栅极的电压为Vvini,也就是说,在复位阶段tl, 复位电路150将补偿电路130和驱动电路120复位。由于第七晶体管T7关断,避免了可能由于 流过第五晶体管T5的漏电流造成的OLED微亮现象。
[0090] 例如,在阈值补偿及数据写入阶段t2,复位控制端Reset输出无效信号,从而使第 四晶体管T4关断;扫描控制端Gate输出有效信号,从而使第一晶体管Tl导通、第二晶体管T2 导通;发光控制端EM输出无效信号,从而使第六晶体管T6关断、第七晶体管T7关断。由于第 一晶体管Tl导通,参考电源端Vref通过第一晶体管Tl与第一节点S导通,使得第一节点S的 电压等于参考电源端提供的补偿电压Vvref,即使得补偿电路130中存储电容Cst的第一端 的电压为Vvref;由于第二晶体管T2导通,数据信号端Data通过第二晶体管T2和第三晶体管 T3与第二节点G连接,并且,由于第三晶体管T3的栅极和漏极电连接,第三晶体管T3相当于 一个二极管,因此,第二节点G的电压为数据信号端Data的电压Vdata加上第三晶体管T3的 阈值电压Vth,即补偿电路130中存储电容Cst的第二端的电压为Vdata+Vth,驱动电路120中 第五晶体管T5栅极的电压为Vdata+Vth。需要说明的是,由于上个阶段(复位阶段tl)第二节 点G的电压等于复位电源端提供的复位电压Vvini,需要满足Vvini-Vth〈Vdata。这样,在阈 值补偿及数据写入阶段t2,数据写入电路140向驱动电路120写入了数据,同时进行了阈值 补偿。此时,存储电容Cst第二端和第一端之间的电压差为Vdata+Vth-Vvref。例如,当第五 晶体管T5的阈值电压与第三晶体管T3的阈值电压相等均为Vth,此时,阈值补偿的效果更 好。由于第七晶体管T7关断,避免了可能由于流过第五晶体管T5的漏电流造成的OLED微亮 现象。
[0091] 例如,在压降补偿及发光阶段t3,复位控制端Reset输出无效信号,从而使第四晶 体管T4关断;扫描控制端Gate输出无效信号,从而使第一晶体管Tl关断、第二晶体管T2关 断;发光控制端EM输出有效信号,从而使第六晶体管T6导通、第七晶体管导通。第一电源端 ELVDD、第六晶体管T6、第五晶体管T5、第七晶体管T7、OLED和第二电源端ELVSS形成通路,在 第一电源端ELVDD和第二电源端ELVSS向发光电路110中OLED提供的发光电压(第一电源端 ELVDD提供第一发光电压VelvdcU第二电源端ELVSS提供第二发光电压Velvss)的作用下,以 及驱动电路120中第五晶体管T5的驱动下,发光电路110中的OLED发光。由于第六晶体管T6 导通,第一电源端ELVDD通过第六晶体管T6与第一节点S导通,使得第一节点S的电压变为第 一电源端ELVDD提供的第一发光电压VelvdcU即存储电容Cst第一端的电压为VelvdcU第五 晶体管T5源极的电压为VelvdcL由于存储电容Cst的自举效应,即存储电容Cst存储的电荷 没有发生变化时,其第一端电压的变化会引起第二端电压的变化,且第二端与第一端的电 压差不变,存储电容Cst第二端的电压变化为第一端的电压Velvdd加上上一阶段(阈值补偿 及数据写入阶段t2)中存储电容Cst第二端和第一端之间的电压差为Vdata+Vth-Vvref,也 就是说,第二节点G的电压为Velvdd+Vdata+Vth-Vvref,第五晶体管T5栅极的电压为Velvdd +Vdata+Vth-Vvref。此时,第五晶体管T5的栅源电压Vgs(即第五晶体管T5栅极电压与源极 电压之差)为下面的等式:
[0092]
[0093] 在正常工作时,OLED处于饱和区,流过OLED的驱动电流Ioled满足下面的等式:
[0094]
[0095] 其中,μη为第五晶体管T5的沟道迀移率,Cox为第五晶体管T5单位面积的沟道电 容,W和L分别为第五晶体管Τ5的沟道宽度和沟道长度。
[0096]根据之前的计算,
[0097] Vgs-Vth = Vdata+Vth-Vvref-Vth = Vdata-Vvref
[0098] 因此,
[0099]
[0100] 由上式可知,流过OLED的驱动电流Ioled与第五晶体管T5的阈值电压Vth、第一电 源端ELVDD提供第一发光电压Velvdd以及第二电源端ELVSS提供第二发光电压Velvss均无 关;仅与数据信号端Data的电压Vdata以及参考电源端提供的补偿电压Vvref有关,只要数 据信号端Data的电压Vdata与参考电源端提供的补偿电压Vvref之差恒定,则流过OLED的驱 动电流Ioled就恒定。因此,实现了对阈值电压以及电阻压降的补偿,提高了驱动电流的均 匀性,进而提高了显示面板显示的均匀性。
[0101] 需要说明的是,第二实施例与第一实施例相同的部分可参照第一实施例中的相关 描述,在此不再赘述。
[0102] 第三实施例
[0103] 例如,如图10所示,本公开的实施例还提供一种显示面板1,包括本公开任一实施 例所述的像素电路10以及驱动装置20。
[0104] 例如,显示面板1可以包括多个呈矩阵排布的像素电路10。
[0105]例如,本公开的实施例提供的显示面板1还包括驱动装置20,该驱动装置20可以集 成在显示面板1的电路中,也可以将单独制备的驱动装置(例如驱动IC)安装在显示面板1的 基板上。例如,该驱动装置可以是专用的硬件器件,用来实现本公开任一实施例所述的驱动 方法。例如,该驱动装置被配置为能够产生本公开任一实施例所述的驱动方法中复位阶段 tl、阈值补偿及数据写入阶段t2、压降补偿及发光阶段t3的驱动波形。例如,所述专用的硬 件器件可以是?1(:、??6六^51(:、05?或其他可编程的逻辑控制器件。又例如,该驱动装置可以 是一个电路板或多个电路板的组合,用于实现如上所述的驱动方法。在本公开的实施例中, 该一个电路板或多个电路板的组合可以包括:(1)一个或多个处理器;(2)与处理器相连接 的一个或多个非暂时的计算机可读的存储器;和/或(3)存储在存储器中的固件。
[0106] 例如,本公开实施例提供的显示面板可以用于手机、平板电脑、电视机、显示器、笔 记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
[0107] 本公开的实施例提供一种像素电路、显示面板及驱动方法,可对显示面板进行电 阻压降和阈值电压补偿,提高了驱动电流的均匀性,进而提高了显示面板显示的均匀性。
[0108] 虽然上文中已经用一般性说明及【具体实施方式】,对本公开作了详尽的描述,但在 本公开实施例基础上,可以对之作一些修改或改进,这对本领域技术人员而言是显而易见 的。因此,在不偏离本公开精神的基础上所做的这些修改或改进,均属于本公开要求保护的 范围。
【主权项】
1. 一种像素电路,包括: 发光电路,用于在工作时发光; 驱动电路,用于驱动所述发光电路; 补偿电路,用于补偿所述驱动电路; 数据写入电路,用于向所述驱动电路写入数据; 复位电路,用于将所述补偿电路和所述驱动电路复位; 第一发光控制电路,用于控制所述发光电路的工作和关断; 第一电源端和第二电源端,用于向所述发光电路提供发光电压; 复位电源端,用于向所述复位电路提供复位电压; 参考电源端,用于向所述补偿电路提供补偿电压; 扫描控制端,用于提供控制所述补偿电路和所述数据写入电路的工作和关断的信号; 数据信号端,用于向所述数据写入电路提供数据信号; 复位控制端,用于提供控制所述复位电路的工作和关断的信号;以及 第一发光控制端,用于提供控制所述第一发光控制电路的工作和关断的信号。2. 根据权利要求1所述的像素电路,其中, 所述补偿电路包括彼此串联的第一晶体管和存储电容, 所述数据写入电路包括彼此串联的第二晶体管和第三晶体管, 所述复位电路包括第四晶体管, 所述驱动电路包括第五晶体管, 所述第一发光控制电路包括第六晶体管, 所述发光电路包括有机发光二极管。3. 根据权利要求2所述的像素电路,其中, 所述第一晶体管的源极与所述参考电源端电连接,所述第一晶体管的栅极与所述扫描 控制端电连接,所述第一晶体管的漏极与第一节点电连接; 所述第二晶体管的源极与所述数据信号端电连接,所述第二晶体管的栅极与所述扫描 控制端电连接,所述第二晶体管的漏极与所述第三晶体管的源极电连接; 所述第三晶体管的栅极与所述第三晶体管的漏极电连接,所述第三晶体管的漏极与第 二节点电连接; 所述第四晶体管的源极与所述复位电源端电连接,所述第四晶体管的栅极与所述复位 控制端电连接,所述第四晶体管的漏极与所述第二节点电连接; 所述第五晶体管的源极与所述第一节点电连接,所述第五晶体管的栅极与所述第二节 点电连接; 所述第六晶体管的源极与所述第一电源端电连接,所述第六晶体管的栅极与所述第一 发光控制端电连接,所述第六晶体管的漏极与所述第一节点电连接; 所述存储电容的第一端与所述第一节点电连接,所述存储电容的第二端与所述第二节 点电连接; 所述有机发光二极管的第一端与所述第五晶体管的漏极电连接,所述有机发光二极管 的第二端与所述第二电源端电连接。4. 根据权利要求1所述的像素电路,还包括: 第二发光控制电路,用于控制所述发光电路的工作和关断;以及 第二发光控制端,用于提供控制所述第二发光控制电路的工作和关断的信号。5. 根据权利要求4所述的像素电路,其中,所述第一发光控制端和所述第二发光控制端 彼此电连接。6. 根据权利要求4所述的像素电路,其中, 所述补偿电路包括第一晶体管和存储电容, 所述数据写入电路包括彼此串联的第二晶体管和第三晶体管, 所述复位电路包括第四晶体管, 所述驱动电路包括第五晶体管, 所述第一发光控制电路包括第六晶体管, 所述第二发光控制电路包括第七晶体管,所述发光电路包括有机发光二极管。7. 根据权利要求6所述的像素电路,其中, 所述第一晶体管的源极与所述参考电源端电连接,所述第一晶体管的栅极与所述扫描 控制端电连接,所述第一晶体管的漏极与第一节点电连接; 所述第二晶体管的源极与所述数据信号端电连接,所述第二晶体管的栅极与所述扫描 控制端电连接,所述第二晶体管的漏极与所述第三晶体管的源极电连接; 所述第三晶体管的栅极与所述第三晶体管的漏极电连接,所述第三晶体管的漏极与第 二节点电连接; 所述第四晶体管的源极与所述复位电源端电连接,所述第四晶体管的栅极与所述复位 控制端电连接,所述第四晶体管的漏极与所述第二节点电连接; 所述第五晶体管的源极与所述第一节点电连接,所述第五晶体管的栅极与所述第二节 点电连接; 所述第六晶体管的源极与所述第一电源端电连接,所述第六晶体管的栅极与所述第一 发光控制端电连接,所述第六晶体管的漏极与所述第一节点电连接; 所述存储电容的第一端与所述第一节点电连接,所述存储电容的第二端与所述第二节 点电连接; 所述第七晶体管的源极与所述第五晶体管的漏极电连接,所述第七晶体管的栅极与所 述第二发光控制端电连接,所述有机发光二极管的第一端与所述第七晶体管的漏极电连 接,所述有机发光二极管的第二端与所述第二电源端电连接;或者,所述有机发光二极管的 第一端与所述第五晶体管的漏极电连接,所述有机发光二极管的第二端与所述第七晶体管 的源极电连接,所述第七晶体管的栅极与所述第二发光控制端电连接,所述第七晶体管的 漏极与所述第二电源端电连接。8. 根据权利要求2、3、6、7任一项所述的像素电路,其中,所述第三晶体管的阈值电压与 所述第五晶体管的阈值电压相同。9. 根据权利要求6或7所述的像素电路,其中,所述第一晶体管、所述第二晶体管、所述 第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管以及所述第七晶体管均为 薄膜晶体管。10. 根据权利要求6或7所述的像素电路,其中,所述第一晶体管、所述第二晶体管、所述 第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管以及所述第七晶体管均为 P型晶体管。11. 一种显示面板,包括权利要求1-10任一项所述的像素电路。12. -种如权利要求1-3任一项所述的像素电路的驱动方法,包括复位阶段、阈值补偿 及数据写入阶段、压降补偿及发光阶段。13. 根据权利要求12所述的驱动方法,其中,在所述复位阶段,所述复位控制端输出有 效信号,所述扫描控制端输出无效信号,所述第一发光控制端输出无效信号。14. 根据权利要求12所述的驱动方法,其中,在所述阈值补偿及数据写入阶段,所述复 位控制端输出无效信号,所述扫描控制端输出有效信号,所述第一发光控制端输出无效信 号。15. 根据权利要求12所述的驱动方法,其中,在所述压降补偿及发光阶段,所述复位控 制端输出无效信号,所述扫描控制端输出无效信号,所述第一发光控制端输出有效信号。16. -种如权利要求4-10任一项所述的像素电路的驱动方法,包括复位阶段、阈值补偿 及数据写入阶段、压降补偿及发光阶段。17. 根据权利要求16所述的驱动方法,其中,在所述复位阶段,所述复位控制端输出有 效信号,所述扫描控制端输出无效信号,所述第一发光控制端和所述第二发光控制端输出 无效信号。18. 根据权利要求16所述的驱动方法,其中,在所述阈值补偿及数据写入阶段,所述复 位控制端输出无效信号,所述扫描控制端输出有效信号,所述第一发光控制端和所述第二 发光控制端输出无效信号。19. 根据权利要求16所述的驱动方法,其中,在所述压降补偿及发光阶段,所述复位控 制端输出无效信号,所述扫描控制端输出无效信号,所述第一发光控制端和所述第二发光 控制端输出有效信号。
【文档编号】G09G3/3208GK105845081SQ201610407475
【公开日】2016年8月10日
【申请日】2016年6月12日
【发明人】董甜
【申请人】京东方科技集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1