移位寄存器单元、驱动方法、栅极驱动电路及显示装置的制造方法

文档序号:10513439阅读:425来源:国知局
移位寄存器单元、驱动方法、栅极驱动电路及显示装置的制造方法
【专利摘要】本发明公开了一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置,属于显示技术领域。该移位寄存器单元包括:输入模块、复位模块、第一下拉控制模块和N个输出模块,该输入模块和该复位模块能够控制上拉结点的电位,该第一下拉控制模块能够控制第一下拉节点的电位,每个输出模块能够在上拉结点和第一下拉节点的控制下,向信号输出端输出对应的时钟信号,该移位寄存器单元能够分别通过该N个输出模块输出的信号驱动N行像素单元。相比于相关技术中每个移位寄存器单元只能驱动一行像素单元,本发明提供的移位寄存器单元能够减少栅极驱动电路中所需使用的移位寄存器单元的个数,进而减少了栅极驱动电路所占的版图面积。本发明用于显示图像。
【专利说明】
移位寄存器单元、驱动方法、栅极驱动电路及显示装置
技术领域
[0001] 本发明涉及显示技术领域,特别涉及一种移位寄存器单元、驱动方法、栅极驱动电 路及显示装置。
【背景技术】
[0002] 显示装置在显示图像时,需要利用栅极驱动电路(英文:Gate Driver on Array; 简称:GOA)对像素单元进行扫描,栅极驱动电路(也称移位寄存器)包括多个移位寄存器单 元,每个移位寄存器单元对应一行像素单元,由多个移位寄存器单元实现对显示装置的像 素单元的逐行扫描驱动,以显示图像。
[0003] 但随着显示装置中像素数目的提高,栅极驱动电路在一帧时间内所需扫描的行数 增加,以及对超窄边框显示装置的需求,这就要求移位寄存器单元的版图面积要更小。相关 技术中有一种移位寄存器单元,它通常通过多个晶体管和电容器来控制电路输出信号的电 位的尚低。
[0004] 但是,相关技术中每个移位寄存器单元所包括的元件较多,使得栅极驱动电路在 显示装置中所占用的版图面积较大。

【发明内容】

[0005] 为了解决相关技术中栅极驱动电路占用版图面积较大的问题,本发明提供了一种 移位寄存器单元、驱动方法、栅极驱动电路及显示装置。所述技术方案如下:
[0006] 第一方面,提供了 一种移位寄存器单元,所述移位寄存器单元包括:
[0007] 输入模块、复位模块、第一下拉控制模块和N个输出模块,所述移位寄存器单元能 够分别通过所述N个输出模块输出的信号驱动N行像素单元,所述N为大于或等于2的整数;
[0008] 所述输入模块分别与输入信号端和上拉节点连接,用于在来自所述输入信号端的 输入信号的控制下,控制所述上拉节点的电位;
[0009] 所述复位模块分别与复位信号端、第一参考信号端和所述上拉节点连接,用于在 来自所述复位信号端的复位信号和来自所述第一参考信号端的第一参考信号的控制下,控 制所述上拉节点的电位;
[0010]所述第一下拉控制模块分别与第一控制信号端、所述第一参考信号端、所述上拉 节点和第一下拉节点连接,用于在来自所述第一控制信号端的第一控制信号、所述第一参 考信号和所述上拉节点的控制下,控制所述第一下拉节点的电位;
[0011] 所述N个输出模块中,第i个输出模块分别与N个时钟信号端中第i时钟信号端、第 二参考信号端、所述上拉节点和所述第一下拉节点连接,所述第i个输出模块用于在所述上 拉节点和所述第一下拉节点的控制下,向信号输出端输出来自所述第二参考信号端的第二 参考信号或者来自所述第i时钟信号端的第i时钟信号。
[0012] 可选的,所述移位寄存器单元还包括:第二下拉控制模块;
[0013] 所述第二下拉控制模块分别与第二控制信号端、所述第一参考信号端、所述上拉 节点和第二下拉节点连接,用于在来自所述第二控制信号端的第二控制信号、所述第一参 考信号和所述上拉节点的控制下,控制所述第二下拉节点的电位;
[0014] 所述第i个输出模块还与所述第二下拉节点连接,所述第i个输出模块用于在所述 上拉节点、所述第一下拉节点和所述第二下拉节点的控制下,向所述第i个输出模块的信号 输出端输出来自所述第二参考信号端的第二参考信号或者来自所述第i时钟信号端的第i 时钟信号。
[0015] 可选的,每个所述输出模块包括两个输出端,所述两个输出端包括信号输出端和 移位输出端,且每个所述输出模块还与所述第一参考信号端连接;
[0016] 所述第i个输出模块还用于在所述上拉节点、所述第一下拉节点和所述第二下拉 节点的控制下,向所述第i个输出模块的移位输出端输出所述第一参考信号或者所述第i时 钟信号。
[0017] 可选的,所述输入模块,包括:第一晶体管;
[0018] 所述第一晶体管的栅极与所述输入信号端连接,第一极与所述输入信号端连接, 第二极与所述上拉节点连接;
[0019] 所述复位模块,包括:第二晶体管、第三晶体管和第四晶体管;
[0020] 所述第二晶体管的栅极与所述复位信号端连接,第一极与所述第一参考信号端连 接,第二极与所述上拉节点连接;
[0021] 所述第三晶体管的栅极与所述第一下拉节点连接,第一极与所述第一参考信号端 连接,第二极与所述上拉节点连接;
[0022] 所述第四晶体管的栅极与所述第二下拉节点连接,第一极与所述第一参考信号端 连接,第二极与所述上拉节点连接;
[0023] 所述第一下拉控制模块,包括:第五晶体管、第六晶体管、第七晶体管和第八晶体 管;
[0024] 所述第五晶体管的栅极与所述第一控制信号端连接,第一极与所述第一控制信号 端连接,第二极与所述第六晶体管的栅极连接;
[0025] 所述第六晶体管的第一极与所述第一控制信号端连接,第二极与所述第一下拉节 点连接;
[0026] 所述第七晶体管的栅极与所述上拉节点连接,第一极与所述第一参考信号端连 接,第二极与所述第六晶体管的栅极连接;
[0027] 所述第八晶体管的栅极与所述上拉节点连接,第一极与所述第一参考信号端连 接,第二极与所述第一下拉节点连接;
[0028] 所述第i个输出模块,包括:第九晶体管、第十晶体管和第十一晶体管;
[0029] 所述第九晶体管的栅极与所述上拉节点连接,所述第九晶体管的第一极与所述第 i时钟信号端连接,所述第九晶体管的第二极与所述第i个输出模块的信号输出端连接;
[0030] 所述第十晶体管的栅极与所述第二下拉节点连接,第一极与所述第二参考信号端 连接,第二极与所述第i个输出模块的信号输出端连接;
[0031] 所述第十一晶体管的栅极与所述第一下拉节点连接,第一极与所述第二参考信号 端连接,第二极与所述第i个输出模块的信号输出端连接。
[0032] 可选的,所述第二下拉控制模块,包括:第十二晶体管、第十三晶体管、第十四晶体 管和第十五晶体管;
[0033]所述第十二晶体管的栅极和第一极与所述第二控制信号端连接,第二极与所述第 十三晶体管的栅极连接,所述第十三晶体管的第一极与所述第二控制信号端连接,第二极 与所述第二下拉节点连接;
[0034]所述第十四晶体管的栅极与所述上拉节点连接,第一极与所述第一参考信号端连 接,第二极与所述第十三晶体管的栅极连接;
[0035] 所述第十五晶体管的栅极与所述上拉节点连接,第一极与所述第一参考信号端连 接,第二极与所述第二下拉节点连接。
[0036] 可选的,所述第i个输出模块,还包括:第十六晶体管、第十七晶体管和第十八晶体 管;
[0037] 所述第十六晶体管的栅极与所述上拉节点连接,第一极与所述第i时钟信号端连 接,第二极与所述第i个输出模块的移位输出端连接;
[0038] 所述第十七晶体管的栅极与所述第二下拉节点连接,第一极与所述第一参考信号 端连接,第二极与所述第i个输出模块的移位输出端连接;
[0039]所述第十八晶体管的栅极与所述第一下拉节点连接,第一极与所述第一参考信号 端连接,第二极与所述第i个输出模块的移位输出端连接。
[0040] 第二方面,提供了一种移位寄存器单元的驱动方法,所述方法用于驱动第一方面 所述的移位寄存器单元,所述移位寄存器单元单元包括:输入模块、复位模块、第一下拉控 制模块和N个输出模块,所述方法包括:启动阶段、N个输出阶段、复位阶段和保持阶段;
[0041] 所述启动阶段中,输入信号端输入的输入信号为第一电位,所述输入模块控制所 述上拉节点的电位为第一电位;
[0042] 所述N个输出阶段的第i输出阶段中,N个时钟信号端中第i时钟信号端输入的第i 时钟信号为第一电位,所述上拉节点保持第一电位,控制所述第i个输出模块向信号输出端 输出所述第i时钟信号,所述i为大于〇且小于等于N的整数;
[0043]所述复位阶段中,所述上拉节点保持第一电位,所述N个时钟信号端中每个时钟信 号端输入的时钟信号均为第二电位,控制所述N个输出模块中每个输出模块分别向对应的 信号输出端输出处于第二电位的时钟信号。
[0044] 所述保持阶段中,复位信号端输入的复位信号为第一电位,第一控制信号端输入 的第一控制信号为第一电位,所述复位模块控制所述上拉节点的电位为第二电位,所述第 一下拉控制模块控制第一下拉节点的电位为第一电位,在所述上拉节点和所述第一下拉节 点的控制下,所述N个输出模块中每个输出模块分别向对应的信号输出端输出来自第二参 考信号端的第二参考信号。
[0045] 可选的,所述移位寄存器单元还包括:第二下拉控制模块;所述保持阶段中,第二 控制信号端输入的第二控制信号为第一电位,所述第二下拉控制模块控制第二下拉节点的 电位为第一电位,在所述上拉节点、所述第一下拉节点和所述第二下拉节点的控制下,所述 N个输出模块中每个输出模块分别向对应的信号输出端输出所述第二参考信号。
[0046] 可选的,每个所述输出模块包括两个输出端,所述两个输出端包括信号输出端和 移位输出端,且每个所述输出模块还与所述第一参考信号端连接;
[0047] 所述第i输出阶段中,在所述上拉节点的控制下,所述第i个输出模块还会向所述 第i个输出模块的移位输出端输出所述第i时钟信号;
[0048] 所述保持阶段中,在所述上拉节点、所述第一下拉节点和所述第二下拉节点的控 制下,所述N个输出模块中每个输出模块分别向对应的移位输出端输出来自所述第一参考 信号端的第一参考信号。
[0049] 第三方面,提供一种栅极驱动电路,所述栅极驱动电路包括Μ个级联的如权利要求 1至6任一所述的移位寄存器单元,每个所述移位寄存器单元包括Ν个输出模块,每个所述移 位寄存器单元用于驱动Ν行像素单元,所述Μ和Ν均为大于等于2的整数。
[0050] 可选的,每个所述移位寄存器单元包括第一输出模块和第二输出模块,每个所述 输出模块包括两个输出端,所述两个输出端包括信号输出端和移位输出端;
[0051] 所述Μ个移位寄存器单元中,第一和第二个移位寄存器单元的输入信号端分别与 帧开启信号端连接,第j个移位寄存器单元的输入信号端与第j_2个移位寄存器单元中第二 输出模块的移位输出端连接,所述j为大于2且小于等于Μ的整数;
[0052]所述Μ个移位寄存器单元中,第2η-1个移位寄存器单元的复位信号端与第2η+2个 移位寄存器单元中第一输出模块的移位输出端连接,第2η个移位寄存器单元的复位信号端 与第2η+1个移位寄存器单元中第二输出模块的移位输出端连接,所述η为小于等于[Μ/2」 的正整数,L」表示向下取整。
[0053]第四方面,提供一种显示装置,所述显示装置包括第三方面所述的栅极驱动电路。
[0054] 本发明提供的技术方案带来的有益效果是:
[0055] 本发明提供了一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置,该移位 寄存器单元包括:输入模块、复位模块、第一下拉控制模块和Ν个输出模块,该输入模块和该 复位模块能够控制上拉结点的电位,该第一下拉控制模块能够控制第一下拉节点的电位, 每个输出模块能够在上拉结点和第一下拉节点的控制下,向信号输出端输出对应的时钟信 号,该移位寄存器单元能够分别通过该Ν个输出模块输出的信号驱动Ν行像素单元。相比于 相关技术中每个移位寄存器单元只能驱动一行像素单元,本发明提供的移位寄存器单元能 够减少栅极驱动电路中所需使用的移位寄存器单元的个数,进而减少了栅极驱动电路所占 的版图面积。
【附图说明】
[0056] 为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使 用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于 本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他 的附图。
[0057]图1是本发明实施例提供的一种移位寄存器单元的结构示意图;
[0058]图2是本发明实施例提供的另一种移位寄存器单元的结构示意图;
[0059] 图3是本发明实施例提供的又一种移位寄存器单元的结构示意图;
[0060] 图4是本发明实施例提供的再一种移位寄存器单元的结构示意图;
[0061 ]图5是本发明实施例提供的一种移位寄存器单元的驱动方法的流程图;
[0062]图6是本发明实施例提供的一种移位寄存器单元的驱动过程的时序图;
[0063]图7是本发明实施例提供的另一种移位寄存器单元的驱动过程的时序图;
[0064]图8是本发明实施例提供的一种第一控制信号和第二控制信号的时序图;
[0065] 图9是本发明实施例提供的一种栅极驱动电路的结构示意图。
【具体实施方式】
[0066] 为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方 式作进一步地详细描述。
[0067] 本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性 相同的器件,根据在电路中的作用本发明的实施例所采用的晶体管主要为开关晶体管。由 于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本发 明实施例中,将其中源极称为第一级,漏极称为第二级。按附图中的形态规定晶体管的中间 端为栅极、信号输入端为源极、信号输出端为漏极。此外,本发明实施例所采用的开关晶体 管包括P型开关晶体管和N型开关晶体管两种,其中,P型开关晶体管在栅极为低电平时导 通,在栅极为高电平时截止,N型开关晶体管为在栅极为高电平时导通,在栅极为低电平时 截止。此外,本发明各个实施例中的多个信号都对应有第一电位和第二电位。第一电位和第 二电位仅代表该信号的电位有2个状态量。不代表全文中第一电位或第二电位具有特定的 数值。第一控制信号和第二控制信号可以为低电位信号。
[0068] 图1是本发明实施例提供的一种移位寄存器单元的结构示意图,参考图1,该移位 寄存器单元可以包括:
[0069]输入模块10、复位模块20、第一下拉控制模块30和N个输出模块40,该移位寄存器 单元能够分别通过该N个输出模块40输出的信号驱动N行像素单元,该N为大于或等于2的整 数。
[0070] 该输入模块10分别与输入信号端INPUT和上拉节点PU连接,用于在来自该输入信 号端INPUT的输入信号的控制下,控制该上拉节点PU的电位。
[0071] 该复位模块20分别与复位信号端RST、第一参考信号端VI和该上拉节点PU连接,用 于在来自该复位信号端RST的复位信号和来自该第一参考信号端VI的第一参考信号的控制 下,控制该上拉节点PU的电位。
[0072] 该第一下拉控制模块30分别与第一控制信号端VHD1、该第一参考信号端VI、该上 拉节点PU和第一下拉节点roi连接,用于在来自该第一控制信号端VHD1的第一控制信号、该 第一参考信号和该上拉节点PU的控制下,控制该第一下拉节点roi的电位。
[0073]该N个输出模块40中,第i个输出模块40分别与N个时钟信号端中第i时钟信号端 CLKi、第二参考信号端V2、该上拉节点PU和该第一下拉节点PD1连接,该第i个输出模块40用 于在该上拉节点PU和该第一下拉节点PD1的控制下,向信号输出端Opti输出来自该第二参 考信号端V2的第二参考信号或者来自该第i时钟信号端CLKi的第i时钟信号。
[0074]综上所述,本发明实施例提供的移位寄存器单元中包括N个输出模块,其中每个输 出模块可以在上拉节点和下拉节点的控制下,向信号输出端Opti输出第i时钟信号,由于该 移位寄存器单元能够分别通过该N个输出模块输出的信号驱动N行像素单元,相比于相关技 术中每个移位寄存器单元只能驱动一行像素单元,采用本发明实施例提供的移位寄存器单 元可以减少栅极驱动电路中所需的移位寄存器单元的个数,进而可以有效减少栅极驱动电 路在显示装置中所占用的版图面积。
[0075]图2是本发明实施例提供的另一种移位寄存器单元的结构示意图,如图2所示,该 移位寄存器单元还可以包括:第二下拉控制模块50。
[0076]该第二下拉控制模块50分别与第二控制信号端VHD2、该第一参考信号端VI、该上 拉节点PU和第二下拉节点TO2连接,用于在来自该第二控制信号端VHD2的第二控制信号、该 第一参考信号和该上拉节点PU的控制下,控制该第二下拉节点TO2的电位。
[0077]该第i个输出模块40还与该第二下拉节点PD2连接,该第i个输出模块40用于在该 上拉节点PU、该第一下拉节点ro 1和该第二下拉节点FO2的控制下,向该第i个输出模块40的 信号输出端Opti输出来自该第二参考信号端V2的第二参考信号或者来自该第i时钟信号端 CLKi的第i时钟信号。
[0078]进一步的,参考图2,每个输出模块40可以包括两个输出端,该两个输出端包括信 号输出端和移位输出端,例如,第i个输出模块包括信号输出端Opti以及移位输出端Copti, 且每个该输出模块40还与该第一参考信号端VI连接。
[0079]该第i个输出模块40还用于在该上拉节点PU、该第一下拉节点PD1和第二下拉节点 PD2的控制下,向该第i个输出模块40的移位输出端Copti输出该第一参考信号或者该第i时 钟信号。
[0080]图3是本发明实施例提供的又一种移位寄存器单元的结构示意图,如图3所示,该 输入模块1 〇可以包括:第一晶体管Ml,该第一晶体管Ml的栅极与该输入信号端INPUT连接, 第一极与该输入信号端INPUT连接,第二极与该上拉节点PU连接。
[0081 ]该复位模块20,包括:第二晶体管M2、第三晶体管M3和第四晶体管M4。
[0082]该第二晶体管M2的栅极与该复位信号端RST连接,第一极与该第一参考信号端VI 连接,第二极与该上拉节点PU连接。
[0083]该第三晶体管M3的栅极与该第一下拉节点PD1连接,第一极与该第一参考信号端 VI连接,第二极与该上拉节点PU连接。
[0084]该第四晶体管M4的栅极与该第二下拉节点F>D2连接,第一极与该第一参考信号端 VI连接,第二极与该上拉节点PU连接。
[0085]该第一下拉控制模块30,包括:第五晶体管M5、第六晶体管M6、第七晶体管M7和第 八晶体管M8。
[0086]该第五晶体管M5的栅极与该第一控制信号端VHD1连接,第一极与该第一控制信号 端VHD1连接,第二极与该第六晶体管M6的栅极连接。
[0087]该第六晶体管M6的第一极与该第一控制信号端VHD1连接,第二极与该第一下拉节 点roi连接。
[0088]该第七晶体管M7的栅极与该上拉节点PU连接,第一极与该第一参考信号端VI连 接,第二极与该第六晶体管M6的栅极连接。
[0089]该第八晶体管M8的栅极与该上拉节点PU连接,第一极与该第一参考信号端VI连 接,第二极与该第一下拉节点roi连接。
[0090] 该第i个输出模块40可以包括:第九晶体管M9、第十晶体管Ml0和第十一晶体管 Mll〇
[0091] 该第九晶体管M9的栅极与该上拉节点PU连接,该第九晶体管M9的第一极与该第i 时钟信号端CLKi连接,该第九晶体管M9的第二极与该第i个输出模块40的信号输出端Opti 连接。
[0092]该第十晶体管M10的栅极与该第二下拉节点TO2连接,第一极与该第二参考信号端 V2连接,第二极与该第i个输出模块40的信号输出端Opt i连接。
[0093]该第十一晶体管Mil的栅极与该第一下拉节点roi连接,第一极与该第二参考信号 端V2连接,第二极与该第i个输出模块40的信号输出端Opti连接。
[0094]进一步的,参考图3,该第二下拉控制模块50可以包括:第十二晶体管M12、第十三 晶体管M13、第十四晶体管M14和第十五晶体管M15。
[0095]该第十二晶体管M12的栅极和第一极与该第二控制信号端VHD2连接,第二极与该 第十三晶体管M13的栅极连接,该第十三晶体管M13的第一极与该第二控制信号端VHD2连 接,第二极与该第二下拉节点FO2连接。
[0096]该第十四晶体管M14的栅极与该上拉节点PU连接,第一极与该第一参考信号端VI 连接,第二极与该第十三晶体管M13的栅极连接。
[0097]该第十五晶体管M15的栅极与该上拉节点PU连接,第一极与该第一参考信号端VI 连接,第二极与该第二下拉节点Η)2连接。
[0098]图4是本发明实施例提供的又一种移位寄存器单元的结构示意图,图4所示的移位 寄存器单元中包括两个输出模块401和402(即N=2),从图4中可以看出,每个输出模块还可 以包括:第十六晶体管M16、第十七晶体管M17和第十八晶体管M18。
[0099]以第一输出模块401为例,该第十六晶体管M16的栅极与该上拉节点PU连接,第一 极与该第一个时钟信号端CLK1连接,第二极与该第一输出模块401的移位输出端Coptl连 接。
[0100]该第十七晶体管M17的栅极与该第二下拉节点TO2连接,第一极与该第一参考信号 端VI连接,第二极与该第一输出模块401的移位输出端Copt 1连接。
[0101] 该第十八晶体管M18的栅极与该第一下拉节点roi连接,第一极与该第一参考信号 端VI连接,第二极与该第一输出模块401的移位输出端Copt 1连接。
[0102] 进一步的,如图4所示,每个输出模块中还可以设置有电容器C,以第一输出模块 401为例,该电容器C的一端与该上拉节点PU连接,另一端与该第一输出模块401的信号输出 端Opt 1连接,该电容器C具有存储电容的功能,可以使得上拉节点PU的电位在每个阶段中保 持稳定,提高该上拉节点PU的稳定性,从而可以提高该移位寄存器单元的抗干扰性能。
[0103] 综上所述,本发明实施例提供的移位寄存器单元中包括N个输出模块,其中每个输 出模块可以在上拉节点和下拉节点的控制下,向信号输出端Opti输出第i时钟信号,由于该 移位寄存器单元能够分别通过该N个输出模块输出的信号驱动N行像素单元,相比于相关技 术中每个移位寄存器单元只能驱动一行像素单元,采用本发明实施例提供的移位寄存器单 元可以减少栅极驱动电路中所需的移位寄存器单元的个数,使得该栅极驱动电路中平均用 于驱动一行像素单元的晶体管的个数较少,进而可以有效减少栅极驱动电路在显示装置中 所占用的版图面积,实现显示装置的窄边框设计。
[0104] 图5是本发明实施例提供的一种移位寄存器单元的驱动方法的流程图,该方法可 以用于驱动如图1至图4任一所示的移位寄存器单元,参考图1,该移位寄存器单元单元可以 包括:输入模块10、复位模块20、第一下拉控制模块30和N个输出模块40,该方法可以包括: 启动阶段、N个输出阶段、复位阶段和保持阶段,具体如下:
[0105] 步骤501、在启动阶段中,输入信号端INPUT输入的输入信号为第一电位,该输入模 块10控制该上拉节点PU的电位为第一电位。
[0106] 步骤502、在N个输出阶段的第i输出阶段中,N个时钟信号端中第i时钟信号端CLKi 输入的第i时钟信号为第一电位,该上拉节点PU保持第一电位,控制该第i个输出模块40向 信号输出端Opti输出该第i时钟信号,该i为大于0且小于等于N的整数。
[0107] 步骤503、在复位阶段中,该上拉节点PU保持第一电位,该N个时钟信号端中每个时 钟信号端输入的时钟信号均为第二电位,控制该N个输出模块40中每个输出模块40分别向 对应的信号输出端输出处于第二电位的时钟信号。
[0108] 步骤504、在保持阶段中,复位信号端RST输入的复位信号为第一电位,第一控制信 号端VHD1输入的第一控制信号为第一电位,该复位模块20控制该上拉节点PU的电位为第二 电位,该第一下拉控制模块30控制第一下拉节点roi的电位为第一电位,在该上拉节点PU和 该第一下拉节点ro 1的控制下,该N个输出模块40中每个输出模块40分别向对应的信号输出 端Opti输出来自第二参考信号端V2的第二参考信号。
[0109] 综上所述,本发明实施例提供了一种移位寄存器单元的驱动方法,该驱动方法可 以包括启动阶段、N个输出阶段、复位阶段和保持阶段,移位寄存器单元在该N个输出阶段中 每个输出阶段输出的信号可以驱动一行像素单元,相比于相关技术中移位寄存器单元的驱 动方法中,对每个移位寄存器单元进行驱动时,移位寄存器单元输出的信号驱动一行像素 单元,采用本发明实施例提供的移位寄存器单元的驱动方法,对每个移位寄存器单元进行 驱动时,移位寄存器单元输出的信号可以驱动N行像素单元,该移位寄存器单元的驱动方法 的驱动效率较高。
[0110] 可选的,参考图2,该移位寄存器单元还可以包括:第二下拉控制模块50。在上述步 骤504中,在该保持阶段中,第二控制信号端VHD2输入的第二控制信号为第一电位,该第二 下拉控制模块控制第二下拉节点TO2的电位为第一电位,在该上拉节点PU、该第一下拉节点 PD 1和该第二下拉节点TO2的控制下,该N个输出模块40中每个输出模块40分别向对应的信 号输出端输出来自第二参考信号端V2的第二参考信号,例如在保持阶段中,第i个输出模块 向信号输出端Opt i输出该第二参考信号。
[0111] 可选的,如图2所示,每个输出模块40可以包括两个输出端,该两个输出端包括信 号输出端和移位输出端,例如,第i个输出模块40包括信号输出端Opti和移位输出端Copti, 且每个该输出模块40还与该第一参考信号端VI连接。
[0112]在上述步骤502中,在第i输出阶段中,在上拉节点PU的控制下,该第i个输出模块 40还会向该第i个输出模块40的移位输出端Cop t i输出该第i时钟信号。
[0113] 在上述步骤504中,在该保持阶段中,在该上拉节点PU、该第一下拉节点roi和该第 二下拉节点ro2的控制下,该N个输出模块40中每个输出模块分别向对应的移位输出端输出 来自该第一参考信号端VI的第一参考信号。
[0114] 进一步的,以图4所示的移位寄存器单元为例,详细介绍本发明实施例提供的移位 寄存器单元的驱动方法,由于图4所示的移位寄存器单元单元中包括两个输出模块:第一输 出模块401和第二输出模块402,即N=2,因此在该移位寄存器单元的驱动方法中,可以包括 两个输出阶段。
[0115]图6是本发明实施例提供的一种移位寄存器单元的驱动过程的时序图,在上述步 骤501中,参考图6可知,在启动阶段T1中,输入信号端INPUT输入的输入信号为第一电位,图 4中该输入模块10中的第一晶体管Ml开启,该第一晶体管Ml向该上拉节点PU输出该输入信 号,从而将该上拉节点PU的电位上拉为第一电位。
[0116]在第一输出阶段T2中,该上拉节点PU保持第一电位,第一输出模块401中的第十六 晶体管M16开启和第九晶体管M9开启,该第九晶体管M9向第一信号输出端Opt 1输出第一时 钟信号,同时该第十六晶体管M16向第一移位输出端Coptl输出来自该第一时钟信号端CLK1 的第一时钟信号C1,由于在该第一输出阶段中,该第一时钟信号C1为第一电位,在电容器C 的作用下,使得该上拉阶段PU的电位也耦合升高,使得该第九晶体管M9和第十六晶体管M16 能够始终保持开启状态,从而保证该第一输出模块401的信号输出端Optl和移位输出端 Coptl的稳定输出。
[0117]在第二输出阶段T3中,该上拉节点PU继续保持第一电位,第二输出模块402中的第 十六晶体管M16和第九晶体管M9开启,该第九晶体管M9向第二输出模块402的信号输出端 0pt2输出来自第二时钟信号端CLK2的第二时钟信号C3,同时该第十六晶体管M16向第二输 出模块402的移位输出端Copt2输出该第二时钟信号C3,由于在该第二输出阶段T3中,第二 时钟信号C3为第一电位,在第二输出模块402中的电容器C的作用下,使得该上拉阶段PU的 电位也耦合升高,但由于此时第一时钟信号C1为第二电位,此时该两个输出模块401和402 对上拉节点PU的耦合作用相互抵消,该上拉节点PU保持在第一电位。
[0118]在复位阶段T4中,该上拉节点PU保持第一电位,第一时钟信号端CLK1和第二时钟 信号端CLK2输入的时钟信号C1和C3均为第二电位,此时,第一输出模块401中的第九晶体管 M9向该第一输出模块401的信号输出端Optl输出处于第二电位的第一时钟信号C1,第十六 晶体管M16向第一输出模块401的移位输出端Coptl输出处于第二电位的第一时钟信号C1; 第二输出模块402中的第九晶体管M9向第二输出模块402的第二信号输出端0pt2输出处于 第二电位的第二时钟信号C3,第十六晶体管M16向该第二输出模块402的第二移位输出端 Copt2输出处于第二电位的第二时钟信号C3。
[0119]在保持阶段T5中,复位信号端RST输入的复位信号为第一电位,第二晶体管M2开 启,向该上拉节点PU输出来自第一参考信号端VI的第一参考信号,该第一参考信号为第二 电位,将该上拉节点PU的电位拉低。同时,第一控制信号端VHD1输入的第一控制信号为第一 电位,该第五晶体管M5开启,向第六晶体管M6的栅极输出该第一控制信号,使得该第六晶体 管M6开启,将该第一下拉节点PD1的电位上拉为第一电位,第三晶体管M3开启,向该上拉节 点PU输出第一参考信号,同时,第一输出模块401和第二输出模块402中的第十八晶体管Ml8 开启,分别向第一输出模块401的移位输出端Copt 1和第二输出模块402的移位输出端Copt2 输出处于第二电位的第一参考信号,并且,第一输出模块401和第二输出模块402中的第十 一晶体管Ml 1也会开启,分别向第一输出模块401的移位输出端Copt 1和第二输出模块402的 移位输出端Copt2输出处于第三电位的第二参考信号,该第三电位相对于第一电位为低电 位。
[0120]进一步的,在该保持阶段T5中,第二控制信号端VHD2输入的第二控制信号与该第 一控制信号可以交替为第一电位,也即是,在该保持阶段中,当该第一控制信号为第二电位 时,该第二控制信号可以为第一电位,此时,第十二晶体管M12开启,向第十三晶体管M13的 栅极输出该第二控制信号,使得该第十三晶体管M13开启,将该第二下拉节点TO2的电位上 拉为第一电位,第四晶体管M4开启,向该上拉节点PU输出第一参考信号,同时,第一输出模 块401和第二输出模块402中的第十七晶体管Ml 7开启,分别向移位输出端Copt 1和移位输出 端Copt2输出处于第二电位的第一参考信号,并且,第一输出模块401和第二输出模块402中 的第十晶体管M10也会开启,分别向移位输出端Coptl和移位输出端Copt2输出来自第二参 考信号端V2的第二参考信号,该第二参考信号为第三电位,该第三电位相对于该第一电位 为低电位,且该第三电位高于该第二电位。
[0121]需要说明的是,在实际应用中,该第一参考信号端VI和第二参考信号端V2中输入 的参考信号的电位也可以相同,或者,该第一参考信号端VI和第二参考信号端V2可以接入 同一个参考信号。
[0122] 从上述分析可知,在该保持阶段T5中,该第一控制信号和第二控制信号的电位可 以交替为第一电位,在该第一下拉控制模块20和第二下拉控制模块50的控制下,使得第一 下拉节点roi和第二下拉节点TO2的电位交替为第一电位,因此该两个输出模块可以在该第 一下拉节点roi和第二下拉节点PD2的交替控制下,保持向信号输出端和移位输出端输出低 电位信号。由于在该保持阶段,该第一下拉控制模块20和第二下拉控制模块50可以交替工 作,因此可以延长该移位寄存器单元的使用寿命。
[0123] 需要说明的是,保持阶段结束后,该移位寄存器单元可以继续重复执行上述启动 阶段、N个输出阶段、复位阶段和保持阶段。
[0124] 还需要说明的是,在图6所示的驱动时序图中,每个时钟信号的周期为6H,占空比 为三分之一,两个相邻的时钟信号之间的时延为1H,在实际应用中,每个时钟信号的占空比 也可以小于三分之一,其中1H为每行像素单元的充电时间,以显示面板的分辨率为1024X 768,显示面板的刷新频率为60赫兹为例,则该栅极驱动电路所需要计算的像素单元的总行 数为790行(参考视频电子标准协会(英文:Video Electronics StandardsAssociation;简 称:VESA)标准),则每行像素单元的充电时间1H = 1 /60/790 = 21.1微秒(us)。图7是本发明 实施例提供的另一种移位寄存器单元的驱动过程的时序图,参考图7可知,当每个时钟信号 的占空比小于三分之一时,在第一输出阶段T2中,当第一时钟信号C1下降时,第二时钟信号 C3还没有上升,则此时上拉节点PU会先下降,待第二时钟信号C3上升时再上升。因此可以保 证上拉节点PU的电位在第一输出阶段T1结束时和第二输出阶段T2结束时是相同的,也即 是,可以保证第一信号输出端〇ptl和第二信号输出端0pt2复位时上拉节点PU的电压相同, 从而可以保证两个信号输出端可以保持相同的复位速度,以提高显示面板显示效果的均一 性。
[0125] 还需要说明的是,在图6所示的驱动时序图中,每个控制信号的周期为6H,占空比 为二分之一,图8是本发明实施例提供的一种第一控制信号和第二控制信号的时序图,参考 图8可知,在实际应用中,该第一控制信号和第二控制信号的周期也可以为一帧时间Ml或者 几十至几百帧的时间,增加每个控制信号的周期,在每个控制信号占空比一定的情况下,可 以增加每个控制信号在每个周期内处于第一电位的时长M2,也即是,增长了每个下拉控制 模块的工作时长,因此可以减少第一下拉节点PD1和第二下拉节点PD2充放电的频率,从而 可以降低移位寄存器单元的功耗。其中,一帧时间是指栅极驱动电路对显示装置中各行像 素单元逐行扫描驱动一次所需的时间。
[0126] 需要说明的是,在上述各实施例中,均是以各晶体管为N型晶体管,且第一电位为 高电位,第二电位为低电位为例进行的说明。当然,该各个晶体管还可以采用P型晶体管,当 各晶体管均采用P型晶体管时,该第一电位可以为低电位,该第二电位为高电位,且各个信 号端输入的信号的电位变化可以与图6和图7所示的电位变化相反(即二者的相位差180 度)。
[0127] 综上所述,本发明实施例提供了一种移位寄存器单元的驱动方法,该驱动方法可 以包括启动阶段、N个输出阶段、复位阶段和保持阶段,移位寄存器单元在该N个输出阶段中 每个输出阶段输出的信号可以驱动一行像素单元,相比于相关技术中移位寄存器单元的驱 动方法中,对每个移位寄存器单元进行驱动时,移位寄存器单元输出的信号驱动一行像素 单元,采用本发明实施例提供的移位寄存器单元的驱动方法,对每个移位寄存器单元进行 驱动时,移位寄存器单元输出的信号可以驱动N行像素单元,该移位寄存器单元的驱动方法 的驱动效率较高。
[0128] 图9是本发明实施例提供的一种栅极驱动电路的结构示意图,该栅极驱动电路可 以包括Μ个级联的如图1至4任一所示的移位寄存器单元00,每个移位寄存器单元00可以包 括Ν个输出模块,每个移位寄存器单元用于驱动Ν行像素单元,该Μ和Ν均为大于等于2的整 数。例如,第一移位寄存器单元G0A1输出的信号可以分别用于驱动第一行像素单元G1和第 三行像素单元G3,第二移位寄存器单元G0A2输出的信号可以分别用于驱动第二行像素单元 G2和第四行像素单元G4。
[0129] 可选的,如图4所示,每个移位寄存器单元包括第一输出模块和第二输出模块,每 个该输出模块可以包括两个输出端,该两个输出端包括信号输出端和移位输出端。
[0130] 参考图9,该Μ个移位寄存器单元中,第一和第二个移位寄存器单元(即G0A1和 G0A2)的输入信号端INPUT分别与帧开启信号端STV连接,第j个移位寄存器单元的输入信号 端INPUT与第j-2个移位寄存器单元中第二输出模块的移位输出端Copt2连接,该j为大于2 且小于等于Μ的整数,示例的,第三个移位寄存器单元G0A3的输入信号端INPUT与第一移位 寄存器单元G0A1中第二输出模块的移位输出端Copt2连接。
[0131] 该Μ个移位寄存器单元中,第2n-l个移位寄存器单元的复位信号端RST与第2n+2个 移位寄存器单元中第一输出模块的移位输出端Coptl连接,第2n个移位寄存器单元的复位 信号端RST与第2n+l个移位寄存器单元中第二输出模块的移位输出端Copt2连接,该η为小 于等于Lm/2」的正整数,L」表示向下取整,示例的,第一移位寄存器单元G0A1的复位信号 端RST与第四移位寄存器单元G0A4中第一输出模块的移位输出端Copt 1连接,第二移位寄存 器单元G0A2的复位信号端RST与第三移位寄存器单元G0A3中第二输出模块的移位输出端 Copt2连接。
[0132] 进一步的,参考图9可知,该栅极驱动电路中可以设置有六个时钟信号C1至C6,该6 个时钟信号的时序图可以如图6或7所示。参考图9,第一移位寄存器单元G0A1的第一时钟信 号端CLK1中输入的时钟信号可以为C1,第二时钟信号端CLK2输入的时钟信号可以为C3 ; G0A2的第一时钟信号端CLK1中输入的时钟信号可以为C2,第二时钟信号端CLK2输入的时钟 信号可以为C4;G0A3的CLK1中输入的时钟信号可以为C5,第二时钟信号端输入的时钟信号 可以为C1;G0A4的CLK1中输入的时钟信号可以为C6,CLK2输入的时钟信号可以为C2;G0A5的 CLK1中输入的时钟信号可以为C3,CLK2输入的时钟信号可以为C5; G0A6的CLK1中输入的时 钟信号可以为C4,CLK2输入的时钟信号可以为C6;该栅极驱动电路可以以6个移位寄存器单 元为周期重复以上连接。
[0133] 需要说明的是,在实际应用中,根据每个时钟信号的周期和占空比,栅极驱动电路 中设置的时钟信号的个数也可以不同,例如还可以包括8个或者10个时钟信号等,本发明实 施例对此不做限定。
[0134] 本发明实施例提供一种显示装置,该显示装置可以包括如图9所示的栅极驱动电 路。该显示装置可以为:液晶面板、电子纸、0LED面板、AM0LE:D面板、手机、平板电脑、电视机、 显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
[0135] 以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和 原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
【主权项】
1. 一种移位寄存器单元,其特征在于,所述移位寄存器单元包括: 输入模块、复位模块、第一下拉控制模块和N个输出模块,所述移位寄存器单元能够分 别通过所述N个输出模块输出的信号驱动N行像素单元,所述N为大于或等于2的整数; 所述输入模块分别与输入信号端和上拉节点连接,用于在来自所述输入信号端的输入 信号的控制下,控制所述上拉节点的电位; 所述复位模块分别与复位信号端、第一参考信号端和所述上拉节点连接,用于在来自 所述复位信号端的复位信号和来自所述第一参考信号端的第一参考信号的控制下,控制所 述上拉节点的电位; 所述第一下拉控制模块分别与第一控制信号端、所述第一参考信号端、所述上拉节点 和第一下拉节点连接,用于在来自所述第一控制信号端的第一控制信号、所述第一参考信 号和所述上拉节点的控制下,控制所述第一下拉节点的电位; 所述N个输出模块中,第i个输出模块分别与N个时钟信号端中第i时钟信号端、第二参 考信号端、所述上拉节点和所述第一下拉节点连接,所述第i个输出模块用于在所述上拉节 点和所述第一下拉节点的控制下,向信号输出端输出来自所述第二参考信号端的第二参考 信号或者来自所述第i时钟信号端的第i时钟信号。2. 根据权利要求1所述的移位寄存器单元,其特征在于,所述移位寄存器单元还包括: 第二下拉控制模块; 所述第二下拉控制模块分别与第二控制信号端、所述第一参考信号端、所述上拉节点 和第二下拉节点连接,用于在来自所述第二控制信号端的第二控制信号、所述第一参考信 号和所述上拉节点的控制下,控制所述第二下拉节点的电位; 所述第i个输出模块还与所述第二下拉节点连接,所述第i个输出模块用于在所述上拉 节点、所述第一下拉节点和所述第二下拉节点的控制下,向所述第i个输出模块的信号输出 端输出来自所述第二参考信号端的第二参考信号或者来自所述第i时钟信号端的第i时钟 信号。3. 根据权利要求2所述的移位寄存器单元,其特征在于, 每个所述输出模块包括两个输出端,所述两个输出端包括信号输出端和移位输出端, 且每个所述输出模块还与所述第一参考信号端连接; 所述第i个输出模块还用于在所述上拉节点、所述第一下拉节点和所述第二下拉节点 的控制下,向所述第i个输出模块的移位输出端输出所述第一参考信号或者所述第i时钟信 号。4. 根据权利要求2所述的移位寄存器单元,其特征在于, 所述输入模块,包括:第一晶体管; 所述第一晶体管的栅极与所述输入信号端连接,第一极与所述输入信号端连接,第二 极与所述上拉节点连接; 所述复位模块,包括:第二晶体管、第三晶体管和第四晶体管; 所述第二晶体管的栅极与所述复位信号端连接,第一极与所述第一参考信号端连接, 第二极与所述上拉节点连接; 所述第三晶体管的栅极与所述第一下拉节点连接,第一极与所述第一参考信号端连 接,第二极与所述上拉节点连接; 所述第四晶体管的栅极与所述第二下拉节点连接,第一极与所述第一参考信号端连 接,第二极与所述上拉节点连接; 所述第一下拉控制模块,包括:第五晶体管、第六晶体管、第七晶体管和第八晶体管; 所述第五晶体管的栅极与所述第一控制信号端连接,第一极与所述第一控制信号端连 接,第二极与所述第六晶体管的栅极连接; 所述第六晶体管的第一极与所述第一控制信号端连接,第二极与所述第一下拉节点连 接; 所述第七晶体管的栅极与所述上拉节点连接,第一极与所述第一参考信号端连接,第 二极与所述第六晶体管的栅极连接; 所述第八晶体管的栅极与所述上拉节点连接,第一极与所述第一参考信号端连接,第 二极与所述第一下拉节点连接; 所述第i个输出模块,包括:第九晶体管、第十晶体管和第十一晶体管; 所述第九晶体管的栅极与所述上拉节点连接,所述第九晶体管的第一极与所述第i时 钟信号端连接,所述第九晶体管的第二极与所述第i个输出模块的信号输出端连接; 所述第十晶体管的栅极与所述第二下拉节点连接,第一极与所述第二参考信号端连 接,第二极与所述第i个输出模块的信号输出端连接; 所述第十一晶体管的栅极与所述第一下拉节点连接,第一极与所述第二参考信号端连 接,第二极与所述第i个输出模块的信号输出端连接。5. 根据权利要求2所述的移位寄存器单元,其特征在于, 所述第二下拉控制模块,包括:第十二晶体管、第十三晶体管、第十四晶体管和第十五 晶体管; 所述第十二晶体管的栅极与所述第二控制信号端连接,第一极与所述第二控制信号端 连接,第二极与所述第十三晶体管的栅极连接; 所述第十三晶体管的第一极与所述第二控制信号端连接,第二极与所述第二下拉节点 连接; 所述第十四晶体管的栅极与所述上拉节点连接,第一极与所述第一参考信号端连接, 第二极与所述第十三晶体管的栅极连接; 所述第十五晶体管的栅极与所述上拉节点连接,第一极与所述第一参考信号端连接, 第二极与所述第二下拉节点连接。6. 根据权利要求3所述的移位寄存器单元,其特征在于, 所述第i个输出模块,还包括:第十六晶体管、第十七晶体管和第十八晶体管; 所述第十六晶体管的栅极与所述上拉节点连接,第一极与所述第i时钟信号端连接,第 二极与所述第i个输出模块的移位输出端连接; 所述第十七晶体管的栅极与所述第二下拉节点连接,第一极与所述第一参考信号端连 接,第二极与所述第i个输出模块的移位输出端连接; 所述第十八晶体管的栅极与所述第一下拉节点连接,第一极与所述第一参考信号端连 接,第二极与所述第i个输出模块的移位输出端连接。7. -种移位寄存器单元的驱动方法,其特征在于,所述方法用于驱动如权利要求1至6 任一所述的移位寄存器单元,所述移位寄存器单元单元包括:输入模块、复位模块、第一下 拉控制模块和N个输出模块,所述方法包括:启动阶段、N个输出阶段、复位阶段和保持阶段; 所述启动阶段中,输入信号端输入的输入信号为第一电位,所述输入模块控制上拉节 点的电位为第一电位; 所述N个输出阶段的第i输出阶段中,N个时钟信号端中第i时钟信号端输入的第i时钟 信号为第一电位,所述上拉节点保持第一电位,控制第i个输出模块向信号输出端输出所述 第i时钟信号,所述i为大于〇且小于等于N的整数; 所述复位阶段中,所述上拉节点保持第一电位,所述N个时钟信号端中每个时钟信号端 输入的时钟信号均为第二电位,控制所述N个输出模块中每个输出模块分别向对应的信号 输出端输出处于第二电位的时钟信号; 所述保持阶段中,复位信号端输入的复位信号为第一电位,第一控制信号端输入的第 一控制信号为第一电位,所述复位模块控制所述上拉节点的电位为第二电位,所述第一下 拉控制模块控制第一下拉节点的电位为第一电位,在所述上拉节点和所述第一下拉节点的 控制下,所述N个输出模块中每个输出模块分别向对应的信号输出端输出来自第二参考信 号端的第二参考信号。8. 根据权利要求7所述的方法,其特征在于,所述移位寄存器单元还包括:第二下拉控 制丰吴块; 所述保持阶段中,第二控制信号端输入的第二控制信号为第一电位,所述第二下拉控 制模块控制第二下拉节点的电位为第一电位,在所述上拉节点、所述第一下拉节点和所述 第二下拉节点的控制下,所述N个输出模块中每个输出模块分别向对应的信号输出端输出 所述第二参考信号。9. 根据权利要求8所述的方法,其特征在于,每个所述输出模块包括两个输出端,所述 两个输出端包括信号输出端和移位输出端,且每个所述输出模块还与所述第一参考信号端 连接; 所述第i输出阶段中,在所述上拉节点的控制下,所述第i个输出模块还会向所述第i个 输出模块的移位输出端输出所述第i时钟信号; 所述保持阶段中,在所述上拉节点、所述第一下拉节点和所述第二下拉节点的控制下, 所述N个输出模块中每个输出模块分别向对应的移位输出端输出来自所述第一参考信号端 的第一参考信号。10. -种栅极驱动电路,其特征在于,所述栅极驱动电路包括Μ个级联的如权利要求1至 6任一所述的移位寄存器单元,每个所述移位寄存器单元包括Ν个输出模块,每个所述移位 寄存器单元用于驱动Ν行像素单元,所述Μ和Ν均为大于等于2的整数。11. 根据权利要求10所述的栅极驱动电路,其特征在于,每个所述移位寄存器单元包括 第一输出模块和第二输出模块,每个所述输出模块包括两个输出端,所述两个输出端包括 信号输出端和移位输出端; 所述Μ个移位寄存器单元中,第一和第二个移位寄存器单元的输入信号端分别与帧开 启信号端连接,第j个移位寄存器单元的输入信号端与第j-2个移位寄存器单元中第二输出 模块的移位输出端连接,所述j为大于2且小于等于Μ的整数; 所述Μ个移位寄存器单元中,第2η-1个移位寄存器单元的复位信号端与第2η+2个移位 寄存器单元中第一输出模块的移位输出端连接,第2η个移位寄存器单元的复位信号端与第 2n+l个移位寄存器单元中第二输出模块的移位输出端连接,所述η为小于等于[M72」的正 整数,L」表示向下取整。12.-种显示装置,其特征在于,所述显示装置包括权利要求10或11所述的栅极驱动电 路。
【文档编号】G09G3/20GK105869566SQ201610454514
【公开日】2016年8月17日
【申请日】2016年6月21日
【发明人】商广良, 韩明夫, 姚星, 郑皓亮, 韩承佑, 王延峰, 廖峰, 张玉婷
【申请人】京东方科技集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1