集成电路装置以及电子设备的制造方法

文档序号:10553966阅读:531来源:国知局
集成电路装置以及电子设备的制造方法
【专利摘要】本发明提供一种集成电路装置以及电子设备,所述集成电路装置为通过在多个相位中所设定的驱动波形来对电光面板进行驱动的集成电路装置,其包括:驱动电压生成部,其被供给通过电源电路而生成的电源电压而进行动作,并根据显示数据而在多个相位中的每个相位中生成被施加于所述电光面板的多个电极的多个驱动电压;电源控制部,其以与相位开始的定时同步地将所述电源电路的电流供给能力设定为第1水平,并在从将所述电源电路的电流供给能力设定为第1水平起经过了至少预定的期间之后,将所述电源电路的电流供给能力设定为低于第1水平的第2水平。
【专利说明】
集成电路装置以及电子设备
技术领域
[0001 ] 本发明涉及一种对EPD(electrophoretic display:电泳显示装置)面板等的电光面板进行驱动的集成电路装置。而且,本发明涉及对这种集成电路装置与电光面板一同进行搭载的电子设备。
【背景技术】
[0002]作为与液晶显示装置和等离子体显示器装置相比实现了更加薄型化与低消耗电力化的显示装置,开发有使用了 Ero面板等的被称为电子纸张的显示装置,并且被利用于手表、电子书、电子报纸、电子广告板、或者向导显不板等的电子设备。
[0003]例如,在Ero面板中,在被设置于表面层的透明的顶面电极与被设置于下层的多个段电极之间,配置有电泳层。电泳层包括微胶囊,所述微胶囊中收纳有以不同的极性而带电的白色的电泳粒子以及黑色的电泳粒子、和使这些电泳粒子进行分散的分散介质(透明的油等)。
[0004]通过在顶面电极与段电极之间施加电压而对电泳粒子施加电场,从而根据电场的方向而电泳粒子进行移动,从而与该段电极对应的像素的颜色被显示。Ero面板具有在一度对电泳粒子施加电场而设为显示状态的情况下,之后即使不对电泳粒子施加电场也会维持该显示状态的非易失性(存储性能)。
[0005]因此,由于只要在最初实施显示时、和对显示内容进行变更或删除时,对EPD面板施加驱动电压即可,因此能够实现大幅度地省电。但是,在对驱动电压进行变更时,为了对顶面电极与段电极之间的电容成分进行驱动而需要电力。此外,由于在顶面电极与段电极之间存在电阻成分,因此即使在Ero面板上被施加有直流电压的期间内,也会流通漏电流而消耗电力。
[0006]作为相关技术,在专利文献I中公开了如下的内容,S卩,在即使不实施显示元件的驱动也对图像进行持续显示的显示装置中,将使图像显示为止所需要的时间缩短,并降低驱动装置中的消耗电力。该驱动装置具备:升压单元,其使电源的电压升压;驱动单元,其对显示元件组进行驱动;开关,其一端与升压单元连接并且另一端与驱动单元连接从而成为导通(ON)状态或者断开(OFF)状态;控制单元,其以如下方式来对开关的状态进行切换,SP,在以使由升压单元实施的升压持续的状态下将开关从断开状态设为导通状态、并使驱动单元以升压了的电压实施显示元件组的驱动,并在驱动结束之后,将开关从导通状态设为断开状态。
[0007]根据专利文献I,通过在驱动单元对显示元件组进行驱动的驱动期间中将开关设为导通状态,并在驱动期间结束后将开关切换为断开状态,从而能够减小驱动期间结束后的消耗电力。然而,在专利文献I中,并未公开降低驱动期间内的消耗电力的内容。
[0008]专利文献I:日本特开2009-237029号公报

【发明内容】

[0009]因此,鉴于上述的点,本发明的第I目的在于,提供一种能够抑制电光面板的光学特性的降低并减小对电光面板进行驱动时的消耗电力的集成电路装置。此外,本发明的第2目的在于,提供一种对这样的集成电路装置与电光面板一同进行搭载的电子设备等。
[0010]为了解决以上课题中的至少一部分,本发明的一个观点所涉及的集成电路装置为,利用在多个相位中被设定的驱动波形而对电光面板进行驱动的集成电路装置,所述集成电路装置具备:驱动电压生成部,其被供给通过电源电路而生成的电源电压而动作,并根据显示数据而在多个相位中的每个相位中生成对所述电光面板的多个电极施加的多个驱动电压;电源控制部,其以与相位开始的定时同步地将所述电源电路的电流供给能力设定为第I水平,并在从将所述电源电路的电流供给能力设定为第I水平起经过了至少预定的期间之后,将所述电源电路的电流供给能力设定为低于第I水平的第2水平。
[0011]根据本实施方式,由于在对被施加于电光面板的某一个电极的驱动电压进行变更时,电源电路的电流供给能力被提高至第I水平,之后,电源电路的电流供给能力下降至第2水平,因此能够抑制电光面板的光学特性的降低并且能够减小对电光面板进行驱动时的消耗电力。
[0012]在此,也可以采用如下方式,S卩,所述电源控制部通过使所述电源电路以标准电力模式进行动作,从而将所述电源电路的电流供给能力设定为第I水平,并通过使所述电源电路以低消耗电力模式进行动作、或者使所述电源电路的动作停止,从而将所述电源电路的电流供给能力设定为第2水平。在该情况下,在不对被施加于电光面板的多个电极的驱动电压进行变更的期间内,能够大幅度地降低消耗电力。
[0013]或者,也可以采用如下方式,S卩,所述电源控制部通过使所述电源电路以标准电力模式进行动作,从而将所述电源电路的电流供给能力设定为第I水平,并通过使所述电源电路以标准电力模式和低消耗电力模式交替地进行动作、或者使所述电源电路进行间歇动作,从而将所述电源电路的电流供给能力设定为第2水平。在该情况下,即使在将电源电路的电流供给能力维持在第2水平的期间内在电光面板的多个电极间流动有漏电流,也能够使电源电压的下降恢复。
[0014]在上文所述的方式中,也可以采用如下方式,S卩,所述电源控制部在先于相位开始的定时,将所述电源电路的电流供给能力设定为第I水平。由此,能够在驱动电压生成部生成驱动电压之前,将电源电路的电流供给能力提高至足够高。
[0015]此外,也可以采用如下方式,S卩,所述电源控制部依据通过温度传感器而测量出的温度,来决定将所述电源电路的电流供给能力维持在第I水平或第2水平的期间的长度。由此,即使在成为驱动对象的电光面板具有温度特性,并且当温度升高时顶面电极与段电极之间的电阻值下降(漏电流成为较大)的情况下,也能够对第2水平的期间内的驱动电压的变化进行抑制。
[0016]或者,也可以采用如下方式,S卩,所述电源控制部依据在相位开始的定时发生变化的被施加驱动电压的输出端子的个数、或者在所述电光面板中与该输出端子连接的像素电极的总面积,来决定将所述电源电路的电流供给能力维持在第I水平或第2水平的期间的长度水平水平。由此,能够依据电源电路的负荷的大小,来适当地决定将电源电路的电流供给能力维持在第I水平或者第2水平的期间的长度。
[0017]或者,也可以采用如下方式,S卩,所述电源控制部依据在相位开始之后于所述电光面板中被施加不同的驱动电压的相邻的像素电极间的分界线的总延长,来决定将所述电源电路的电流供给能力维持在第I水平或第2水平的期间的长度。由此,能够考虑到被施加不同的驱动电压的相邻的像素电极间的漏电流,来适当地决定将电源电路的电流供给能力维持在第I水平或者第2水平的期间的长度。
[0018]或者,还可以采用如下方式,S卩,还具备电压监视器部,所述电压监视器部对通过所述电源电路而生成的电源电压进行测量,所述电源控制部在将所述电源电路的电流供给能力维持在第2水平的期间内电源电压与预定的电压相比变小的情况下,将所述电源电路的电流供给能力从第2水平变更为第I水平。由此,能够维持所需的驱动电压并减小消耗电力。
[0019]或者,也可以采用如下方式,S卩,所述电源控制部在先于多个相位中生成驱动电压的驱动期间的预充电期间内,将所述电源电路的电流供给能力设定为第3水平,所述第3水平为第I水平以下且高于第2水平。由此,能够从第I帧的开始时起向驱动电压生成部施加预定的电源电压。
[0020]或者,也可以采用如下方式,S卩,所述电源控制部在从将所述电源电路的电流供给能力设定为第2水平起经过了第2预定期间的情况下,在先于多个相位中生成驱动电压的驱动期间的第I预充电期间内,将所述电源电路的电流供给能力设为第3水平,而在所述电源控制部在从将所述电源电路的电流供给能力设定为第2水平起未经过第2预定期间的情况下,在短于第I预充电期间的第2预充电期间内,将所述电源电路的电流供给能力设为第3水平、或在驱动期间开始的定时以后将所述电源电路的电流供给能力设定为第I水平,所述第3水平在第I水平以下且高于第2水平。由此,能够利用在上次的驱动期间内被蓄积于电容器中的电荷从而将预充电时间抑制为最小,并减小消耗电力。
[0021]或者,还可以采用如下方式,S卩,还具备电压监视器部,所述电压监视器部对通过所述电源电路而生成的电源电压进行测量,所述电源控制部在将所述电源电路的电流供给能力维持在第2水平的期间内电源电压与预定的电压相比变小的情况下,在先于多个相位中生成驱动电压的驱动期间的第I预充电期间内,将所述电源电路的电流供给能力设为第3水平,而在电源电压与预定的电压相比未变小的情况下,在短于第I预充电期间的第2预充电期间中,将所述电源电路的电流供给能力设为第3水平、或者在驱动期间开始的定时以后将所述电源电路的电流供给能力设定为第I水平,所述第3水平在第I水平以下且高于第2水平。由此,能够利用在上次的驱动期间中被蓄积于电容器的电荷从而将预充电时间抑制为最小,并能够降低消耗电力。
[0022]在上文所述的方式中,也可以采用如下方式,S卩,还具备电源电路,所述电源电路通过依据时钟信号而实施电荷栗动作,从而使从外部被供给的电源电压升压并生成被升压了的电源电压,所述电源控制部通过对向所述电源电路供给的时钟信号的频率进行变更、或者是否对所述电源电路供给时钟信号,来对所述电源电路的电流供给能力进行变更。由此,能够较容易地对电源电路的电流供给能力进行变更。
[0023]本发明的一个观点所涉及的电子设备具备:电光面板;上述任意一个集成电路装置。由此,能够抑制电光面板的光学特性的降低,并能够减小对电光面板进行驱动时的电子设备的消耗电力。
[0024]在此,也可以采用如下方式,S卩,所述电光面板具备像素电路,所述像素电路包括:像素电极,其与共同电极对置;开关电路,其与数据线连接;保持电路,其对从所述数据线经由所述开关电路而被供给的图像数据进行保持;选择器电路,其依据被保持在所述保持电路中的图像数据而将第I控制线与第2控制线内的被选择的一方与所述像素电极电连接,所述电源控制部以与被施加于所述第I控制线、所述第2控制线、或者所述共同电极上的电位发生变化的定时同步地将所述电源电路的电流供给能力设定为第I水平,并在从将所述电源电路的电流供给能力设定为第I水平起经过了至少预定的期间之后,将所述电源电路的电流供给能力设定为低于第I水平的第2水平。
[0025 ]由此,由于在对被施加于电光面板的第I控制线、第2控制线、或者共同电极上的电位进行变更时,电源电路的电流供给能力会被提高至第I水平,之后,电源电路的电流供给能力会降低至第2水平,因此能够抑制电光面板的光学特性的降低、并降低对电光面板进行驱动时的消耗电力。
【附图说明】
[0026]图1为表示本发明的第一实施方式所涉及的电子设备的结构例的框图。
[0027]图2为作为电光面板的一个不例而表不EPD面板的俯视图。
[0028]图3为作为电光面板的一个不例而模式化地表不EPD面板的一部分的剖视图。
[0029]图4为表示本发明的第一实施方式所涉及的显示驱动器的结构的一部分的图。
[0030]图5为表示图4所示的电源电路的结构例的图。
[0031]图6为表示图5所示的一次升压电路或者二次升压电路的结构例的电路图。
[0032]图7为表示图6所示的升压电路中的各部分的电压波形的波形图。
[0033]图8为表示本发明的第一实施方式中的驱动波形的设定例的图。
[0034]图9为表示本发明的第一实施方式中的驱动波形的设定例的图。
[0035]图10为表示本发明的第一实施方式中的驱动波形的设定例的图。
[0036]图11为表示通过图4所示的显示驱动器而生成的驱动波形的示例的波形图。
[0037]图12为表示本发明的第一实施方式中的电源控制的第二例的图。
[0038]图13为表示本发明的第一实施方式的电源控制的第三例的图。
[0039]图14为表示本发明的第二实施方式所涉及的显示驱动器的结构的一部分的图。
[0040]图15为表示被设置于图14所示的电光面板中的像素电路的结构例的图。
[0041]图16为用于对图14所示的显示驱动器的动作进行说明的时序图。
[0042]图17为表示在第二实施方式中一部分像素的显示被变更的状态的图。
[0043]图18为表示在第二实施方式中全部像素的显示被统一的状态的图。
【具体实施方式】
[0044]以下,参照附图对本发明的实施方式进行详细说明。另外,对于相同的结构元件标注相同的参照符号,并省略对其重复说明。
[0045]电子设备
[0046]图1为表示本发明的第一实施方式所涉及的电子设备的结构例的框图。根据本发明,能够实现如下的各种电子设备,即,手表、电子书、电子报纸、电子广告板、向导显不板、电子卡(信用卡、返点卡等)、遥控器、移动电话机、移动信息终端、或者电子计算器等。在图1中,主要示出了这种电子设备用于实施图像显示的结构。
[0047]如图1所示,该电子设备包括EPD(electrophoretic display)面板等电光面板10、显示驱动器20、操作部30、主CPU(Central processing unit:中央运算装置)40、存储部50、通信部60、电源部70。显示驱动器20?电源部70通过总线而被相互连接。
[0048]显示驱动器20对电光面板10进行驱动,从而在电光面板10上显示图像。操作部30例如包括操作按键等,其用于供用户输入各种命令或信息。主CPU40对电子设备的各部分进行控制。存储部50例如包括EEPROM(electrically erasable PROM:电可擦可编程只读存储器)等的存储器或者硬件等以作为存储介质,其对各种信息进行存储。通信部60例如由模拟电路以及数字电路而构成,并实施与外部设备之间的通信。电源部70例如由模拟电路而构成,并对电子设备的各部分供给电源电压。
[0049]在此,存储部50存储有用于在主CPU40中实施各种处理的软件。此外,存储部50存储有用于对向电光面板10施加各个驱动电压的期间(驱动电压施加期间)进行设定的定时信息。并且,存储部50存储有与电光面板10的显示状态从对应于第一显示数据的第一显示状态成为对应于第2显示数据的第2显示状态为止的期间内的至少一组驱动电压波形(在本申请中,仅称之为“驱动波形”)有关的波形信息。
[0050]此外,存储部50存储有用于对显示驱动器20的电源电路24的动作水平进行控制的电源控制信息等。主CPU40将被存储于存储部50中的定时信息、波形信息以及电源控制信息、通过通信部60等而获得的显示数据向显示驱动器20进行供给。
[0051]电光面板
[0052]虽然作为电光面板10典型地使用EPD面板,但除EPD面板以外,也能够使用通过驱动电压的施加时间而显示状态被控制的电光面板。
[0053]例如,作为电光面板10而能够使用ECD(electrochromic display:电致变色显示装置)面板。ECD面板具有通过电场而变色的元件,并且利用当在顶面电极与段电极之间施加电压时,通过氧化还原反应而对元件进行着色、或者改变元件的透光率的现象,来实施显不O
[0054]或者,作为电光面板10也可以使用NCD(nanochromics display:纳米变色显示器)面板。除此之外,作为电光面板10,也可以使用电子粉流体(注册商标)方式的面板、使用了胆甾醇液晶的面板、使用了手性向列液晶的面板或者电湿方式的面板等。
[0055]图2为作为电光面板的一个不例而表不的EPD面板的俯视图。虽然在EPD面板中,存在有段式与点矩阵型,但在本实施方式中,作为一个示例,对段式的EH)面板进行说明。
[0056]在图2所示的示例中,电光面板10对数字等字符进行显示。电光面板10具有将由七个段O?6构成的段字符SC表示为一位的显示体。此外,这些段O?6的周围的区域BG表示段字符SC的背景区域。
[0057]在该情况下,电光面板10具有一个共同的顶面电极C0M、七个段电极SEGO?SEG6、一个背面电极BG。从电光面板10的下部伸出的九条线为与这些电极相连接的导线,并且与图1所示的显示驱动器20连接。在以下,背面电极BG也是段电极的一种,将其作为相当于像素电极的电极而进行说明。
[0058]图3为,作为电光面板的一个不例而模式化地表不EPD面板的一部分的剖视图。如图3所示,在成为显示面的透明的树脂基板11的背面整体上形成有ITO(氧化铟锡)膜等的透明的顶面电极12,并且在其下层以薄膜状地形成有电泳层13。通过利用粘合剂层14而将薄膜状的电泳层13粘合在柔性基板15上从而构成了电光面板10,且针对每个像素而在柔性基板15的表面上形成有段电极16。
[0059]在电泳层13中,在粘合剂、界面活性剂、增粘剂、纯水等、或者它们的混合体中,大量分散并配置有直径为数十μπι左右的微小的微胶囊13a。微胶囊13a为,将由碳黑等形成的黑色粒子、由氧化钛等形成的白色粒子以分散于硅油等粘性较高的透明的分散介质中的状态,封入到由透明的异丁烯酸树脂等形成的胶囊壳的内部而形成。例如,黑色粒子带正电,白色粒子带负电。
[0060]当在向顶面电极12与段电极16之间施加电压时,在被封入到了微胶囊13a的带正电的黑色粒子以及带负电的白色粒子上,以与其带电的正负对应的方向作用有静电力。例如,由于在段电极16与顶面电极12相比为高电位的情况下,带正电的黑色粒子会向顶面电极12侧进行移动,因此其像素会显示为黑色。另一方面,在段电极16与顶面电极12相比为低电位的情况下,由于带负电的白色粒子会向顶面电极12侧进行移动,因此其像素会显示为白色。
[0061]此时,黑色粒子以及白色粒子通过电泳而在分散介质中进行移动。在此,即使在顶面电极12与段电极16之间施加电压而使显示状态发生变化之后,将顶面电极12与段电极16设为同电位,电光面板10也具有保持其显示状态的非易失性(存储性能)。因此,由于只要在使电光面板10中的显示发生变化时对电光面板10施加驱动电压即可,因此可在消耗电力量极少的情况下完成。
[0062]为了对电光面板10进行驱动,也可以使顶面电极12的电位固定而使段电极16的电位发生变化。在该情况下,例如预先将顶面电极12的电位固定为0V,并对使显示状态从白色显示变化为黑色显示的像素的段电极16施加正的驱动电压,并对使显示状态从黑色显示变化为白色显示的像素的段电极16施加负的驱动电压,并对不使显示状态发生变化的像素的段电极16施加OV的驱动电压。
[0063]或者,也可以使顶面电极12的电位与段电极16的电位的双方均发生变化。在该情况下,例如在对顶面电极12施加了OV的驱动电压时,对使显示状态从白色显示变化为黑色显示的像素的段电极16施加正的驱动电压,并对不使显示状态变化的像素的段电极16施加OV的驱动电压。此外,在对顶面电极12施加了正的驱动电压时,对使显示状态从黑色显示变化为白色显示的像素的段电极16施加OV的驱动电压,并对不使显示状态变化的像素的段电极16施加与顶面电极12相同的驱动电压。在以下,对后者的情况进行说明。
[0064]在电光面板10上,优选为,使一个段电极上的显示状态(灰度)从对应于第一显示数据的第一显示状成为对应于第2显示数据的第2显示状态为止的期间中,使施加于所有的段电极16与顶面电极12之间的电压根据预定的驱动波形而发生变化,从而使显示状态稳定。因此,显示驱动器20通过在多个相位中被设定的驱动波形而对电光面板10进行驱动。
[0065]在此,“相位”是指,电光面板10的驱动波形中,驱动电压为固定的期间。换言之,“相位”是指,波形值为固定的期间。另外,将从使电源电路停止起至使电源供给再次开始为止的因泄漏而引起的电压变化被设为“驱动电压固定”的范围内。此外,作为相位的长度的“相位长”表示显示定时时钟信号的周期数。例如,在相位长为“4”的情况下,表示为显示定时时钟信号的4周期。另外,显示定时时钟信号的I周期对应于I帧的时间。
[0066]显示驱动器
[0067]如再次参照图1,显示驱动器20包括,显示数据存储部21、显示控制器22、驱动电压生成部23、电源电路24、电压监视器部25、控制部26、温度传感器27、主接口(I/F)28。显示数据存储部21、显示控制器22、控制部26、主接口 28通过总线而相互连接。本发明的第一实施方式所涉及的集成电路装置(例如,显示驱动器IC)包括显示数据存储部21、显示控制器22、驱动电压生成部23,并且也可以包括电源电路24、电压监视器部25、控制部26、温度传感器27、主接口 28中的至少一部分。
[0068]显示数据存储部21对从主CPU40经由主接口 28而被供给的显示数据进行存储。显示控制器22例如通过数字电路以及模拟电路而被构成,并根据从主CPU40经由主接口 28而供给的定时信息、波形信息、以及电源控制信息来对多个相位中的驱动波形进行设定,且对电源电路24进行控制。
[0069]因此,显示控制器22生成显示定时时钟信号,并且根据从主CPU40发送过来的显示开始命令而生成显示开始触发信号,并且与显示定时时钟信号同步地将显示开始标记设为激活。并且,显示控制器22在显示开始标记被激活时,依次选择一组波形值,并对驱动波形进行设定。由此,显示控制器22在电光面板10的显示状态从第一显示状态成为第2显示状态为止的期间内的各个相位中,将表示一组驱动电压的一组波形值向驱动电压生成部23供给。
[0070]驱动电压生成部23通过被供给由电源电路24所生成的电源电压而进行动作,并根据被存储于显示数据存储部21中的显示数据,并在多个相位中的各个相位中生成被施加于电光面板10的多个电极的多个驱动电压。驱动电压生成部23具有与电光面板10的多个段电极相对应的多个沟道的电路,并根据显示数据,从由显示控制器22供给的一组波形值内,针对各个沟道而选择一个波形值。由此,驱动电压生成部23在生成分别向电光面板10的N个(N> 2)段电极供给的驱动电压VDl?VDN、并对电光面板10实施二进制驱动的情况下,生成向电光面板10的顶面电极供给的驱动电压VDT。
[0071]电源电路24根据从电源部70供给的电源电压而生成在驱动电压生成部23中所使用的电源电压。例如,在针对电光面板10而实施0V/15V的二进制驱动的情况下,电源电路24通过使利用从电源部70供给的电源电位VDD (例如,1.8V?5.5V)以及电源电位VSS(例如,0V)而被表示的电源电压(VDD-VSS)升压,从而生成升压了的15V的电源电压(VPP-VSS)。
[0072]电压监视器部25例如包括比较器或者ADC(模拟/数字转换器)等,并对通过电源电路24而生成的电源电压(VPP-VSS)进行测量,并将测量结果向电源控制部226输出。
[0073]控制部26例如通过数字电路而被构成,并对显示驱动器20的各部分进行控制。在控制部26包括CPU(中央运算装置)的情况下,也可以将内置有控制部26的集成电路装置作为MCU(微控制器单元)而构成。
[0074]温度传感器27例如包括PN接合二极管或者热电偶、ADC,并在控制部26的控制下,对电光面板10或其周边的温度进行测量。这是因为,电光面板10的显示特性会由于温度而发生变化。温度传感器27能够被安装于柔性基板基板15(图3)的背面上。此外,也可以将温度传感器27的至少一部分埋入电泳层13(图3)的内部,或以与电泳层13邻接的方式进行配置。
[0075]主接口 28例如通过数字电路而被构成,并实施显示驱动器20与主CPU40之间的接口处理。此外,主接口 28具有:显示设定寄存器28a、触发寄存器28b、中断寄存器28c、电源设定寄存器28d以及温度寄存器28e等控制寄存器。主CPU40能够访问这些控制寄存器,并在这些控制寄存器中存储控制信息,或者从这些控制寄存器中读取控制信息或测量信息。
[0076]显示设定寄存器28a对在显示控制器22中所生成的时钟信号和显示定时时钟信号的设定指示、或者电光面板10中的反转显示、全黑显示或者全白显示的指示等进行存储。触发寄存器28b对使驱动波形生成动作开始进行的显示开始触发信号进行存储。
[0077]中断寄存器28c对在驱动波形生成动作结束后所产生的中断标记和中断屏蔽进行存储。电源设定寄存器28d对用于电源电路24的动作水平的设定、恒电压电路(稳压器)的设定、升压倍数的设定、或者升压电压的微调节(对比度,微调)等中的各种控制信息进行存储。温度寄存器28e对表示温度传感器27的测量结果的数据进行存储。
[0078]第一实施方式
[0079]图4为详细地表示本发明的第一实施方式所涉及的显示驱动器的结构的一部分的图。在图4中示出了显示数据存储部21、显示控制器22、驱动电压生成部23、电源电路24以及电压监视器部25。
[0080]显示数据存储部21例如通过包括多个触发器等在内的寄存器或者SRAM等存储而被构成。显示数据存储部21也可以包括:对从主CPU40(图1)供给的第I显示数据(当前显示数据)DL进行存储的当前显示数据存储部211、和对接着第I显示数据DL而被供给的第2显示数据(下一个显示数据)DP进行存储的下一个显示数据存储部212。
[0081]例如,在显示驱动器20向电光面板的256个段电极输出256个驱动电压的情况下,包括256个段显示数据在内的显示数据被供给至下一个显示数据存储部212。显示数据存储部21在被供给了新的显示数据时,对第I显示数据DL以及第2显示数据DP进行更新。
[0082]显示控制器22包括:定时信息存储部221、波形信息存储部222、定时控制部223、驱动波形选择部224、电源控制信息存储部225、电源控制部226。
[0083]定时信息存储部221、波形信息存储部222以及电源控制信息存储部225通过非易失性存储或者寄存器等而被构成,定时信息存储部221、波形信息存储部222以及电源控制信息存储部225也可以一体地构成。定时信息存储部221、波形信息存储部222以及电源控制信息存储部225例如分别对从主CPU40(图1)供给的定时信息、波形信息以及电源控制信息进行存储。
[0084]定时信息存储部221以与索引号码对应的方式对表示向电光面板施加固定的驱动电压的相位长的相位长信息进行存储。在此,定时信息存储部221也可以对包括索引号码以及相位长信息在内的一种定时信息进行存储。
[0085]或者,如图4所示,定时信息存储部221也可以对在多个不同的环境条件下所使用的多种的定时信息(例如常温用、低温用、高温用)进行存储。在该情况下,即使环境条件变化,主CPU40也无需将定时信息再次向显示控制器22发送。
[0086]并且,定时信息存储部221也可以对表示I帧的时间的帧时间信息进行存储。帧时间信息例如主要从主CPU40(图1)被供给。并且能够通过帧时间信息与相位长信息的组合,并根据温度来灵活地设定驱动波形。或者,也能够通过仅对帧时间信息进行变更,从而根据环境条件而对驱动波形进行变更。
[0087]在即使环境条件发生变化也无需波形信息的变更的情况下,主CPU40能够在将帧时间信息或者索引号码以及相位长信息向显示控制器22发送并在变更了设定之后,中断发送动作。由此,能够在不发送波形信息的条件下,通过最小限度的数据改写,来实施对应于环境条件的变化的驱动波形的变更。
[0088]波形信息存储部222对与根据通过显示数据来确定的至少一个显示状态而被使用的至少一组的驱动波形有关的波形信息进行存储。在此,至少一个显示状态可以为对应于第I显示数据DL的显示状态以及对应于第2显示数据DP的显示状态,也可以为对应于显示数据DP的显示状态,也可以为对应于显示数据DP的显示状态。在驱动电压生成部23中,根据实际被供给的显示数据,而从一组驱动波形内选择出一个驱动波形。
[0089]此外,至少一组驱动波形是指,可以为一个驱动模式下的一组驱动波形,也可以如图4所示那样,也可以包括驱动模式I下的一组驱动波形以及驱动模式2下的一组驱动波形。例如,驱动模式I为,与驱动模式2相比,从对应于第I显示数据DL的显示状态向对应于第2显示数据DP的显示状态的变化所需要的时间较短的高速模式,驱动模式2为,虽然与驱动模式I相比改写速度较慢,但残留图像较少,即,实施高品质的改写的低残留图像模式。通过由主CPU40 (图1)等来对驱动模式进行指定,从多个驱动模式内选择一个驱动模式。
[0090]针对各个驱动模式,波形信息存储部222具有分别对与多个相位对应的期间Tl?TM的波形信息进行存储的存储区域RTl?RTM。一个驱动模式中的各相位的波形信息包括:表示一组驱动电压的一组波形值与对相位长进行确定的索引号码。
[0091]也可以将用于使驱动波形的生成停止的信息包括在各相位的波形信息中。或者,如图4所示,在波形信息存储部222中,也可以在对与一组驱动波形有关的波形信息进行存储的存储区域的开头,存储对使驱动电压的施加结束的相位的位置进行确定的结束相位位置信息。
[0092]如果采用后者的方式,由于无需在对各相位的波形信息进行存储的存储区域中存储表示驱动波形的结束位置的位(例如,表示该相位是否为最终相位的位),因此能够删减被存储于波形信息存储部222中的数据量。
[0093]此外,由于主CPU40(图1)在仅将结束相位位置信息以及必要的相位的波形信息向显示控制器22发送并进行了设定之后,无需发送结束相位之后的相位的波形信息,因此能够中断发送动作进而减小通信量以及负载。
[0094]另一方面,显示控制器22也能够在根据结束相位位置信息而完成了必要的相位的波形信息的接受的时间点中断接收动作。例如,由于在结束相位位置信息表示第5个相位的情况下,在完成了第5个相位的波形信息的接收的时间点,使接收电路为断开,因此能够将显示控制器22设为低消耗电力。
[0095]定时控制部223通过读取在被存储于波形信息存储部222中的波形信息中针对每个相位而被包含的索引号码,并从定时信息存储部221读取与该索引号码对应的相位长信息,并根据该相位长信息来对显示定时时钟信号进行计数,从而在与多个相位对应的驱动电压施加期间内依次生成选择信号RSEL。
[0096]在定时信息存储部221中存储有多种定时信息的情况下,图1所示的控制部26根据由温度传感器27测量出的温度,而从被存储于定时信息存储部221中的多种定时信息之内选择一种定时信息。由此,能够无论来自主CPU40等的指示如何,而自动地对应于环境条件的变化,而使电光面板的驱动波形发生变化。
[0097]例如,定时控制部223包括:时钟信号生成电路301、时钟频率调节电路302、计数器设定部303、相位长计数器304、相位数计数器305。时钟信号生成电路301由水晶振荡器等而构成,并生成时钟信号。
[0098]时钟频率调节电路302由PLL电路或者分频电路等而构成,并根据通过时钟信号生成电路301而生成的时钟信号,来生成显示定时时钟信号。在于定时信息存储部221中存储有帧时间信息的情况下,时钟频率调节电路302能够根据帧时间信息而对显示定时时钟信号的频率进行调节。
[0099]计数器设定部303读取被存储于波形信息存储部222中的波形信息所包含的结束相位位置信息,并将通过结束相位位置信息而被确定的位置的相位号码在相位数计数器305中进行设定。此外,计数器设定部303通过读取在波形信息存储部222中被存储的波形信息中针对每个相位而包含的索引号码,并将与该索引号码相对应的相位长信息从定时信息存储部221读取,且将通过该相位长信息而被表示的相位长在相位长计数器304中进行设定。在显示更新开始时,计数器设定部303使相位长计数器304以及相位数计数器305的计数动作开始进行。
[0100]相位长计数器304通过对显示定时时钟信号进行计数从而使计数值递增,并在计数值成为与通过计数器设定部303而设定的相位长相等时将输出信号设为激活。在此,从相位长计数器304开始计数动作起至将输出信号设为激活为止的期间表示,与该相位对应的相位时间。
[0101]当相位长计数器304将输出信号设为激活时,计数器设定部303对相位长计数器304的计数值进行临时复位,并将计数值设为零并且将输出信号设为无效。之后,计数器设定部303在相位长计数器304中对下一个相位的相位长进行设定,并且相位长计数器304在下一个相位中开始进行显示定时时钟信号的计数。
[0102]相位数计数器305通过对相位长计数器304的输出信号进行计数从而使计数值递增,并且在与多个相位对应的驱动电压施加期间内,将表示相位号码的计数值作为选择信号RSEL而输出。
[0103]在相位数计数器305的计数值超过了通过计数器设定部303而被设定的相位号码时,计数器设定部303对相位数计数器305的计数值进行临时复位,并将计数值设为零。由此,定时控制部223能够在与通过被存储于波形信息存储部222中的结束相位位置信息而被确定的位置的相位对应的驱动电压施加期间中生成选择信号RSEL之后,使选择信号RSEL的生成停止。定时控制部223向驱动波形选择部224输出选择信号RSEL,并且向电源控制部226输出时钟信号以及选择信号RSEL等。
[0104]驱动波形选择部224根据通过定时控制部223而依次生成的选择信号RSEL,从被存储于波形信息存储部222的存储区域RTl?RTM中的波形信息之内选择表示一组驱动电压的一组波形值。
[0105]如图4所示,在波形信息存储部222对应于多个驱动模式而存储有与多组驱动波形有关的波形信息的情况下,驱动波形选择部224根据选择信号RSEL而从与通过主CPU40(图1)等而被指定的驱动模式相对应的一组驱动波形所涉及的波形信息之内,选择表示一组驱动电压的一组波形值。由于在该情况下,根据索引号码而被设定的相位长在多个驱动模式中共同使用,因此无需针对每个驱动模式而设置相位长信息的存储区域,从而能够删减集成电路装置中的数据区域。
[0106]驱动波形选择部224根据选择信号RSEL,选择为了用于实施期间Tl内的驱动而被存储于存储区域RTl中的一组波形值,接下来,选择为了用于实施期间T2内的驱动而被存储于存储区域RT2中的一组波形值。期间T3?TM中也为相同。
[0107]以该方式,驱动波形选择部224输出表示电光面板的像素的显示状态从第I显示状态成为第2显示状态的期间内的一组驱动波形的一组驱动波形信号。例如,驱动波形选择部224生成段信号SWV(1、1)?SWV(UL)以及顶面信号TP。在此,L表示显示数据的灰度数,且为2以上的整数。在以下,作为一个示例,对L = 2的情况进行说明。
[0108]在显示数据的灰度数为2的情况下,作为对应于第I显示数据DL的第I显示状态而存在有黑色显示与白色显示这两个状态,作为对应于第2显示数据DP的第2显示状态而存在有黑色显示与白色显示这两个状态。段信号SWV( 1、I)表示在第I以及第2显示状态均为黑色显示的情况下,被供给至段电极的驱动波形。段信号SWV(1、2)表示在第I显示状态为黑色显示、第2显示状态为白色显示的情况下,被供给至段电极的驱动波形。
[0109]同样地,段信号SWV(2、I)表示在第I显示状态为白色显示、第2显示状态为黑色显示的情况下,被供给至段电极的驱动波形。段信号SWV(2、2)表示在第I以及第2显示状态均为白色显示的情况下,被供给至段电极的驱动波形。此外,顶面信号TP表示被供给至顶面电极的驱动波形。
[0110]并且,从驱动波形选择部224输出的一组波形值也可以包括用于将驱动电压生成部23的输出端子设定为浮置状态(高阻抗状态)的波形值。在第k个期间Tk(Kk^M)内将驱动电压生成部23的输出端子设定为浮置状态的情况下,第k个波形值的浮置状态设定位被设定为“I”。由此,在期间Tk中,浮置状态设定信号SHZ被激活。
[0111]以该方式,能够实施电光面板的多个段电极以及顶面电极的驱动的导通(on)/断开(off)控制。使之具有这样的导通(on)/断开(off)控制功能,这是因为,根据电光面板的种类而在驱动顺序的过程中不仅需要特定的驱动电压,还存在需要浮置状态的情况。
[0112]驱动电压生成部23根据从显示数据存储部21供给的第I显示数据DL以及第2显示数据DP,而从由驱动波形选择部224所供给的段信号SWV (1、I)?SWV (2、2)的波形值之内选择一个波形值,并根据所选择出的波形值而生成向电光面板的第i个段电极供给的驱动电压VDi。此外,驱动电压生成部23根据由驱动波形选择部224供给的顶面信号TP的波形值,而生成向电光面板的顶面电极供给的驱动电压VDT。
[0113]驱动电压生成部23在用于对各个段电极进行驱动的与一个沟道对应的量的电路中,包括选择器231与驱动电路232。此外,驱动电压生成部23在用于对顶面电极进行驱动的电路中包括驱动电路233。驱动电路232以及233例如由模拟电路构成。
[0114]选择器231根据由显示数据存储部21供给的第I显示数据DL以及第2显示数据DP,而从由驱动波形选择部224所供给的一组波形值之内选择一个波形值,并将所选择出的波形值向驱动电路232输出。驱动电路232使用从电源电路24所供给的电源电压(VPP-VSS),来对波形值的电平进行转换并生成驱动电压VDi。
[0115]此外,驱动电路232能够根据浮置状态设定信号SHZ,而将输出端子设为浮置状态。驱动电路232在浮置状态设定信号SHZ为被激活时,从输出端子输出驱动电压VDi,并在浮置状态设定信号SHZ被激活时,将输出端子设为浮置状态。
[0116]驱动电路233使用从电源电路24供给的电源电压(VPP-VSS),而对从驱动波形选择部224供给的波形值的电平进行转换并生成驱动电压VDT。此外,驱动电路233也能够依据浮置状态设定信号SHZ,而将输出端子设为浮置状态。驱动电路233在浮置状态设定信号SHZ为被激活时,从输出端子输出驱动电压VDT,并在浮置状态设定信号SHZ被激活时,将输出端子设为浮置状态。
[0117]电源电路24例如也可以包括电荷栗电路等升压电路,除此之外,也可以包括运算放大器或稳压器等,或者代替所述电荷栗电路而包括运算放大器或稳压器等。电源控制部226也可以通过是否向电源电路24的升压电路供给的升压时钟信号的频率进行变更或者是否向升压电路供给升压时钟信号,来对电源电路24的电流供给能力进行变更。由此,能够较容易地对电源电路24的电流供给能力进行变更。
[0118]或者,电源控制部226也可以通过对向电源电路24的运算放大器或者稳压器的电源供给进行导通/断开控制、或者实施关闭控制,从而对电源电路24的电流供给能力进行变更。此外,电源控制部226也可以通过对在运算放大器或者稳压器中于差动放大级中流通的恒电流的大小进行变更,从而对电源电路24的电流供给能力进行变更。或者,电源控制部226也可以通过将向电源电路24供给的使能信号设为激活或者无效,从而对电源电路24的电源供给能力进行变更。
[0?19]图5为表不图4所不的电源电路的结构例的图。如图5所不,电源电路24包括:第I稳压器241、一次升压电路242、第2稳压器243、二次升压电路244。
[0120]例如在对电光面板实施OV/15V这二进制驱动的情况下,被供给电源电位VDD(例如1.8V?5.5V)以及电源电位VSS (OV)的第I稳压器241根据参照电位VRFl而生成稳定化电源电位VI。此外,一次升压电路242使稳定化电源电位Vl相对于电源电位VSS而升压从而生成升压电源电位V2(例如5V?6V)。
[0121]并且,被供给升压电源电位V2以及电源电位VSS的第2稳压器243根据参照电位VRF2而生成稳定化电源电位V3。此外,二次升压电路244使稳定化电源电位V3相对于电源电位VSS而升压从而生成升压电源电位VPP(15V)。另外,也可以在电源电位VDD足够高的情况下,对一次升压电路242进行旁通,将第I稳压器241的输出直接供给至第2稳压器243。
[0122]图6为表示图5所示的一次升压电路或者二次升压电路的结构例的电路图。该升压电路能够作为图5所示的一次升压电路242而使用,也能够作为二次升压电路244而使用。图6所示的升压电路通过依据从电源控制部226(图4)供给的升压时钟信号CLl以及CL2而实施电荷栗动作,从而使输入电源电位VIN升压,并生成被实施了升压的输出电源电位V0UT。在该示例中,对升压电路以3倍的升压率来实施升压动作的情况进行说明。
[0123]如图6所示,升压电路包括:构成第I反相器的P沟道MOS晶体管QPl I以及N沟道MOS晶体管QNll、构成第2反相器的P沟道MOS晶体管QP12以及N沟道MOS晶体管QN12、实施电荷栗动作的P沟道MOS晶体管QP21?QP23。
[0124]此外,升压电路包括:与这些晶体管连接的电容器Cl?C3、分别向晶体管QP21?QP23供给栅极电位Gl?G3的电平转换器(L/S)l?3。另外,也可以将升压电路的一部分内置于显示驱动器1C,并将电容器Cl?C3外置于显示驱动器1C。通过将电容器Cl?C3外置于显示驱动器1C,从而能够确保电容,从而降低升压时钟信号的频率而实现低消耗电力。
[0125]通过第I以及第2反相器的反转动作与晶体管QP21?QP23的开关动作来反复实施电容器Cl以及C2的充电放电,从而随之电荷进行移动而实施电荷栗动作。其结果为,输出电源电位VOUT渐渐上升,并在通常状态下达到输入电源电位VIN(V伏特)的大约3倍(3 X V伏特)。
[0126]图7为表示图6所示的升压电路中的各部分的电压波形的波形图。在图7中示出了达到了通常状态后的电压波形。升压时钟信号CLl以及CL2为互为反相的信号,并在O伏特与V伏特之间变化。通过利用电平转换器I?3来对升压时钟信号CLl以及CL2的高电平进行转换,从而获得在O伏特与3 X V伏特之间变化的栅极电位Gl?G3。
[0127]将该栅极电位Gl?G3分别施加于晶体管QP21?QP23的栅极,从而晶体管QP21?QP23实施开关动作。由此,电容器Cl的两端电位Pl以及Ml与电容器C2的两端电位P2以及M2如图7所示那样发生变化。其结果为,输出电源电位VOUT达到3 X V伏特,并被保持在电容器C3中。在以下,也会将在电源电路的终极对电源电位进行保持的电容器称为旁通电容器。
[0128]在此,由于即使向升压电路供给的升压时钟信号CLl以及CL2的频率越高,则负载电流越大,也会立刻从输入电源电位VIN供给电荷,因此抑制了输出电源电位VOUT的降低。因此,升压时钟信号CLl以及CL2的频率越高,电源电路的电流供给能力越高。另一方面,升压电路的消耗电力与升压时钟信号CLl以及CL2的频率大致成正比。因此,升压时钟信号CLl以及CL2的频率越低,则越能够降低电源电路的消耗电力。
[0129]图4所示的电源控制部226也可以根据从定时控制部223供给的时钟信号来生成升压时钟信号。电源控制部226也可以通过对向图5所示的一次升压电路242或者二次升压电路244供给的升压时钟信号的频率进行变更、或者通过是否向一次升压电路242或二次升压电路244供给升压时钟信号,从而对电源电路24的电流供给能力进行变更。
[0130]例如,电源控制部226在标准电力模式中将升压时钟信号的频率设定为第I频率fl,而在低消耗电力模式下将升压时钟信号的频率设定为低于第I频率Π的第2频率f2。另夕卜,也可以对一次升压电路242持续供给升压时钟信号,并仅使向与一次升压电路242相比升压倍率较大的二次升压电路244的升压时钟信号的供给停止。
[0131]此外,电源控制部226也可以通过对在图5所示的第I稳压器241或第2稳压器243中在差动放大级中流动的恒电流的大小进行变更或者生成使恒电流进行动作或停止的控制信号,从而对电源电路24的电流供给能力进行变更。例如,电源控制部226在标准电力模式中将差动放大级的恒电流的大小设定为第I值Al,在低消耗电力模式中将差动放大级的恒电流的大小设定为第2值A2,其中,所述第2值A2小于第I值Al。
[0132]在对被施加于电光面板10(图1)的驱动电压进行变更时,为了对顶面电极与段电极之间的电容成分进行驱动,从而在驱动电压生成部23中需要电力。此外,由于在顶面电极与段电极之间存在电阻成分,因此在对电光面板10施加了直流电压的期间中也会流动有漏电流从而消耗电力。
[0133]因此,图4所示的电源控制信息存储部225通过多种方式来存储有与电源电路24的电流供给能力的切换定时有关的电源控制信息。电源控制部226依据被存储于电源控制信息存储部225中的电源控制信息而对电源电路24的电流供给能力进行控制。
[0134]基本上,电源控制部226依据通过定时控制部223而被控制的电光面板10的驱动定时,而以与相位开始的定时同步地,并将电源电路24的电流供给能力设定为第I水平。将电源电路24的电流供给能力设定为第I水平的定时可以与相位开始的定时相同,也可以为与相位开始的定时相比而提前固定期间或者滞后固定期间,如在之后所详细说明那样,也可以依据各种条件来决定。
[0135]此外,电源控制部226在从将电源电路24的电流供给能力设定为第I水平起经过了至少预定的期间后,将电源电路24的电流供给能力设定为第2水平。其中,所述第2水平低于第I水平。在此,预定的期间例如为I帧的期间。将电源电路24的电流供给能力设定为第2水平的定时如后文所说明那样,也可以依据各种条件来决定。
[0136]由此,由于在对施加于电光面板10的某一个电极的驱动电压进行变更时,电源电路24的电流供给能力被提高至第I水平,而之后,电源电路24的电流供给能力降低至第2水平,因此能够对电光面板10的光学特性的降低进行抑制并且减小对电光面板10进行驱动时的消耗电力。
[0137]例如,电源控制部226也可以通过使电源电路24以标准电力模式进行动作,从而将电源电路24的电流供给能力设定为第I水平,并通过使电源电路24以低消耗电力模式进行动作或使电源电路24的动作停止,从而将电源电路24的电流供给能力设定为第2水平。在该情况下,能够在不对被施加于电光面板10的多个电极的驱动电压进行变更的期间内,大幅度地降低消費电力。
[0138]或者,电源控制部226也可以通过使电源电路24以标准电力模式进行动作,从而将电源电路24的电流供给能力设定为第I水平,并通过使电源电路24以标准电力模式和低消耗电力模式交替地进行动作、或者使电源电路24进行间歇动作,从而将电源电路24的电流供给能力设定为第2水平。在该情况下,即使在将电源电路24的电流供给能力维持在第2水平的期间内,电光面板10的数个电极间流过漏电流,也能够使电源电压的降低恢复。
[0139]电源控制的第一例
[0140]图4所示的电源控制部226能够通过以数个方式以及定时对电源电路24进行控制,从而对电源电路24的电流供给能力进行变更。在电源控制的第一例中,电源控制部226通过是否对电源电路24供给升压时钟信号,而对电源电路24的电流供给能力进行变更。
[0141]图8至图10为表示本发明的第一实施方式中的驱动波形的设定例的图。例如,图1所示的主CPU40根据通过温度传感器27而测量出的温度,而在显示控制器22中对定时信息进行设定。另一方面,主CPU40能够不依据温度而在显示控制器22中设定固定的波形信息。在以下,对为了设定驱动波形而使用两种相位长的情况进行说明。
[0142]图8所示的定时信息为在温度T为20°C时被使用,例如也可以应用于10°C<T<30°C的温度范围(常温)。图8(a)表示被存储于图4所示的显示控制器22的定时信息存储部221中的定时信息和与其对应的相位时间。
[0143]在此,“相位时间”相当于通过帧时间与相位长的乘积而被规定的驱动电压施加时间。在定时信息存储部221中,作为帧时间信息而存储有意为40ms的“40”。此外,在定时信息存储部221中,对应于索引号码而存储有表示向电光面板施加固定的驱动电压的相位长的相位长信息。
[0144]如图8(a)所示,由于对应于索引号码“O”而设定有相位长“I”,因此在波形信息中索引号码“O”被指定了的情况下,相位长成为“I”,从而相位时间会成为40ms。此外,由于对应于索引号码“I”而设定有相位长“4”,因此在波形信息中索引号码“I”被指定了的情况下,相位长会成为“4”,从而相位时间会成为160ms。
[0145]此外,设为在电源控制信息存储部225中保存有电源控制信息“I”。在此,电源控制信息“I”通过帧数来表示将电源电路24的电流供给能力维持于第I水平的期间。另外,在针对每个相位而对将电源电路24的电流供给能力维持于第I水平的期间进行设定的情况下,也可以将电源控制信息存储于波形信息存储部222。
[0146]图8(b)中,在驱动模式1(高速模式)中示出了,在图4所示的显示控制器22的波形信息存储部222中被存储的波形信息、与其对应的相位长以及相位时间等。此外,图8(c)中,在驱动模式2(低残留图像模式)中示出了,于图4所示的波形信息存储部222中所存储的波形信息、与其对应的相位长以及相位时间等。虽然在图8(b)以及图8(c)中,为了明确帧与相位之间的关系,从而示出了帧号码与相位号码,但这些并不是构成波形信息,并没有被存储在波形信息存储部222中。
[0147]在此,“TP”表示顶面信号的波形值。此外,“BB”、“BW”、“WB”、“WW”表示段信号的波形值,其分别对应于段信号SWV( 1、I)、SffV(1、2)、SffV(2、I)、SWV(2、2)。例如,波形值“O”表示驱动电压OV,波形值“I”表示驱动电压15V。
[0148]波形信息存储部222针对各相位而存储有波形值TP、BB、BW、WB、WW以及索引号码。定时控制部223的计数器设定部303通过根据在波形信息存储部222中被存储的波形信息中被指定的索引号码来参照定时信息存储部221,从而能够读出相位长。并且,通过帧时间与相位长的乘积来规定相位时间。因此,能够通过帧时间与相位长的组合来灵活地生成波形。
[0149]参照图8(b)而对驱动模式I下的显示状态的变化进行说明。在第I个相位(相位号码O)中对顶面电极施加15V。对第I显示状态为黑而第2显示状态为白的段的段电极施加0V,显示状态转变为白色。在其他的段中,对段电极施加与顶面电极相同的15V,从而显示状态不会变化。
[0150]接下来,在第2个相位(相位号码I)中,对顶面电极施加0V。对第I显示状态为白而第2显示状态为黑的段的段电极施加15V,显示状态会转变为黑色。在其他的段中,对段电极施加与顶面电极相同的0V,从而显示状态不会发生变化。
[0151]最后,在第3个相位(相位号码2)中,对顶面电极以及全部段电极施加0V。由此,实施电极的放电。以此方式在驱动模式I中,通过仅对第I显示状态与第2显示状态不同的段施加电场来使显示状态变化。
[0152]此外,由于电源控制信息为“I”,因此图4所示的电源控制部226通过在输出于各相位的开头的I帧对应的量的驱动电压的期间内,对电源电路2 4供给升压时钟信号,从而将电源电路24的电流供给能力设定为第I水平。即,电源控制部226在于驱动电压生成部23中流有较大的电流的第1、第5、第9帧中,向电源电路24供给升压时钟信号(图中的电源电路“导通”)。电源电路24通过依据升压时钟信号而实施升压动作从而生成电源电压(VPP-VSS),并向旁通电容器蓄积电荷。
[0153]在其以外的帧期间中,电源控制部226通过使升压时钟信号停止并固定为低电平或者高电平,从而将电源电路24的电流供给能力设定为第2水平(图中的电源电路“断开”)。在该期间中,电荷从旁通电容器经由驱动电压生成部23而朝向电光面板的段电极流出。电源电压(VPP-VSS)仅通过旁通电容器而被保持,从而渐渐地下降。
[0154]通过以上的动作来完成向段电极输出的驱动电压的切换。由于仅在必须供给较多的电荷的第1、第5、第9帧中使电源电路2 4进行动作,而在除此之外的电荷不被较多地消耗的第2?4、第6?8帧中电源电路24会停止动作,因此能够在第2?4、第6?8帧中使消耗电力降低。
[0155]接下来,参照图8(c)来对驱动模式2中的显示状态的变化进行说明。在第I个相位中,对顶面电极施加0V。对第I显示状态为黑的段的段电极施加0V,从而显示状态不会发生变化。对第I显示状态为白的段的段电极施加15V,从而显示状态会变化为黑色。即,在此全段成为黑色显示。
[0156]在第2个相位中,对顶面电极施加15V。对全部的段的段电极施加0V,显示状态会变化为白。即,在此全段成为白色显示。在第3个相位中,对顶面电极施加0V。对第2显示状态为黑色的段的段电极施加15V,从而显示状态会变化为黑。由于对第2显示状态为白的段的段电极施加0V,因此显示状态不会发生变化。
[0157]在驱动模式2中,由于也仅在必须供给较多的电荷的第1、第5、第9、第13帧电源电路24进行动作,而在除此之外的电荷未被较多消耗的第2?4、第6?8、第10?12帧中,电源电路24会停止动作,因此能够降低消耗电力。
[0158]图8(b)以及(C)中的最后的相位为,用于将顶面电极与段电极之间设为无偏压状态而实施放电的结束相位。例如,如果将结束相位的期间设定为与向顶面电极与段电极之间施加偏压的相位的I帧期间相比较短,则能够使电源电路24中的升压动作提前停止从而降低消耗电力。
[0159]在波形信息存储部222中,作为驱动模式I的波形信息,除了图8(b)所示的波形信息之外,也可以对表示结束相位的相位号码“2”的结束相位位置信息进行存储,作为驱动模式2的波形信息,除了图8(c)所示的波形信息之外,也可以对表示结束相位的相位号码“3”的结束相位位置信息进行存储。
[0160]如图8所示,在索引号码为3位,相位长为8位的情况下,能够根据3位的索引号码来设定最大255为止的相位长。然而,由于在图8(b)以及图8(c)所示的设定例中,作为索引号码而仅使用了 “O”以及“I”,因此索引号码也可以为I位。以该方式,通过在波形信息中使用索引号码来代替相位长信息,从而能够删减在显示控制器22中所需的数据区域。
[0161]在此,由于在定时信息中所设定的相位长针对多个驱动模式均通用,因此能够降低图1所示的主CPU40与显示控制器22之间的通信量和主CPU40的负载。此外,由于无需针对每个驱动模式而设置相位长信息的存储区域,因此能够删减显示控制器22中所需的数据区域。
[0162]图9所示的定时信息为在温度T为(TC时所使用,例如,也可以用于TSlOtC的温度范围(与图8相比而低温)。图9(a)表示被存储于图4所示的显示控制器22的定时信息存储部221的定时信息和与其对应的相位时间。
[0163]如图9(a)所示,作为帧时间信息而设定有意为80ms的“80”。例如,由于对应于索引号码“O”而设定有相位长“I”,因此在波形信息中索引号码“O”被指定了的情况下,相位长成为“I”,相位时间成为80ms。此外,由于对应于索引号码“I”而设定有相位长“25”,因此在波形信息中索引号码“I”被指定了的情况下,相位长成为“25”,并且相位时间成为2000ms。
[0164]以该方式,能够通过将定时信息中的帧时间以及相位长设定为与图8中的相比而较长,从而将相位时间设为较长。或者,也可以通过将定时信息中的帧时间与相位长之中的任意一方设定为与图8中的相比较长,从而将帧时间与相位长的积设为与图8中的相比较大,从而将相位时间设为较长。
[0165]图9(b)在驱动模式1(高速模式)中示出了,被存储于图4所示的显示控制器22的波形信息存储部222中的波形信息、与其对应的相位长以及相位时间等。此外,图9(c)在驱动模式2(低残留图像模式)中示出了,被存储于图4所示的波形信息存储部222中的波形信息、与其对应的相位长以及相位时间等。
[0166]由于在图9中也为,仅在必须供给较多的电荷的帧期间中电源电路24动作,而在除此之外的电荷未被较多地消耗的帧期间中使电源电路24停止动作,因此能够降低消耗电力。具体而言为,电源控制部226在作为各相位的开头的第1、第26、第51、第76帧中对电源电路24供给升压时钟信号(图中的电源电路“导通”),而在第2?第25、第27?第50、第52?第75帧中不会对电源电路24供给升压时钟信号(图中的电源电路“断开”)。此外,由于作为波形信息而能够使用与图8所示的波形信息相同的信息,因此无需通过主CPU40(图1)来进行变更。能够通过对定时信息进行变更,从而对相位长以及相位时间进行变更。
[0167]图10所示的定时信息为温度T为50°C时所使用,例如,也可以应用于T>30°C的温度范围(与图8相比而高温)。图10(a)示出了被存储于图4所示的显示控制器22的定时信息存储部221中的定时信息、与其对应的相位时间。
[0168]如图10(a)所示,作为帧时间信息而设定有意为20ms的“20”。例如,由于对应于索引号码“O”而设定有相位长“I”,因此在波形信息中索引号码“O”被指定了的情况下,相位长会成为“I”,相位时间会成为20ms ο此外,由于对应于索引号码“I”而设定有相位长“5”,因此在波形信息中索引号码“I”被指定了的情况下,相位长会成为“5”,相位时间会成为10ms。
[0169]以该方式,能够通过将定时信息的帧时间设定为与图8中的相比较短,从而将相位时间设为较短。或者,也可以通过将定时信息中的帧时间与相位长中的任意一方设定为与图8中的相比较短,从而将帧时间与相位长的乘积设为与图8中的相比较小,从而将相位时间设为较短。
[0170]图10(b)示出了,在驱动模式1(高速模式)中,被存储于图4所示的显示控制器22的波形信息存储部222中的波形信息、与其对应的相位长以及相位时间等。此外,图10(c)示出了,在驱动模式2(低残留图像模式)中,被存储于图4所示的波形信息存储部222中的波形信息和与其对应的相位长以及相位时间等。
[0171]由于在图10中也为,仅在必须供给较多的电荷的帧期间中使电源电路24进行动作,而在除此之外的电荷未被较多地消耗的帧期间中使电源电路24停止动作,因此能够降低消耗电力。具体而言为,电源控制部226在作为各相位的开头的第1、第6、第11、第16帧中向电源电路24供给升压时钟信号(图中的电源电路“导通”),而在第2?第5、第7?第10、第12?第15帧中不会对电源电路24供给升压时钟信号(图中的电源电路“断开”)。此外,由于作为波形信息而能够使用与图8所示的波形信息相同的波形信息,因此无需通过主CPU40(图1)来进行变更。能够通过对定时信息进行变更,从而对相位长以及相位时间进行变更。
[0172]以该方式,由于只要通过与索引号码对应地将相位长信息存储于定时信息存储部221中,从而为了对驱动电压施加期间进行设定而代替相位长信息而将位数较少的索引号码针对每个相位而在波形信息存储部222中进行存储即可,因此能够删减集成电路装置中的数据区域。
[0173]并且,即使在根据温度的变化而对驱动波形进行补偿的情况下,也仅对被存储于定时信息存储部221中的相位长信息进行变更或者选择即可,并且偶遇能够在波形信息存储部222中针对不同的环境条件而使同一的索引号码通用,因此能够降低通信量、主CPU等的负担、并删减集成电路装置中的数据区域。
[0174]接下来,对通过图4所示的显示驱动器而生成的驱动波形的具体示例进行说明。在电光面板中,通过被施加于段电极与顶面电极之间的驱动偏压的极性,而实施黑色显示或者白色显示。另外,能够插入滤色器而使白色显示具有特定的颜色,在该情况下,白色显示的白色能够置换为滤色器的颜色。此外,除黑色显示或白色显示以外,也可以通过将电泳粒子的一方设为红色粒子,而将另一方设为蓝色粒子,从而设为红色显示或者蓝色显示。
[0175]图11为表示通过图4所示的显示驱动器而生成的驱动波形的示例的波形图。在图11中,作为一个示例,示出了温度为20°C的情况下的驱动模式1(高速模式)的驱动波形。在图11中,“TP”表示顶面信号的波形值。此外,“BB”、“BW”、“WB”、“WW”表示段信号的波形值,并且其分别对应于段信号SWV(Ul)、SWV(1、2)、SWV(2、1)、SWV(2、2)。
[0176]在实施了对应于第I显示数据DL的第I显示后,在第I显示状态被维持的期间TO中,顶面电极以及全部段电极被设定为闲置状态(高阻抗状态:HiZ)。
[0177]接下来,在期间Tl中向顶面电极供给高电平的驱动电压。此外,在应用的驱动波形的像素中,对段电极供给高电平的驱动电压,从而顶面电极与段电极之间被设定为无偏压状态(Hold)。另一方面,在应用BW的驱动波形的像素中,对段电极供给低电平的驱动电压,从而顶面电极相对于段电极而成为正极性偏压状态,从而显示状态从黑色显示变化为白色显示(Write White)。
[0178]接下来,在期间T2中,对顶面电极供给低电平的驱动电压。此外,在应用BB、BW、WW的驱动波形的像素中,对段电极供给低电平的驱动电压,从而顶面电极与段电极之间设定为无偏压状态(Hold)。另一方面,在应用了WB的驱动波形的像素中,对段电极供给高电平的驱动电压,从而顶面电极相对于段电极成为负极性偏压状态,从而显示状态从白色显示变化为黑色显示(Write Black)。由此,实施对应于第2显示数据DP的第2显示。
[0179]接下来,在期间T3中,对顶面电极以及全部段电极供给低电平的驱动电压,从而顶面电极与段电极之间被设定为无偏压状态(Hold)。由此实施放电。之后,在期间T4中顶面电极以及段电极被设定为闲置状态,从而第2显示状态被维持。
[0180]在此,图4所示的定时控制部223根据从波形信息存储部222的存储区域RTl?RTM读取的索引号码,来对各期间的长度(相位时间)进行设定(定时设置)。由此,根据索引号码而期间Tl?T3的长度被设定。此外,电源控制部226通过将使能信号激活为高电平从而将电源电路24的电流供给能力设定为第I水平,通过无效为低电平从而将电源电路24的电流供给能力设定为第2水平。
[0181]电源控制的第二例
[0182]在电源控制的第二例中,图4所示的电源控制部226通过对向电源电路24所供给的升压时钟信号的频率进行变更,从而对电源电路24的电流供给能力进行变更。关于其他要点,第二例与第一例相同。
[0183]图12为表示本发明的第一实施方式中的电源控制的第二例的图。在图12中,作为一个示例,图示了温度为20°C的情况下的驱动模式1(高速模式)的电源控制。电源控制部226在于多个相位中生成驱动电压的驱动期间内,不是相对于电源电路24的升压时钟信号的供给停止的条件下,对升压时钟信号的频率进行变更。
[0184]例如,电源控制部226通过在图12所示的各相位的开头的I帧的量即第1、第5、第9帧中将升压时钟信号的频率设为8kHz,从而将电源电路24的电流供给能力设定为第I水平。此外,电源控制部226通过在其他帧中将升压时钟信号的频率设为与各相位的开头的I帧量中的升压时钟信号的频率相比较低的4kHz,从而将电源电路24的电流供给能力设定为第2水平。
[0185]在电源控制的第二例中,向电源电路24供给8kHz的升压时钟信号的状态相当于标准电力模式,向电源电路24供给4kHz的升压时钟信号的状态相当于低消耗电力模式。虽然在低消耗电力模式中与标准电力模式比较电源电路24的驱动能力较低,但消耗电力也较低。即使升压时钟信号的频率较低,也能够通过向电源电路24持续供给升压时钟信号,从而对第2?4、第6?8帧的驱动电压的降低进行抑制。
[0186]电源控制的第三例
[0187]虽然在电源控制的第三例中,图4所示的电源控制部226通过使电源电路24进行间歇动作或者周期性地将其设为低消耗电力模式,从而将电源电路24的电流供给能力设定为第2水平。关于其他的要点,第三例与第I以及第二例相同。
[0188]图13为表示本发明的第一实施方式中的电源控制的第三例的图。在图13中,作为一个示例,图示了温度为20°C的情况下的驱动模式2(低残留图像模式)的电源控制。图4所示的电源控制信息存储部225或者波形信息存储部222除了存储有利用帧数而表示将电源电路24的电流供给能力维持在第I水平的期间的第I电源控制信息(例如T ),还存储有利用帧数而表示将电源电路24的电流供给能力维持在第2水平的期间的第2电源控制信息(例如,T)。
[0189]在该情况下,电源控制部226通过在一个相位开始时,根据第I电源控制信息而在最初的I帧中向电源电路24供给升压时钟信号,从而将电源电路24的电流供给能力设定为第I水平。此外,电源控制部226通过在下次的I帧中,使升压时钟信号的供给停止或者使升压时钟信号的频率降低,从而将电源电路24的电流供给能力设定为第2水平。电源控制部226重复执行上述内容直至相位改变。
[0190]其结果为,在图13所示的第1、第3、第5、第7、第9、第11、第13帧中,在电源电路24中被供给升压时钟信号,从而电源电路24以标准电力模式来进行动作。此外,在余下的第2、第
4、第6、第8、第10、第12帧中,升压时钟信号被停止或升压时钟信号的频率被降低,从而电源电路24停止或者以低消耗电力模式进行动作。
[0191]根据电源控制的第三例,虽然与第一例比较,由于电源电路24成为动作状态的期间变长因此消耗电力増加,但由于对电源电路24的旁通电容器周期性地供给电荷,因此能够将升压电源电位VPP保持为更高的状态(I5V左右)。第三例尤其是在相位时间较长时,对于维持升压电源电位VPP是有效的。
[0192]电源控制的第四例
[0193]在电源控制的第四例中,图4所示的电源控制部226在先于相位开始的定时,将电源电路24的电流供给能力设定为第I水平。对于其他要点,第四例与第一至第三例相同。
[0194]例如如图11所示,电源控制部226在先于第I个相位(相位号码O)开始的定时,将向电源电路24供给的使能信号激活为高电平。由此,电源电路24的电流供给能力被设定为第I水平。电源控制部226在从将电源电路24的电流供给能力设定为第I水平起经过了至少预定的期间后,将使能信号无效为低电平。由此,电源电路24的电流供给能力被设定为与第I水平相比较低的第2水平。
[0195]或者,电源控制部226也可以使相对于电源电路24的时钟信号的供给开始或者停止,以代替将使能信号设为激活或者无效,从而将使时钟信号的频率在第I频率与第2频率之间变化。根据电源控制的第四例,能够在驱动电压生成部23生成驱动电压之前,将电源电路24的电流供给能力设为足够高。
[0196]电源控制的第五例
[0197]在电源控制的第五例中,将电源电路24的电流供给能力维持在第I水平或者第2水平的期间的长度未被固定,图4所示的电源控制部226依据通过温度传感器27(图1)而测量出的温度来决定将电源电路24的电流供给能力维持在第I水平或者第2水平的期间的长度。关于其他要点,第五例与第一至第4例相同。
[0198]例如,图4所示的电源控制信息存储部225,对应于温度小于40°C的情况而预选存储有“I”,对应于温度在40°C以上的情况而预先存储有“2”,以作为利用帧数而表示将电源电路24的电流供给能力维持在第I水平的期间的电源控制信息。在以下,对应用了驱动模式1(高速模式)的情况进行说明。
[0199]图1所示的控制部26当从主CPU40接收到显示开始命令时,对温度传感器27进行控制以对温度进行测量。在通过温度传感器27而测量出的温度为20°C的情况下,驱动波形为如图8 (b)中所示。因此,图4所示的定时控制部223将帧时间设定为40ms。此外,电源控制部226在第1、第5、第9帧中将电源电路24的电流供给能力设定为第I水平,而在余下的第2?4、第6?8帧中,将电源电路24的电流供给能力设定为第2水平。
[0200]另一方面,在通过温度传感器27而测量出的温度为50°C的情况下,驱动波形如图10(b)所示。因此,定时控制部223将帧时间设定为20ms。此外,电源控制部226在第1、第2、第
6、第7、第11帧中,将电源电路24的电流供给能力设定为第I水平,而在余下的第3?5、第8?1帧中,将电源电路24的电流供给能力设定为第2水平。
[0201]在此,电源电路24的电流供给能力被设定为第2水平的期间的长度在20°C的情况下,成为40ms X 3 = 120ms,在50°C的情况下,成为20ms X 3 = 60ms。因此,与不通根据温度来对第I水平的期间的帧数进行变更的情况相比,能够将高温时的第2水平的期间的比例设定得更小。即,在将第I水平的期间设为Tl,将第2水平的期间设为T2的情况下,能够将T2/(T1+Τ2)设定得较小。
[0202]根据电源控制的第五例,即使在作为驱动对象的电光面板具有温度特性,并且当温度变高时顶面电极与段电极之间的电阻值会下降(漏电流变大)的情况下,也能够对第2水平的期间中的驱动电压的变化进行抑制。
[0203]电源控制的第六例
[0204]在电源控制的第六例中,图4所示的电源控制部226依据相位开始的定时发生变化的被施加驱动电压的输出端子的个数或者在电光面板中与该输出端子连接的像素电极的总面积,来决定将电源电路24的电流供给能力维持在第I水平或者第2水平的期间的长度。关于其他的要点,第六例与第一至第四例相同。在以下,对温度为20°C,并应用了驱动模式I(高速模式)的情况进行说明。
[0205]如图4所示,电源控制部226包括驱动像素电极计数部226a。驱动像素电极计数部226a在从主CPU40(图1)接收到显示开始命令时,通过对与多个像素电极对应的当前显示数据与下次显示数据进行比较,从而对显示数据不同的像素电极(应用了 BW的驱动波形的像素电极以及应用了WB的驱动波形的像素电极,在以下,也称之为“驱动像素电极”)的个数进行计数并求取计数值。在此,驱动像素电极的个数与在相位开始的定时发生变化的被施加驱动电压的输出端子的个数相等。
[0206]例如,如果计数值为3以下,则电源控制部226将利用帧数而表示将电源电路24的电流供给能力维持在第I水平的期间的电源控制信息设定为“I”,如果计数值为4以上,则所述电源控制部226将电源控制信息设定为“2”。当在该状态下电光面板的驱动开始时,在驱动像素电极的个数为3以下的情况下,将电源电路24的电流供给能力维持在第2水平的期间为40mSX3 = 120mS,而在驱动像素电极的个数为4以上的情况下,将电源电路24的电流供给能力维持在第2水平的期间为40ms X 2 = 80ms。
[0207]由于在高速模式中,应用了BB或者WW的驱动波形的像素电极在与顶面电极顶面完全相同的电位下被驱动,因此在像素电极与顶面电极之间的电泳层13(图3)中电流几乎不会流动。即,该像素电极不会成为电源电路24的负载。与此相反,由于在应用了BW或者WB的驱动波形的像素电极与顶面电极之间的电泳层13 (图3)中流动有电流,因此该像素电极越多,则电源电路24的负载越大。因此,由于能够通过驱动像素电极的个数的计数值而预测负载的大小,从而能够采用如下方式,即,负载越大,则越将第I水平的期间设为较长,从而将电源电路24的电流供给能力维持为较高,负载越小,则越将第2水平的期间设为较长,从而减小消耗电流。
[0208]或者,也可以在电源控制信息存储部225中预先存储有与各像素电极的面积有关的信息(第I电极信息),并且驱动像素电极计数部226a也可以根据第I电极信息来对驱动像素电极的总面积进行计算。通过像素电极的面积来对像素电极与顶面电极之间的静电电容进行规定,静电电容越大,则为了驱动该像素电极越需要较大的电流。
[0209]例如,电源控制部226通过对驱动像素电极的总面积与阈值进行比较,从而如果驱动像素电极的总面积为阈值以下,则将电源控制信息设定为“I”,如果驱动像素电极的总面积大于阈值,则将电源控制信息设定为“2”。尤其是,也可以采用如下方式,由于背面电极的面积较大,因此在背面电极上应用了BW或者WB的驱动波形的情况下,电源控制部226必须将第2水平的期间设为较短。
[0210]此外,也可以采用如下的方式,S卩,图4所示的显示控制器22搭载有所谓的部分驱动功能,从而主CPU40(图1)将作为驱动对象的像素电极直接向显示控制器22指定。例如,在将第I像素电极以及第2像素电极设为驱动对象的情况下,也可以仅对第I以及第2像素电极施加驱动电压,并且对其以外的像素电极恒常地施加与顶面电极相同的电位。与被施加驱动电压的像素电极有关的信息(第2电极信息)被存储于电源控制信息存储部225中。
[0211]在该情况下,驱动像素电极计数部226a也可以利用第2电极信息,来对在相位开始的定时发生变化的被施加驱动电压的输出端子的个数或者在电光面板上与该输出端子连接的像素电极的总面积进行计算。由此,即使在相对于应用了 BB或者WW的驱动波形的像素也施加驱动电压的驱动模式2(低残留图像模式)中,也与上述相同,能够有效地预测电源电路24的负载而实施电源控制。
[0212]以该方式,根据电源控制的第六例,能够根据电源电路24的负载的大小来适当地决定将电源电路24的电流供给能力维持在第I水平或者第2水平的期间的长度。
[0213]电源控制的第七例
[0214]在电源控制的第七例中,图4所示的电源控制部226依据在相位开始后,在电光面板上被施加不同的驱动电压的相邻的像素电极间的分界线的总延长来决定将电源电路24的电流供给能力维持在第I水平或者第2水平的期间的长度。在本申请中,相邻的像素电极间的分界线指,距相邻的像素电极的相互对置的边距离相等的线。关于其他要点,第七例与第一至第四例相同。在以下,对温度为20°C,并应用了驱动模式1(高速模式)的情况进行说明。
[0215]如图8(b)所示,在第I个相位(相位号码O)的第I?第4帧中,在应用了BW的驱动波形的像素电极与其之外的像素电极之间会产生电位差。此外,在第2个相位(相位号码I)的第5?第8帧中,在应用了WB的驱动波形的像素电极与其之外的像素电极之间会产生电位差。在对相邻的像素电极施加不同的驱动电压的情况下,在该像素电极间会流动有漏电流从而会消耗电力。此时,漏电流的大小大概近似地与该像素电极间的分界线的总延长成正比。
[0216]如图4所示,电源控制部226包括驱动像素电极线长计算部226b。驱动像素电极线长计算部226b对在相位开始后,在电光面板上被施加不同的驱动电压的相邻的像素电极间的分界线的总延长(在以下,也称之为“分界线长”)进行计算。
[0217]例如,在图2所示的电光面板的像素电极结构中,考虑到在黑色显示下使显示内容以从数字“3”向T的方式变化的情况。此时,段电极SEGO、SEG6、SEG3由于从黑向白进行变化,因此被应用BW的驱动波形。其他的段电极由于只要仍为黑的状态即可因此被应用BB的驱动波形。此外,背面电极BG由于只要仍为白的状态即可,因此被应用Wff的驱动波形。
[0218]虽然在图8(b)所示的第I个相位(相位号码O)中,被应用了BW的驱动波形的段电极SEGO、SEG6、SEG3和与其相邻的其他的像素电极之间的分界线的总延长会成为问题,但其与段电极SEGO的主平面内的外周线的长度LO的3倍(3 X LO)大致一致。
[0219]虽然在第2个相位(相位号码I)中,被应用了WB的驱动波形的像素电极和与其相邻的其他的像素电极之间的分界线的总延长会成为问题,但由于不存在应用了 WB的驱动波形的像素电极,因此分界线长为零。由于在第3个相位(相位号码2)中,对全部的像素电极施加0V,因此分界线长为零。
[0220]作为一个示例,对与分界线长比较的阈值设为2XL0的情况进行说明。电源控制部226,作为利用帧数而表示将电源电路24的电流供给能力维持在第I水平的期间的电源控制信息,在分界线长超过了阈值的情况下设定为“2”,在分界线长未超过阈值的情况下设定为T。
[0221]由于在第I个相位中,分界线长超过阈值,因此作为电源控制信息而被设定为“2”,由于在第2个以及第3个相位中,分界线长未超过阈值,因此作为电源控制信息而被设定为“I”。其结果为,在第1、第2、第5、第9帧中,将电源电路24的电流供给能力设定为第I水平,在第3、第4、第6、第7、第8帧中,将电源电路24的电流供给能力设定为第2水平。
[0222]根据以上的动作,在被施加了不同的驱动电压的邻接像素电极之间的分界线的总延长较长,并且由于该像素电极之间的漏电流而负荷较大的第I个相位中,将第2水平的期间设定为较短。另一方面,在被施加不同的驱动电压的邻接像素电极之间的分界线的总延长与第I个相位相比较短的第2个以及第3个相位中,将第2水平的期间设定为与第I个相位相比较长(在I个相位期间中的第2水平的期间的比例较大),从而能够减小消耗电流。
[0223]根据电源控制的第七例,能够考虑道被施加了不同的驱动电压的相邻像素电极之间的漏电流,而适当地决定将电源电路24的电流供给能力维持在第I水平或者第2水平的期间的长度。
[0224]电源控制的第八例
[0225]在电源控制的第八例中,图4所示的电源控制部226在将电源电路24的电流供给能力维持在第2水平的期间中,电源电压(VPP-VSS)与预定的电压相比变小的情况下,将电源电路24的电流供给能力从第2水平变更为第I水平。关于其他要点,第八例与第一至第四例相同。
[0226]电压监视器部25在电光面板被驱动时,在各帧的结束时,对通过电源电路24而生成的电源电压(VPP-VSS)的值进行测量。例如,电压监视器部25将通过电源电路24而生成的电源电压与预定的电压(例如13V)进行比较,并将比较结果向电源控制部226输出。
[0227]电源控制部226在电源电压低于预定的电压时,会在接下来的帧的开始定时将电源电路24的电流供给能力设定为第I水平,否则会将电源电路24的电流供给能力维持在第2水平。在此,虽然将电源电路24的电流供给能力设定为第I水平的定时也可以不与帧的开始定时同步,但如果考虑到驱动波形的再现性能或DC平衡的获得难易度,优选为其与帧的开始定时同步。根据第八例,能够通过对电源电压进行监视,从而维持所需的驱动电压,并能够减小消耗电力。
[0228]电源控制的第九例
[0229]在电源控制的第九例中,图4所示的电源控制部226在先于多个相位中生成驱动电压的驱动期间的预充电期间中,将电源电路24的电流供给能力设定为第3水平,其中所述第3水平为第I水平以下且高于第2水平。关于其他要点,第九例与第一至第三例相同。
[0230]图1所示的控制部26当从主CPU40接收显示开始命令时,首先,以使电源电路24启动而执行预充电动作的方式对电源控制部226进行控制。在通过电源电路24而生成的电源电压(VPP-VSS)达到了 15V后,控制部26以生成用于图像显示的信号的方式对定时控制部223进行控制。由此,驱动电压生成部23开始进行电光面板的驱动。
[0231]在此,第3水平可以与第I水平相同,或者也可以低于第I水平且高于第2水平。在设置三种水平的情况下,例如,电源控制部226通过使向电源电路24供给的升压时钟信号的频率以三种方式进行变化来实现。根据电源控制的第九例,能够从第I帧的开始时,向驱动电压生成部23施加与预定的电源电压(15V)相比较接近的电压。
[0232]电源控制的第十例
[0233]在电源控制的第十例中,图4所示的电源控制部226在从将电源电路24的电流供给能力设定为第2水平起经过了第2预定期间的情况下,在先于多个相位中生成驱动电压的驱动期间的第I预充电期间中,将电源电路24的电流供给能力设定为第3水平,其中,所述第3水平在第I水平以下且高于第2水平。
[0234]此外,电源控制部226在从将电源电路24的电流供给能力设定为第2水平起未经过第2预定期间的情况下,在与第I预充电期间相比较短的第2预充电期间中,将电源电路24的电流供给能力设定为第3水平或在驱动期间开始的定时以后将电源电路24的电流供给能力设定为第I水平。关于其他要点,第十例与第一至第三例相同。
[0235]电源控制第^^一例
[0236]在电源控制的第十一例中,图4所示的电源控制部226在将电源电压(VPP-VSS)于将电源电路2 4的电流供给能力维持在第2水平期间中成为与预定的电压相比较小的情况下,在于多个相位中生成驱动电压的驱动期间的第I预充电期间中,将电源电路24的电流供给能力设定为第3水平,其中,所述第3水平在第I水平以下且高于第2水平。
[0237]此外,在将电源电路24的电流供给能力维持在第2水平的期间内电源电压(VPP-VSS)与预定的电压相比变小的情况下,电源控制部226会在与第I预充电期间相比较短的第2预充电期间中,将电源电路24的电流供给能力设为第3水平,或者在驱动期间开始的定时以后将电源电路24的电流供给能力设定为第I水平。关于其他要点,第十一例与第一至第三例相同。
[0238]优选为,预充电动作在从上一次的驱动时起空隔了较长的时间、且在将电源电路24的电流供给能力设定为第2水平起经过了较长时间,而通过电源电路24而生成的电源电压(VPP-VSS)下降时执行。因此,电源控制部226也可以仅在从主CPU40发送显示开始命令的时间点,距上一次的驱动时的经过时间与第2预定期间相比较长的情况下、或在通过电源电路24而生成的电源电压(VPP-VSS)的测量值小于预定的值的情况下,执行预充电动作。
[0239]此外,电源控制部226也可以通过从上一次的驱动时起的经过时间或者通过电源电路24而生成的电源电压(VPP-VSS)的测量值来对预充电时间进行变更。即,电源控制部226也可以在距上一次驱动时的经过时间与第2预定的期间相比较长的情况下、或者在通过电源电路24而生成的电源电压(VPP-VSS)的测量值小于预定值的情况下,将预充电时间设为更短。根据电源控制的第十例以及第十一例,能够利用在上一次驱动期间中被蓄积于电容器中的电荷而将预充电时间抑制为最小,并减小消耗电力。
[0240]虽然在以上的示例中,对同时对电光面板的顶面电极以及多个段电极进行驱动的情况进行了说明,但也可以将顶面电极固定为固定的电位(例如0V)而仅对多个段电极进行驱动。在该情况下,对段电极施加的驱动电压不是2进制数而是3进制数。例如,图1所示的电源电路24根据从电源部70供给的电源电压(VDD-VSS)而生成第I电源电压+15V以及第2电源电压-15V。作为波形值而使用表示驱动电压OV的波形值“O”、表示驱动电压+15V的波形值“+I”、表示驱动电压-15V的波形值“-Γ。
[0241]此外,本发明也可以应用于点矩阵型(一般矩阵型或者有源矩阵型)的电光面板。虽然在该情况下,多个扫描线以及多个数据线会被依次驱动,但施加于像素电极的驱动波形与施加于段电极的驱动波形相同。因此,作为定时信息、波形信息以及电源控制信息能够使用与以上的设定例中相同的信息。
[0242]第二实施方式
[0243]接下来,对本发明的第二实施方式进行说明。在第二实施方式中,显示驱动器不会对电光面板的像素电极进行直接驱动,而是经由在电光面板中对应于多个像素而设置的多个像素电路而对像素电极进行驱动。关于其他要点,第二实施方式与第一实施方式相同。
[0244]图14为将本发明的第二实施方式所涉及的显示驱动器的结构的一部分与电光面板一起进行表示的图。在图14中,作为显示驱动器的结构要素而表示了扫描线驱动电路6、数据线驱动电路7、驱动电压生成部8、显示控制器9以及电源电路24。扫描线驱动电路6?显示控制器9由数字电路或者模拟电路构成。
[0245]显示控制器9除了第一实施方式中的显示控制器22(图4)的功能之外,还具备对扫描线驱动电路6以及数据线驱动电路7进行控制的功能。本发明的第二实施方式所涉及的集成电路装置(例如显示驱动器IC)包括扫描线驱动电路6?显示控制器9,并且也可以包括图1所示的显示数据存储部21以及电源电路24?主接口 28内的至少一部分。
[0246]在电光面板10中,多个像素电路1a被设为沿着Y轴方向而为m行,沿着X轴方向而为η列的矩阵状。扫描线驱动电路6经由在电光面板10中沿着X轴方向而延伸的多个扫描线4(Yl、Υ2、…Ym)而与像素电路1a连接。数据线驱动电路7经由在电光面板10中沿着Y轴方向而延伸的多个数据线5(Χ1、Χ2...Χη)而与像素电路1a连接。
[0247]驱动电压生成部8经由第I控制线81、第2控制线82、第I电源线83、第2电源线84、以及共同电极配线85而与像素电路1a连接。扫描线驱动电路6、数据线驱动电路7以及驱动电压生成部8通过显示控制器9而被控制。此外,电源电路24在显示控制器9的电源控制部226的控制下,将高电位侧的电源电位VH以及低电位侧的电源电位VL向驱动电压生成部8进行供给。
[0248]图15为表示设置于图14所示的电光面板的像素电路的结构例的图。如图15所示,像素电路1a包括:作为开关电路的N沟道MOS晶体管QN30、作为保持电路的SRAM(StaticRandom Access Memory:静态随机存储器)17、构成选择器电路的传输门TGl以及TG2、经由电泳层而与共同电极19对置的像素电极18。共同电极19与共同电极配线85(图14)连接。在该示例中,电泳层的白色粒子带正电,黑色粒子带负电。
[0249]在晶体管QN30的栅极上连接有扫描线4,源极上连接有数据线5,漏极上连接有SRAM17。晶体管QN30通过在从扫描线驱动电路6经由扫描线4而施加选择信号的期间中,将数据线5与SRAM17电连接,从而将从数据线驱动电路7经由数据线5而被供给的图像数据向SRAMl 7 输入。
[0250]SRAM17对从数据线5经由晶体管QN30而供给的图像数据进行保持。SRAM17例如包括P沟道MOS晶体管QP31以及QP32、N沟道MOS晶体管QN31以及QN32。晶体管QP31以及QP32的源极与供给有高电位侧的电源电位VH的第I电源线83连接,晶体管QN31以及QN32的源极与供给有低电位侧的电源电位VL的第2电源线84连接。
[0251]SRAM17具有与晶体管QN30的漏极连接的输入节点NI和与选择器电路连接的输出节点N2。输入节点NI与晶体管QP32以及QN32的栅极以及晶体管QP31以及QN31的漏极连接。输出节点N2与晶体管QP32以及QN32的漏极以及晶体管QP31以及QN31的栅极连接。
[0252]在选择器电路中,传输门TGl包括:P沟道MOS晶体管QP33与N沟道MOS晶体管QN33。此外,传输门TG2包括:P沟道MOS晶体管QP34与N沟道MOS晶体管QN34。
[0253]晶体管QP33以及QN33的源极与第I控制线81连接,晶体管QP34以及QN34的源极与第2控制线82连接。晶体管QP33以及QN33及晶体管QP34以及QN34的漏极与像素电极18连接。
[0254]选择器电路依据保持在SRAM17中的图像数据来选择第I控制线81与第2控制线82内的一方,并将所选择的控制线与像素电极18电连接。此时,根据图像数据的电平,传输门TGl以及TG2内的仅一方会成为导通(on)状态。
[0255]具体而言,当对SRAMl7的输入节点NI输入低电平的图像数据时,从输出节点N2输出高电平的控制信号。因此,具有与输入节点NI连接的栅极的晶体管QP33导通(on),并且具有与输出节点N2连接的栅极的晶体管QN33也会导通(on),从而将第I控制线81与像素电极18电连接。
[0256]另一方面,当对SRAMl7的输入节点NI输入高电平的图像数据时,会从输出节点N2输出低电平的控制信号。因此,具有与输入节点NI连接的栅极的晶体管QN34导通(on),具有与输出节点N2连接的栅极的晶体管QP34也会导通(on),从而将第2控制线82与像素电极18电连接。
[0257]接下来,对于图14所示的显示驱动器的动作,参照图14至图16来进行说明。
[0258]图16为用于对图14所示的显示驱动器的动作进行说明的时序图。在该示例中,显示驱动器通过在电源切断期间ST11、图像数据输入期间ST12、白色显示期间ST13、黑色显示期间ST14以及电源切断期间ST15中进行动作,从而在电光面板10中显示图像。
[0259]在图16中,图示了第I电源线83的电位VH、第I控制线81的电位S1、第2控制线82的电位S2、共同电极配线85的电位VC0M。另外,图16所示的具体的值只是为了易于说明而举例的值,其并不会对本发明的技术范围进行限定。
[0260]在图16所示的电源切断期间STll中,第I控制线81以及第2控制线82均成为从其他的电路被电切断的浮置状态(高阻抗状态:HiZ)。此时,在电光面板10上保持有之前所显示的图像。
[0261]接下来,在图像数据输入期间ST12中,驱动电压生成部8经由第I电源线83而对像素电路1a的SRAM17施加高电位侧的电源电位VH(5V),并经由第2电源线84而施加低电位侧的电源电位VL(OV)。由此,SRAMl7启动。此时,驱动电压生成部8将第I控制线81以及第2控制线82设为电切断了的浮置状态(HiZ)。
[0262]扫描线驱动电路6向扫描线Yl供给选择信号。通过该选择信号,与扫描线Yl连接的I行像素电路1a的晶体管QN30为导通(on),从而该像素电路1a的SRAM17与数据线X1、X2、…Xn分别连接。数据线驱动电路7通过向数据线X1、X2,…Xn供给图像数据,从而向与扫描线Yl连接的I行像素电路I Oa的SRAMl 7输入图像数据。
[0263]当向与扫描线Yl连接的I行像素电路1a的SRAM17输入图像数据时,扫描线驱动电路6使向扫描线Yl的选择信号的供给停止,并解除扫描线Yl的选择状态。扫描线驱动电路6通过从扫描线Y2至Ym依次执行该动作,从而向电光面板10的全部的像素电路1a的SRAM17输入图像数据。由此,在全部像素电路I Oa的SRAMl 7中存储有图像数据。
[0264]接下来,在白色显示期间ST13中,驱动电压生成部8对第I电源线83施加高电位侧的电源电位VH(15V)。由此,在SRAM17中以5V而被存储的图像数据以更高的电位(I5V)被存储。此外,第I控制线81与驱动电压生成部8电连接,并且驱动电压生成部8向第I控制线81施加高电位侧的电源电位VH(15V)。由此,对传输门TGI的源极施加高电位侧的电源电位VH(15V)0
[0265]并且,驱动电压生成部8将第2控制线82设为电切断的浮置状态(HiZ)。此外,驱动电压生成部8经由共同电极配线85而对共同电极19施加以固定周期使高电平(VH(15V))的期间(相位)与低电平(VL(OV))的期间(相位)反复的脉冲状的信号。
[0266]此时,在SRAMl7的输入节点NI的图像数据为低电平的像素电路I Oa中,SRAMl 7的输出节点N2的电位为高电平。因此,传输门TGl成为导通状态,并且第I控制线81与像素电极18连接。由此,在像素电极18上施加有高电平的电位VH(15V)。
[0267]而且,在施加有脉冲状的信号的共同电极19的电位VCOM为低电平(VL(OV))时,在像素电极18与共同电极19之间会产生较大的电位差,从而带负电的黑色粒子会被引向像素电极18,而带正电的白色粒子会被引向共同电极19。其结果为,该像素会显示白色。
[0268]另一方面,在SRAM17的输入节点NI的图像数据为高电平的像素电路1a中,SRAM17的输出节点N2的电位为低电平。因此,传输门TG2成为导通状态,并且第2控制线82与像素电极18连接。然而,由于第2控制线82被电切断,因此在像素电极18上仍保持有显示之前的图像的电位。其结果为,在该像素中电泳粒子不会移动,从而之前的图像以该状态被维持。
[0269]接下来,在黑色显示期间ST14中,驱动电压生成部8将第I控制线81设为电切断的浮置状态(HiZ)。此外,驱动电压生成部8对第2控制线82施加低电平的电位VL(OV)。由此,在传输门TG2的源极上,从第2控制线82施加低电平的电位VL( 0V)。
[0270]此时,在SRAMl7的输入节点NI的图像数据为低电平的像素电路I Oa中,SRAMl 7的输出节点N2的电位为高电平。因此,传输门TGl会成为导通状态,并且第I控制线81与像素电极18连接。并且,由于第I控制线81被电切断,因此在像素电极18上显示之前的图像的电位仍被保持。其结果为,在该像素中电泳粒子不会移动,从而之前的图像以该状态被维持。
[0271]另一方面,在SRAMl7的输入节点NI的图像数据为高电平的像素电路I Oa中,SRAMl 7的输出节点N2的电位为低电平。因此,传输门TG2会成为导通状态,并且第2控制线82与像素电极18连接。由此,在像素电极18上施加低电平的电位VL(OV)。
[0272]而且,在施加有脉冲状的信号的共同电极19的电位VCOM为高电平(VH(15V))时,在像素电极18与共同电极19之间会产生较大的电位差,从而带正电的白色粒子会被引向像素电极18,而带负电的黑色粒子会被引向共同电极19。其结果为,该像素会显示黑色。
[0273]由以上内容,在于电光面板10上显示了新的图像后,设置电源断开期间ST15。在电源断开期间ST15中,驱动电压生成部8将第I控制线81以及第2控制线82电切断。由此,像素电路1a的像素电极18会成为浮置状态。因此,能够在电源切断期间ST15中,不消耗电力而对图像进行维持。
[0274]并且,能够通过使图像数据输入期间ST12、白色显示期间ST13、黑色显示期间ST14以及电源切断期间ST15(ST11)反复,从而在电光面板10上显示被依被次更新的图像。
[0275]图17为表示在第二实施方式中一部分像素的显示被变更了的状态的图。图17(a)表示步骤1(白色显示期间)中的电光面板的状态。设为在之前的图像中,全部的像素中均被显示黑色。如图17(a)所示,在像素组A中,传输门TGl成为导通状态并且传输门TG2成为断开状态,并将第I控制线81的信号SI被施加于像素电极18。由于第I控制线81的信号SI成为高电平(VH),因此在共同电极19为低电平(VL)时,带正电的白色粒子会被引向共同电极19,从而像素组A显示白色。
[0276]另一方面,在像素组B中,传输门TGl成为断开状态且传输门TG2成为导通状态,并且第2控制线82的信号S2被施加于像素电极18。由于第2控制线82被电切断,因此在像素组B中电泳粒子不会移动,从而之前的图像的黑色被维持。
[0277]图17(b)图示了步骤2(黑色显示期间)中的电光面板的状态。设为在之前的图像中,全部像素中均被显示白色。如图17(b)所示,在像素组A中,传输门TGl成为导通状态并且传输门TG2成为断开状态,并且第I控制线81的信号SI被施加于像素电极18。由于第I控制线81被电切断,因此在像素组A中电泳粒子不会移动,从而之前的图像的白色被维持。
[0278]另一方面,在像素组B中,传输门TGl成为断开状态并且传输门TG2成为导通状态,并且第2控制线82的信号S2被施加于像素电极18。由于第2控制线82的信号S2成为低电平(VL),因此在共同电极19为高电平(VH)时,带负电的黑色粒子会被引向共同电极19,从而在像素组B中会显示黑色。
[0279]由于在于图17中维持了之前的图像的情况下,第I控制线81以及第2控制线82内的任意一方被切断,因此在像素电极18与共同电极19之间不会流动有漏电流。因此,能够减小电源电路24中的消耗电力。
[0280]图18为表示在第二实施方式中全部像素的显示被统一的状态的图。图18(a)与图17(b)同样地,图示了步骤2(黑色显示期间)中的电光面板的状态。图18(b)图示了从步骤2起设为全白色显示的情况下的电光面板的状态,图18(c)图示了从步骤2起设为全黑色显示的情况下的电光面板的状态。
[0281]如图18(b)所示,在像素组A中,传输门TGl成为导通状态并且传输门TG2成为断开,并且第I控制线81的信号SI被施加于像素电极18。由于第I控制线81被电切断,因此在像素组A中电泳粒子不会移动,从而之前的图像的白色以该状态被维持。
[0282]另一方面,在像素组B中,传输门TGl成为断开状态并且传输门TG2成为导通状态,并且第2控制线82的信号S2被施加于像素电极18。由于第2控制线82的信号S2成为高电平(VH),因此在共同电极19的电位VCOM为低电平(VL)时,带正电的白色粒子会被引向共同电极19,从而像素组B中会显示为白色。
[0283]如图18(c)所示,在像素组A中,传输门TGl成为导通状态且传输门TG2成为断开状态,并且第I控制线81的信号SI被施加于像素电极18。由于第I控制线81的信号SI成为低电平(VL),因此在共同电极19为高电平(VH)时,带负电的黑色粒子会被引向共同电极19,从而在像素组A中会显示黑色。
[0284]另一方面,在像素组B中,传输门TGl成为断开状态且传输门TG2成为导通状态,并且第2控制线82的信号S2被施加于像素电极18。由于第2控制线82被电切断,因此在像素组B中电泳粒子不会移动,从而之前的图像的黑色以该状态被维持。
[0285]如图18所示,无论是在从步骤2起设为全白色显示的情况还是在从步骤2起设为全黑色显示的情况下,均不需要对像素电路1a的SRAM17实施的数据改写。因此,能够减小电源电路24中的消耗电力。
[0286]在以上内容中,图14所示的显示控制器9的电源控制部226以与施加于第I控制线81、第2控制线82或者共同电极19的电位发生变化的定时同步地,将电源电路24的电流供给能力设定为第I水平。将电源电路24的电流供给能力设定为第I水平的定时可以与电位发生变化的定时相同,也可以与电位发生变化的定时相比提前固定期间或滞后固定期间,如前文所详细说明,也可以依据多种条件来决定。
[0287]此外,电源控制部226在从将电源电路24的电流供给能力设定为第I水平起经过了至少预定的期间之后,将电源电路24的电流供给能力设定为与第I水平相比较低的第2水平。在此,预定的期间是指,例如I帧期间。将电源电路24的电流供给能力设定为第2水平的定时如前文所详细说明,也可以依据多种条件来决定。
[0288]由此,由于在对施加于电光面板10的第I控制线81、第2控制线82或者共同电极19的电位进行变更时,将电源电路24的电流供给能力提高至第I水平,而在其之后将电源电路24的电流供给能力降低至第2水平,因此能够对电光面板10的光学特性的降低进行抑制并能够减小对电光面板10进行驱动时的消耗电力。
[0289]本发明并不限定于以上所说明的实施方式,也可以对于在该技术领域中具有一般知识的人员而言,能够在本发明的技术思想内实施多种改变。
[0290]符号说明
[0291 ] 10:电光面板;11:树脂基板;12:顶面电极;13:电泳层;13a:微I父囊;14:粘合剂层;15:柔性基板基板;16:段电极;20:显示驱动器;21:显示数据存储部;211:当前显示数据存储部;212:下次显示数据存储部;22:显示控制器;221:定时信息存储部;222:波形信息存储部;223:定时控制部;301:时钟信号生成电路;302:时钟频率调节电路;303:计数器设定部;304:相位长计数器;305:相位数计数器;224:驱动波形选择部;225:电源控制信息存储部;226:电源控制部;226a:驱动像素电极计数部;226b:驱动像素电极线长计算部;23:驱动电压生成部;231:选择器;232、233:驱动电路;24:电源电路;241、243:稳压器;242、244:升压电路;I?3:电平转换器;25:电压监视器部;26:控制部;27:温度传感器;28:主接口; 28a:显示设定寄存器;28b:触发寄存器;28c:中断寄存器;28d:电源设定寄存器;28e:温度寄存器;30:操作部;40:主CPU;50:存储部;60:通信部;70:电源部;4:扫描线;5:数据线;6:扫描线驱动电路;7:数据线驱动电路;8:驱动电压生成部;9:显示控制器;1a:像素电路;17: SRAM;18:像素电极;19:共同电极;81、82:控制线;83、84:电源线;85:共同电极配线;TGl、TG2:传输门。
【主权项】
1.一种集成电路装置,其为利用在多个相位中被设定的驱动波形而对电光面板进行驱动的集成电路装置,所述集成电路装置具备: 驱动电压生成部,其被供给通过电源电路而生成的电源电压而动作,并根据显示数据而在多个相位中的每个相位中生成被施加于所述电光面板的多个电极的多个驱动电压;电源控制部,其以与相位开始的定时同步地将所述电源电路的电流供给能力设定为第I水平,并在从将所述电源电路的电流供给能力设定为第I水平起经过了至少预定的期间之后,将所述电源电路的电流供给能力设定为第2水平,其中,所述第2水平低于第I水平。2.如权利要求1所述的集成电路装置,其中, 所述电源控制部通过使所述电源电路以标准电力模式进行动作,从而将所述电源电路的电流供给能力设定为第I水平,并通过使所述电源电路以低消耗电力模式进行动作、或者使所述电源电路的动作停止,从而将所述电源电路的电流供给能力设定为第2水平。3.如权利要求1所述的集成电路装置,其中, 所述电源控制部通过使所述电源电路以标准电力模式进行动作,从而将所述电源电路的电流供给能力设定为第I水平,并通过使所述电源电路以标准电力模式和低消耗电力模式交替地进行动作、或者使所述电源电路进行间歇动作,从而将所述电源电路的电流供给能力设定为第2水平。4.如权利要求1至3中任一项所述的集成电路装置,其中, 所述电源控制部先于相位开始的定时,将所述电源电路的电流供给能力设定为第I水平。5.如权利要求1至4中任一项所述的集成电路装置,其中, 所述电源控制部根据通过温度传感器而被测量出的温度,来决定将所述电源电路的电流供给能力维持在第I水平或第2水平的期间的长度。6.如权利要求1至4中任一项所述的集成电路装置,其中, 所述电源控制部根据在相位开始的定时发生变化的被施加驱动电压的输出端子的个数、或者在所述电光面板中与该输出端子连接的像素电极的总面积,来决定将所述电源电路的电流供给能力维持在第I水平或第2水平的期间的长度。7.如权利要求1至4中任一项所述的集成电路装置,其中, 所述电源控制部根据在相位开始之后于所述电光面板中被施加不同的驱动电压的相邻的像素电极间的分界线的总延长,来决定将所述电源电路的电流供给能力维持在第I水平或第2水平的期间的长度。8.如权利要求1至4中任一项所述的集成电路装置,其中, 还具备电压监视器部,所述电压监视器部对通过所述电源电路而生成的电源电压进行测量, 所述电源控制部在将所述电源电路的电流供给能力维持在第2水平的期间内电源电压与预定的电压相比变小的情况下,将所述电源电路的电流供给能力从第2水平变更为第I水平。9.如权利要求1至3中任一项所述的集成电路装置,其中, 所述电源控制部在先于多个相位中生成驱动电压的驱动期间的预充电期间内,将所述电源电路的电流供给能力设定为第3水平,所述第3水平在第I水平以下且高于第2水平。10.如权利要求1至3中任一项所述的集成电路装置,其中, 所述电源控制部在从将所述电源电路的电流供给能力设定为第2水平起经过了第2预定期间的情况下,在先于多个相位中生成驱动电压的驱动期间的第I预充电期间内,将所述电源电路的电流供给能力设为第3水平,而在从将所述电源电路的电流供给能力设定为第2水平起未经过第2预定期间的情况下,在短于第I预充电期间的第2预充电期间内,将所述电源电路的电流供给能力设为第3水平、或在驱动期间开始的定时以后将所述电源电路的电流供给能力设定为第I水平,其中,所述第3水平在第I水平以下且高于第2水平。11.如权利要求1至3中任一项所述的集成电路装置,其中, 还具备电压监视器部,所述电压监视器部对通过所述电源电路而生成的电源电压进行测量, 所述电源控制部在将所述电源电路的电流供给能力维持在第2水平的期间内电源电压与预定的电压相比而变小的情况下,在先于多个相位中生成驱动电压的驱动期间的第I预充电期间内,将所述电源电路的电流供给能力设为第3水平,而在电源电压与预定的电压相比而未变小的情况下,在短于第I预充电期间的第2预充电期间中,将所述电源电路的电流供给能力设为第3水平、或者在驱动期间开始的定时以后将所述电源电路的电流供给能力设定为第I水平,其中,所述第3水平在第I水平以下且高于第2水平。12.如权利要求1至11中任一项所述的集成电路装置,其中, 还具备电源电路,所述电源电路通过依据时钟信号而实施电荷栗动作,从而使从外部被供给的电源电压升压并生成被升压了的电源电压, 所述电源控制部通过对向所述电源电路供给的时钟信号的频率进行变更、或者是否对所述电源电路供给时钟信号,从而对所述电源电路的电流供给能力进行变更。13.—种电子设备,具备: 电光面板; 权利要求1至12中任一项所述的集成电路装置。14.如权利要求13所述的电子设备,其中, 所述电光面板具备像素电路,所述像素电路包括:像素电极,其与共同电极对置;开关电路,其与数据线连接;保持电路,其对从所述数据线经由所述开关电路而被供给的图像数据进行保持;选择器电路,其依据被保持在所述保持电路中的图像数据而将第I控制线与第2控制线内的被选择的一方与所述像素电极电连接, 所述电源控制部以与被施加于所述第I控制线、所述第2控制线、或者所述共同电极上的电位发生变化的定时同步地将所述电源电路的电流供给能力设定为第I水平,并在从将所述电源电路的电流供给能力设定为第I水平起经过了至少预定的期间之后,将所述电源电路的电流供给能力设定为第2水平,其中所述第2水平低于第I水平。
【文档编号】G09G3/34GK105913807SQ201610099178
【公开日】2016年8月31日
【申请日】2016年2月23日
【发明人】武藤幸太, 河野茂明
【申请人】精工爱普生株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1