一种显示面板及其驱动方法

文档序号:10614052阅读:315来源:国知局
一种显示面板及其驱动方法
【专利摘要】本发明提供了一种显示面板及其驱动方法,显示面板包括:多条栅极线、与多条栅极线绝缘交叉的多条数据线和多个设置在由栅极线与数据线围合形成的矩阵式像素区域内的像素。显示面板还包括栅极驱动单元和数据驱动单元,栅极驱动单元逐行向栅极线提供开启信号以打开像素,数据驱动单元在像素被打开时向数据线提供显示电压Vn。驱动方法包括所述数据驱动单元在一所述像素被打开前预定时间向与所述像素耦接的数据线提供前置电压。采用本发明的显示面板及其驱动方法通过提前输入所述像素的前置电压,将数据信号突变的时刻控制在栅极线没有进行扫描的阶段,有效的抑制了数据信号变化对面板其他信号产生的影响,消除了由此引起的闪烁。
【专利说明】
一种显示面板及其驱动方法
技术领域
[0001 ] 本发明涉及显示领域,特别涉及一种显示面板及其驱动方法。
【背景技术】
[0002] 近些年来,有源矩阵型显示面板得到普及,例如,广泛应用在移动电话、平板电脑、 MP3、MP4等移动设备中。在现有技术中,如图1所示显示装置中包括多条栅极线Gatel - Gate4、多条数据线Datal-Data9和多个位于栅极线Gatel-Gate4与数据线Datal-Data9 交叉处的像素10,多个像素通过薄膜晶体管(TFT) 12与栅极线Gatel - Gate4、数据线 Datal - Data9耦接。所述耦接指薄膜晶体管12包括多个连接端,薄膜晶体管(TFT)12的栅极 端与栅极线Gatel-Gate4电连接,薄膜晶体管(TFT) 12的源极端与数据线Datal-Data9电 连接,薄膜晶体管(TFT)12的漏极端与像素电连接。
[0003] 在驱动显示面板时,将像素耦接的数据信号通过耦接的栅极线和数据线输入像素 中,即可显示图像。时序图如图2所示,对于第一行的像素,给栅极线Gatel提供一个开启信 号,打开第一行的薄膜晶体管(TFT)12,对于第一行的第一个像素,通过数据线Datal输入其 数据信号;当第一行扫描完成后再给栅极线Gate2提供一个开启信号,打开第二行的薄膜晶 体管(TFT)12,对于第二行的第一个像素,通过数据线Datal输入其数据信号。采用这种现有 的驱动方式驱动显示面板,会使面板在栅极线扫描时出现闪烁,影响显示效果。

【发明内容】

[0004] 本发明的实施例所要解决的技术问题是现有技术的显示面板及其驱动方法存在 的画面闪烁的问题。
[0005] 为解决上述问题,本发明提供一种显示面板,包括:多条栅极线、与所述多条栅极 线绝缘交叉的多条数据线和多个设置在由所述栅极线与数据线围合形成的矩阵式像素区 域内的像素,所述像素通过开关器件与所述栅极线和所述数据线耦接;
[0006] 所述显示面板还包括栅极驱动单元和数据驱动单元,所述栅极驱动单元逐行向所 述栅极线提供开启信号以逐行打开所述像素,所述数据驱动单元在所述像素被打开时向所 述数据线提供显示电压Vn;
[0007] 所述数据驱动单元在一所述像素被打开前预定时间向与所述像素耦接的数据线 提供前置电压。本发明还提供一种显示面板的驱动方法,所述显示面板包括多条栅极线、与 所述多条栅极线绝缘交叉的多条数据线和多个设置在由所述栅极线与数据线围合形成的 矩阵式像素区域内的像素,所述像素通过开关器件与所述栅极线和所述数据线耦接,所述 驱动方法包括:
[0008] 在一所述像素被打开前预定时间向与所述像素耦接的数据线提供前置电压;
[0009] 在一所述像素被打开时向与所述像素耦接的数据线提供显示电压Vn。
[0010] 本发明提供的驱动方法,通过在两个开启信号间隔的空白阶段提前输入待打开所 述像素的前置电压,将数据信号突变的时刻控制在栅极线没有进行扫描的阶段,有效的抑 制了数据信号变化对面板其他信号产生的影响,消除了由此引起的闪烁。
【附图说明】
[0011] 图1为现有技术像素阵列的俯视图;
[0012] 图2为现有技术像素阵列的驱动时序图;
[0013]图3a为本发明一个实施例的显不面板的俯视图;
[0014]图3b为本发明另一个实施例的显不面板的俯视图
[0015] 图4为本发明一个实施例的驱动时序图;
[0016] 图5为本发明另一个实施例的驱动时序图;
[0017]图6为本发明再一个实施例的驱动时序图;
[0018]图7为本发明一个实施例的显示面板的驱动方法图;
[0019]图8为本发明另一个实施例的显示面板的驱动方法图;
[0020]图9为本发明再一个实施例的显示面板的驱动方法图。
【具体实施方式】
[0021]为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明 的【具体实施方式】做详细的说明。
[0022] 在下面的描述中阐述了很多具体细节以便于充分理解本发明,但是本发明还可以 采用其他不同于在此描述的其它方式来实施,因此本发明不受下面公开的具体实施例的限 制。
[0023] 本发明所述的"数据信号"为提供给数据线的信号,数据信号会随着面板的显示需 要保持或者变化。本发明所述的"开启信号"为提供给扫描线的信号,以开启开关器件使数 据线为像素充入电压,开启信号根据开关器件的不同可以是高电平电压,也可以是低电平 电压。本发明所述的"显示电压"为开关器件打开时提供给数据线的电压,根据像素待显示 的画面而变化。本发明所述的"前置电压"为在像素电连接的开关器件未打开时,为该像素 耦接的数据线提前预定时间提供的电压,其可以是一个电压值,也可以是分为多个阶段的 多个电压值。
[0024] 本发明所述"行"的方向为栅极线延伸方向,由于像素通过开关器件与栅极线耦 接,因此像素也排列为多行。本发明所述"列"的方向为数据线延伸方向,由于像素通过开关 器件与栅极线耦接,因此像素也排列为多列。
[0025] 发明人经过多次试验发现,现有技术中的面板及驱动方法,在下一行开始扫描时, 数据线的输入的信号会有一个时刻产生突变。由于数据信号和面板上的其他信号(如公共 电压信号)均来源于同一个电源,此时数据信号的突变也会引起面板上的其他信号(如公共 电压信号)的变化,画面会出现闪烁。本发明提供一种显示面板,可以在数据线上提前输入 显示电压,解决现有技术中画面闪烁的问题,本发明以TFT作为开关器件的一个例子。
[0026]图3a示出其中一种优选的结构,图中,显示面板30包括多条栅极线31、多条数据线 32和多个像素33,像素33设置于栅极线31与数据线32围合形成的矩阵式像素区域内。像素 33通过开关器件36与栅极线31和数据线32耦接。所述耦接指开关器件36包括多个连接端, 开关器件36的栅极端与栅极线31电连接,开关器件36的源极端与数据线32电连接,开关器 件36的漏极端与像素33电连接。显示面板30还包括栅极驱动单元34和数据驱动单元35,栅 极驱动单元34连接多条所述栅极线31,数据驱动单元35连接多条数据线32。栅极驱动单元 34逐行向栅极线31提供开启信号以逐行打开像素33,数据驱动单元35在像素33被打开时向 数据线32提供显示电压Vp;数据驱动单元35在一像素33被打开前预定时间向与像素33耦接 的数据线32提供前置电压。
[0027]本发明实施例提供的面板除图3a所示的优选结构外,还可包括多种衍生结构,例 如像素双栅、像素共栅或像素共数据线等结构,其中一种阵列结构的面板俯视图如图3b。显 示面板300包括多条第一栅极线31a、多条第二栅极线31b、多条数据线320、多个第一像素 33a和多个第二像素33b。像素33a、33b设置于第一栅极线31a、第二栅极线31b与数据线32围 合形成的矩阵式像素区域内。第一栅极线31a通过第一开关器件36a耦接第一像素33a,第二 栅极线3 lb通过第二开关器件36b耦接第二像素33b。多条数据线320通过第一开关器件36a 或第二开关器件36b耦接第一像素33a或第二像素33b。显示面板300还包括栅极驱动单元 340和数据驱动单元350,栅极驱动单元340电连接多条第一栅极线31a和第二栅极线31b,数 据驱动单元350电连接多条数据线320。数据驱动单元35在第一像素33a或第二像素33b被打 开前预定时间向与第一像素33a或第二像素33b耦接的数据线32提供前置电压。
[0028]除图3a和图3b所示的面板结构外,其他在像素被打开前预定时间与想像素耦接的 数据线提供前置电压的面板也均在本发明的范围内。具体提供提前向数据线33输入前置电 压的时序图如图4所示,结合图3a栅极驱动单元34为逐行为各条栅极线Gatel、Gate2、Gate3 依次提供一个高电平的开启信号,数据驱动单元35为各条数据线32分别提供数据信号。图4 示出了第N条数据线DataN上的数据信号(N为正整数),其根据时间的变化进行高低变化。结 合图3a和图4在开启信号阶段41,数据信号为显示电压,通过打开的开关器件36为耦接的像 素33充电。其在Gatel的开启信号阶段为第一行第N个像素充电,在Gate2的开启信号阶段为 第二行第N个像素充电,在Gate3的开启信号阶段为第三行第N个像素充电,依次类推。
[0029] 从图3a和图4可以进一步看出,在栅极驱动单元34为各条栅极线Gatel、Gate2、 Gate3提供开启信号之前某一预定的时间,数据驱动单元35为数据线32提供了一前置电压。 即数据驱动单元35像素被打开前预定时间向与像素耦接的数据线32提供前置电压。
[0030] 对于第一行第N个像素,数据驱动单元35给对应数据线DataN提供前置电压比栅极 驱动单元34给栅极线Gatel提供开启信号提前了预定时间T1;对于第二行的第N个像素和第 三行的第N个像素,数据驱动单元35提供前置电压,总是比栅极驱动单元34比开启对应行栅 极线Gate2、Gate3的栅极信号提前预定时间T2、T3。
[0031] 此时,不难看出提供给Com线上的电压在数据线32上显示电压变化时,也会有一个 较小的波动。但由于数据线32上的数据信号突变在栅极驱动单元34还未发出开启信号时, 即未打开开关器件36时,因此COM线上的电压波动也处于未打开开关器件36时,此时像素33 处于浮置状态,其不会受到COM电压波动的影响,进而抑制了闪烁。
[0032] 进一步,提前的预定时间T1、T2、T3彼此可以相同,也可以不同。
[0033] 进一步,前置电压可以与显示电压Vn相同,也可以与显示电压Vn不同,前置电压可 以为唯一的一个电压,也可分阶段为多个不同的电压。
[0034]本发明实施例还可进一步提供预定时间提前的范围,结合图3a和图4所示栅极驱 动单元34提供栅极线Gatel开启信号至提供栅极线Gate2开启信号的时间间隔为空白阶段 42。数据驱动单元35提供连接第N列像素的数据线DataN的显示电压,总是比栅极驱动单元 34提供对应行栅极线6&仏1、6&仏2、6&以3的开启信号提前预定的时间113233。显示信号 提前的时刻处于行空白阶段42中,且预定的时间T1、T2、T3均不大于空白阶段42的时间。在 开启阶段41中,栅极驱动单元34提供对应栅极线Gatel、Gate2、Gate3的开启信号,使连接对 应栅极线Gatel、Gate2、Gate3的开关器件36处于开启阶段,此开关器件可为薄膜晶体管 (TFT);在空白阶段42,栅极驱动单元34停止提供栅极线Gatel、Gat e2、Gate3的开启信号,即 不提供开启信号,使电连接对应栅极线Gatel、Gate2、Gate3的开关器件36处于关闭阶段。 [0035]本发明提供的显示面板,可将行至少一个像素的前置电压在像素连接的开关器件 开启前提前一个预定时间输入,将空白阶段分为低功耗的第一子空白阶段和进行数据信号 缓冲变化的第二子空白阶段;既节省了显示面板的功耗,又在提前输入数据信号的基础上 智能的调节待输入的数据信号的值,缓解数据信号的突变,进一步消除了数据信号突变带 来的影响。
[0036]本发明实施例还可提供一种面板,进一步将空白阶段进行划分已降低功耗,还可 将前置电压提前进行阶梯性的输入,以减少其突变产生的影响。
[0037]结合图3a和图5,栅极驱动单元34提供相邻两个开启信号的时间间隔为空白阶段 51,即栅极驱动单元34提供栅极线Gate2和Gate3开启信号的时间间隔为空白阶段51。栅极 驱动单元34为逐行为各条栅极线Gatel、Gat e2、Gate3依次提供一个高电平的开启信号,为 开启信号阶段50;数据驱动单元35为各条数据线32分别提供数据信号。在开启信号阶段50, 数据驱动单元35为各条数据线32分别提供显示电压Vn,通过打开的开关器件36为耦接的像 素33充电。其在Gatel的开启信号阶段为第一行第N个像素充电,在Gate2的开启信号阶段为 第二行第N个像素充电,在Gate3的开启信号阶段为第三行第N个像素充电,依次类推。
[0038]空白阶段51进一步分为第一子空白阶段52和第二子空白阶段53,在同一空白阶段 51中,第一子空白阶段52早于第二子空白阶段53。以第N列像素为例,数据驱动单元35为数 据线DataN提供数据信号;在第一子空白阶段52,数据驱动单元为数据线DataN提供第一电 压VI;在第二子空白阶段,数据驱动单元为数据线Datal提供第二电压V2。
[0039] 为降低显示面板在行空白阶段的功耗,第一电压VI为数据驱动单元可输出的灰度 电压值的最低阶灰度电压。
[0040] 进一步,第二电压V2可在第一电压VI与待提供的显示电压Vn之间,第二电压V2也 可等于待提供的显示电压Vn。即当第二电压V2大于第一电压VI时满足Vl〈V2<Vn;当第二电 压V2小于第一电压VI时满足Vn<V2〈Vl。
[0041] 如图5所示,对于第三行第N列的像素,其第二子空白阶段53的第二电压V2大于第 一子空白阶段的第一电压VI,小于待提供的第三行第N列的像素的显示电压Vn。
[0042] 本发明提供的显示面板,可将行空白阶段分为低功耗的第一子空白阶段和进行数 据信号缓冲变化的第二子空白阶段;既节省了显示面板的功耗,又在提前输入第二电压的 基础上智能的调节待输入的数据信号的值,缓解数据信号的突变,进一步消除了数据信号 突变带来的影响。
[0043]本发明实施例还可提供一种显示面板,可以判断数据信号突变的量与设定阈值的 关系,提前对数据信号进行阶梯式的智能输入。
[0044]如图6所示,栅极驱动单元依次给栅极线Gatel、Gate2、Gate3提供开启信号,数据 驱动单元给各条数据线分别提供数据信号。与前述实施例相同的部分不予赘述,仅叙述其 区别点。以第N列像素为例,第一行第N个像素待输入的显示电压为Vj+Vl,第二行第N个像素 待输入的显示电压为Vp+Vl,第三行第N个像素待输入的显示电压为Vl-Vq。设定阈值电压为 V0,数据信号突变量是指待输入的显示电压与第一电压VI的差值的绝对值,第一电压为最 低阶的灰阶电压。
[0045] 对于第一行第N个像素,其待输入的显示电压Vj+Vl与第一电压VI之差Vj小于阈值 电压V0,因此在第二子空白阶段提前输入待输入的显示电压V j+Vl。
[0046] 对于第二行的第N个像素,其待输入的显示电压Vp+Vl与第一电压VI之差Vp满足关 Vo Vp 系:+ < Z < I,因此其第二子空白阶段分为3个阶段输入电压,第一阶段输入V1+ a Λ Vp/3,第二阶段输入Vl+2Vp/3,第三阶段输入Vl+Vp。
[0047]对于第三行的第N个像素,其待输入的显示电压Vl-Vq与第一电压VI之差的绝对值 Vq满足关系
S此其第二子空白阶段分为2个阶段输入电压,第一阶 段输入VI-Vq/2,第二阶段输入Vl-Vq。
[0048]本发明实施例提供的显示面板,可以设定阈值,通过比较数据信号突变量与阈值 的大小,来分步提高或降低前置电压,直至与待输入的显示电压相等;并且当信号突变量超 出阈值太多时,还可以将信号突变量智能分成多段,呈阶梯性变化,从根本上消除数据信号 突变引起的闪烁。
[0049]本发明实施例还提供一种显示面板的驱动方法,其显示面板的俯视图如图3a所 示,显示面板30包括多条栅极线31、多条数据线32和多个像素33,像素33设置于栅极线31与 数据线32围合形成的矩阵式像素区域内。多条栅极线31通过开关器件36耦接沿栅极线延伸 方向排列的像素33,多条数据线32通过开关器件36耦接沿数据线方向延伸的像素33。所述 耦接指开关器件36包括多个连接端,开关器件36的栅极端电连接栅极线31,开关器件36的 源极端电连接数据线32,开关器件36的漏极端电连接像素33。图3仅示出了开关器件36为薄 膜晶体管的情况。显示面板30还包括栅极驱动单元34和数据驱动单元35,栅极驱动单元34 电连接多条所述栅极线31,数据驱动单元35电连接多条数据线32。驱动显示面板30的步骤 如图7所示,包括:
[0050] S1:在一所述像素被打开前预定时间向与所述像素耦接的数据线提供前置电压;
[0051] S2:在一所述像素被打开时向与所述像素耦接的数据线提供显示电压Vn。
[0052] 结合图4的时序,步骤S1和步骤S2中,像素被打开即是指给像素耦接的栅极线提供 开启信号。在步骤S1中:对于某一条数据线DataN,其连接的第N列像素中,对于第一行第N个 像素、第二行的第N个像素和第三行的第N个像素,都给耦接的数据线DataN提供了前置电压 [0053]在步骤S2中:对于第一行第N个像素,经过了预定时间T1后,才为栅极线Gatel提供 开启信号,为数据线DataN提供显示电压;对于第二行第N个像素,经过了预定时间T2后,才 为栅极线Gate2提供开启信号,为数据线DataN提供显示电压;对于第三行第N个像素,经过 了预定时间T3后,才为栅极线Gate3提供开启信号,为数据线DataN提供显示电压。
[0054]由于像素阵列中包括多个像素,上述驱动方法进一步包括逐行向所述栅极线提供 开启信号,提供相邻两个开启信号的时间间隔为空白阶段,在所述空白阶段向至少一个所 述像素耦接的数据线提供所述前置电压。继续结合图4,为各条栅极线Gatel、Gate2、Gate3 依次提供开启信号,相邻两开启信号,如栅极线Gatel和Gate2的开启信号间的时间间隔为 空白阶段40。虽然图4中示出相邻两个开启信号提供给了相邻的栅极线,但其逐行开启也包 括依次为不相邻的两条栅极线提供开启信号。从图4中可以看出,前置电压提前的预定时间 T1、T2和T3处于空白阶段中且预定时间T1、T2和T3可以相等,也可以不相等。
[0055] 采用本发明实施例提供的显示面板的驱动方法,有效地利用了行与行驱动间的空 白阶段,使数据信号在薄膜晶体管开启前突变,减小了数据信号突变对面板其他信号的影 响,抑制了因数据信号突变引起的闪烁。
[0056] 进一步,对于步骤S2提前输入的待提供的显示电压,还可以根据其突变量的大小, 优化其输入的方式,如图8所示,步骤S1可进一步包括:
[0057]步骤S11:第一子空白阶段,向至少一个所述像素耦接的数据线提供第一电压VI; [0058]步骤S12:第二子空白阶段,向至少一个所述像素耦接的数据线提供第二电压V2。
[0059] 步骤S11中的第一电压VI为数据驱动单元可输出的最低阶的灰度电压,步骤S12中 的第二电压V2可在第一电压VI与待提供的显示电压之间,第二电压V2也可等于待提供的显 示电压。即当第二电压V2大于第一电压VI时满足Vl〈V2<Vn;当第二电压V2小于第一电压VI 时满足Vn<V2〈Vl。
[0060] 同一空白阶段内,第一子空白阶段早于第二子空白阶段。
[0061 ]结合图5的时序,空白阶段51进一步分为第一子空白阶段52和第二子空白阶段53, 在同一空白阶段51中,第一子空白阶段52早于第二子空白阶段53。以第N列像素为例,数据 驱动单元35为数据线DataN提供数据信号;在第一子空白阶段52,数据驱动单元为数据线 DataN提供第一电压VI;在第二子空白阶段,数据驱动单元为数据线Datal第二电压V2。 [0062]为降低显示面板在行空白阶段的功耗,第一电压VI为数据驱动单元可输出的灰度 电压值的最低阶灰度电压。
[0063] 进一步,第二电压V2可在第一电压VI与待提供的显示电压之间,第二电压V2也可 等于待提供的显示电压。即当第二电压V2大于第一电压VI时满足Vl〈V2<Vn;当第二电压V2 小于第一电压VI时满足Vn<V2〈Vl。
[0064]如图5所示,对于第三行第N列的像素,其第二子空白阶段53的第二电压V2大于第 一子空白阶段的第一电压VI,小于待提供(即第三行第N列的像素)的显示电压Vn。
[0065] 此外,除上述提供的将经过一次缓冲提前输入待提供的显示电压的驱动方法为, 本发明实施例还可提供一种智能的阶梯型的提前输入待提供的显示电压的驱动方法。如图 9所示,步骤S1可进一步包括:
[0066] 步骤S11':设定一个阈值X;
[0067]步骤S12':判断所述显示电压Vn与所述第一电压VI的差值的绝对值Y与所述阈值X 的关系,如果Y<x进入步骤S13' ;如果存在N,使Y满足关系< |,进入步骤 Λ + 1 JS' S14,;
[0068] 步骤S13' :所述第二子空白阶段提前所述预定的时间输入电压Vn;
[0069] 步骤S14' :所述第二子空白阶段进一步包括(N+1)个阶段,第K阶段输入电压 VI + X, K1 {Vn - Kl)(l彡κ彡N,K、N为正整数) N + 1
[0070] 步骤S12'可以通过不断细分显示电压Vn与所述第一电压VI的差值的绝对值Y,使 其的(Ν+1)分之一小于或等于阈值X,然后将所述第二空白阶段分为(Ν+1)个阶段,每个阶段 在前一个阶段的基础上提高或降低Υ/(Ν+1)。
[0071] 如图6所示,栅极驱动单元依次给栅极线Gatel、Gate2、Gate3提供开启信号,以第 一列像素为例,第一行第一个像素待输入的显示电压为Vj+Vl,第二行第一个像素待输入的 显示电压为Vp+Vl,第三行第一个像素待输入的显示电压为Vl-Vq。数据信号变化的阈值电 压为V0,数据信号突变量是指待输入的显示电压Vn与第一电压VI的差值的绝对值,第一电 压为最低阶的灰阶电压。
[0072]以第N列像素为例,第一行第N个像素待输入的显示电压为Vj+Vl,第二行第N个像 素待输入的显示电压为Vp+Vl,第三行第N个像素待输入的显示电压为Vl-Vq。数据信号变化 的阈值电压为V0,数据信号突变量是指待输入的显示电压与第一电压VI的差值的绝对值, 第一电压为最低阶的灰阶电压。
[0073]对于第一行第N个像素,其待输入的显示电压Vj+Vl与第一电压VI之差Vj小于阈值 电压V0,因此在第二子空白阶段提前输入待输入的显示电压V j+Vl。
[0074]对于第二行的第N个像素,其待输入的显示电压Vp+Vl与第一电压VI之差Vp大于阈 值电压V0;将其降为一半以后,Vp/2仍大于阈值电压V0;继续将其减小为Vp/3,发现其满足 关系< I < ^,因此其第二子空白阶段分为3个阶段输入电压,第一阶段输入VI 3 Δ +Vp/3,第二阶段输入V1+2VP/3,第三阶段输入Vl+Vp。
[0075]对于第三行的第N个像素,其待输入的显示电压Vl-Vq与第一电压VI之差的绝对值 Vq大于阈值电压V0 ;将其减小为Vq/3,满足关系
,因此其第二子空白 阶段分为2个阶段输入电压,第一阶段输入Vl-Vq/2,第二阶段输入Vl-Vq。
[0076] 可见,本发明实施例提供的驱动方法,可以通过不断细分显示电压Vn与所述第一 电压VI的差值的绝对值Y,使其的(N+1)分之一小于所述阈值X,然后将所述第二空白阶段分 为(N+1)个阶段,每个阶段在前一个阶段的基础上提高或降低Y/(N+1),使其基本对显示装 置的其他信号无影响,从根本上消除了由数据信号突变产生的闪烁。
[0077]需要说明的是,以上实施例可以互相借鉴、综合使用。本发明虽然已以较佳实施例 公开如上,但其并不是用来限定本发明,任何本领域技术人员在不脱离本发明的精神和范 围内,都可以利用上述揭示的方法和技术内容对本发明技术方案做出可能的变动和修改, 因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任 何简单修改、等同变化及修饰,均属于本发明技术方案的保护范围。
【主权项】
1. 一种显示面板,包括:多条栅极线、与所述多条栅极线绝缘交叉的多条数据线和多个 设置在由所述栅极线与数据线围合形成的矩阵式像素区域内的像素,所述像素通过开关器 件与所述栅极线和所述数据线禪接; 所述显示面板还包括栅极驱动单元和数据驱动单元,所述栅极驱动单元逐行向所述栅 极线提供开启信号W逐行打开所述像素,所述数据驱动单元在所述像素被打开时向所述数 据线提供显示电压化; 所述数据驱动单元在一所述像素被打开前预定时间向与所述像素禪接的数据线提供 前置电压。2. 如权利要求1所述的显示面板,其特征在于,所述栅极驱动单元提供相邻两个开启信 号的时间间隔为空白阶段,所述数据驱动单元在所述空白阶段向所述像素禪接的数据线提 供所述前置电压。3. 如权利要求2所述的显示面板,其特征在于,所述空白阶段进一步包括第一子空白阶 段和第二子空白阶段,在同一所述空白阶段内所述第一子空白阶段早于所述第二子空白阶 段; 所述数据驱动单元在所述空白阶段向所述像素禪接的数据线提供所述前置电压包括: 所述数据驱动单元在所述第一子空白阶段向所述像素禪接的数据线提供第一电压VI,所述 数据驱动单元在所述第二子空白阶段向所述像素禪接的数据线提供第二电压V2。4. 如权利要求2所述的显示面板,其特征在于,所述空白阶段进一步包括第一子空白阶 段和第二子空白阶段,在同一所述空白阶段所述第一子空白阶段早于所述第二子空白阶 段; 所述数据驱动单元在所述空白阶段向所述像素禪接的数据线提供所述前置电压包括: 所述数据驱动单元在所述第一子空白阶段提供第一电压VI; 设定一个阔值X,当所述显示电压Vn与所述第一电压VI的差值的绝对值Y满足关系-时,所述第二子空白阶段进一步包括(N+1)个阶段,在第邱介段所述数 据驱动单元向所述像素禪接的数据线输入电归当所述数据信 号的变化Y满足关系Υ《Χ时,所述数据驱动单元在所述第二子空白阶段向所述像素禪接的 数据线输入电压化,1《Κ《Ν,Κ、Ν为正整数。5. -种显示面板的驱动方法,所述显示面板包括多条栅极线、与所述多条栅极线绝缘 交叉的多条数据线和多个设置在由所述栅极线与数据线围合形成的矩阵式像素区域内的 像素,所述像素通过开关器件与所述栅极线和所述数据线禪接,所述驱动方法包括: 在一所述像素被打开前预定时间向与所述像素禪接的数据线提供前置电压; 在一所述像素被打开时向与所述像素禪接的数据线提供显示电压化。6. 如权利要求5所述的驱动方法,其特征在于,逐行向所述栅极线提供开启信号W逐行 打开所述像素,提供相邻两个开启信号的时间间隔为空白阶段,在所述空白阶段向所述像 素禪接的数据线提供所述前置电压。7. 如权利要求6所述的驱动方法,其特征在于,所述行空白阶段进一步包括第一子空白 阶段和第二子空白阶段,在同一所述空白阶段内,所述第一子空白阶段早于所述第二子空 白阶段; 所述数据驱动单元在所述空白阶段向所述像素禪接的数据线提供所述前置电压包括: 在所述第一子空白阶段向所述像素禪接的数据线提供第一电压VI,在所述第二子空白阶段 向所述像素禪接的数据线提供第二电压V2。8. 如权利要求7所述的驱动方法,其特征在于,所述第二电压V2满足关系:VKV2《化或 化《V2<V1。9. 如权利要求6所述的驱动方法其特征在于,所述空白阶段进一步包括第一子空白阶 段和第二子空白阶段,所述数据驱动单元在所述空白阶段向所述像素禪接的数据线提供所 述前置电压包括: 在所述第一子空白阶段向所述像素禪接的数据线提供第一电压VI; 设定一个阔值X,当所述显示电压Vn与所述第一电压VI的差值的绝对值Y满足关系时(N为正整数),所述第二子空白阶段进一步包括(N+1)个阶段,在第 啡介段向所述像素禪接的数据线输入电佳当所述显示电压化与 所述第一电压VI的差值的绝对值Y满足关系Υ《Χ时,在所述第二子空白阶段向所述像素禪 接的数据线输入电压化,1《Κ《Ν,Κ、Ν为正整数。10. 如权利要求7或9所述的驱动方法,其特征在于,所述第一电压VI为所述数据驱动单 元输出的最低阶的灰度电压值。
【文档编号】G09G3/20GK105976747SQ201610207927
【公开日】2016年9月28日
【申请日】2016年4月5日
【发明人】李力, 王徐鹏, 王香春
【申请人】上海中航光电子有限公司, 天马微电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1