Goa电路的制作方法

文档序号:10614081阅读:511来源:国知局
Goa电路的制作方法
【专利摘要】本发明提供一种GOA电路,所述GOA电路通过在第二节点和正反向扫描控制模块之间增设第三薄膜晶体管,所述第三薄膜晶体管栅极受正反向扫描控制模块控制,源极接入恒压高电位,漏极经由常开的第四薄膜晶体管与第二节点电性连接,能够防止在触控扫描期间第二节点的电位下滑,提升GOA电路的稳定性,还通过将第七薄膜晶体管的源极接入第M+2条时钟信号,栅极电性连接于第六薄膜晶体管的漏极,以减少第七薄膜晶体管反复开启的次数,防止第七薄膜晶体管的阈值电压偏移。
【专利说明】
GO A电路
技术领域
[0001]本发明涉及显示技术领域,尤其涉及一种GOA电路。
【背景技术】
[0002]液晶显示器(Liquid Crystal Display,LCD)具有机身薄、省电、无福射等液晶显示器(Liquid Crystal Display,IXD)具有机身薄、省电、无福射等众多优点,得到了广泛的应用。如:液晶电视、移动电话、个人数字助理(PDA)、数字相机、计算机屏幕或笔记本电脑屏幕等,在平板显示领域中占主导地位。
[0003]G0A(Gate Driver on Array)技术即阵列基板行驱动技术,是利用薄膜晶体管(Thin Film Transistor,TFT)液晶显示器阵列制程将栅极扫描驱动电路制作在薄膜晶体管阵列基板上,以实现逐行扫描的驱动方式,具有降低生产成本和实现面板窄边框设计的优点,为多种显示器所使用。GOA电路具有两项基本功能:第一是输出栅极扫描驱动信号,驱动面板内的栅极线,打开显示区内的TFT,以对像素进行充电;第二是移位寄存功能,当一个栅极扫描驱动信号输出完成后,通过时钟控制进行下一个栅极扫描驱动信号的输出,并依次传递下去。GOA技术能减少外接IC的焊接(bonding)工序,有机会提升产能并降低产品成本,而且可以使液晶显示面板更适合制作窄边框的显示产品。
[0004]嵌入式触控技术是将触控面板和液晶面板结合为一体,并将触控面板功能嵌入到液晶面板内,使得液晶面板同时具备显示和感知触控输入的功能。随着显示技术的飞速发展,触控显示面板已经广泛地被人们所接受及使用,如智能手机、平板电脑等均使用了触控显示面板。
[0005]现有的嵌入式触控技术主要分为两种:一种是触控电路在液晶盒上型(OnCell),另一种是触控电路在液晶盒内型(In Cell)。其中,In cell型触控显不面板是利用现有薄膜晶体管液晶显示器阵列(Array)制程将触控扫描部分的感应电极(Pad)制作在阵列基板上来实现触控功能的。In cell型触控显示面板需要在GOA电路正常工作时,能够在任一时刻关闭GOA电路中所有级GOA单元的输出端,停止栅极扫描驱动信号输出,以进行触控扫描,触控扫描结束后,GOA电路再恢复正常,继续输出栅极扫描驱动信号,在触控扫描的同时驱动输出端输出的节点需要维持在工作状态电位。

【发明内容】

[0006]本发明的目的在于提供一种GOA电路,能够在触控扫描时,维持第二节点的高电位,防止在触控扫描时第二节点的电位下滑,提升GOA电路的稳定性。
[0007]为实现上述目的,本发明提供了一种GOA电路,包括:级联的多级GOA单元,每一级GOA单元均包括:正反向扫描控制模块、输出模块、节点控制模块、及输出重置模块;
[0008]设M和N均为正整数,除第一级GOA单元、第二级GOA单元、倒数第二级GOA单元、及最后一级GOA单元外,在第N级GOA单元中:
[0009]所述正反向扫描控制模块包括:第一薄膜晶体管、以及第二薄膜晶体管;所述第一薄膜晶体管的栅极电性连接于上两级第N-2级GOA单元的输出端,源极接入正向扫描控制信号,漏极电性连接于第一节点;所述第二薄膜晶体管的栅极电性连接于下两级第N+2级GOA单元的输出端,源极接入反向扫描控制信号,漏极电性连接于第一节点;
[0010]所述输出模块包括:第十二薄膜晶体管;所述第十二薄膜晶体管的栅极电性连接于第二节点,源极接入第M条时钟信号,漏极电性连接于输出端;
[0011]所述节点控制模块包括:第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管、第九薄膜晶体管、第十薄膜晶体管、第十一薄膜晶体管、第一电容、第二电容、以及第三电容;所述第三薄膜晶体管的栅极电性连接于第一节点,源极接入恒压高电位,漏极电性连接于第三节点;所述第四薄膜晶体管的栅极接入恒压高电位,源极电性连接于第三节点,漏极电性连接于第二节点;所述第五薄膜晶体管的栅极与源极均接入第M条时钟信号,漏极电性连接于第四节点;所述第六薄膜晶体管的栅极电性连接于第四节点,源极接入第M+2条时钟信号,漏极电性连接于第七薄膜晶体管的栅极;所述第七薄膜晶体管的源极接入第M+2条时钟信号,漏极电性连接于第五节点;所述第八薄膜晶体管的栅极电性连接于第一节点,源极电性连接于第四节点,漏极接入恒压低电位;所述第九薄膜晶体管的栅极电性连接于第一节点,源极电性连接于第五节点,漏极接入恒压低电位;所述第十薄膜晶体管的栅极电性连接于第五节点,源极电性连接于第二节点,漏极接入恒压低电位;所述第十一薄膜晶体管的栅极电性连接于第五节点,源极电性连接于输出端,漏极接入恒压低电位;所述第一电容的一端电性连接于第三节点,另一端接入恒压低电位;所述第二电容的一端电性连接于第五节点,另一端接入恒压低电位;所述第三电容的一端电性连接于第四节点,另一端接入恒压低电位;
[0012]所述输出重置模块包括:第十三薄膜晶体管;所述第十三薄膜晶体管的栅极接入全局控制信号,源极电性连接于输出端,漏极电性连接于恒压低电位。
[0013]在第一级GOA单元和第二级GOA单元中,所述第一薄膜晶体管的栅极均接入电路起始信号。
[0014]在最后一级GOA单元和倒数第二级GOA单元中,所述第二薄膜晶体管的栅极均接入电路起始信号。
[0015]各个薄膜晶体管均为N型薄膜晶体管。
[0016]面板进行正常显示时,所述全局控制信号为低电位;面板进行触控扫描时,所述全局控制信号为高电位。
[0017]所述GOA电路正向扫描时,所述正向扫描控制信号为高电位,反向扫描控制信号为低电位;
[0018]所述GOA电路反向扫描时,所述正向扫描控制信号为低电位,反向扫描控制信号为高电位。
[0019]包括四条时钟信号:第一、第二、第三、及第四条时钟信号;当所述第M条时钟信号为第三条时钟信号时,第M+2条时钟信号为第一条时钟信号;当所述第M条时钟信号为第四条时钟信号时,第M+2条时钟信号为第二条时钟信号。
[0020]所述第一、第二、第三、及第四条时钟信号的脉冲周期相同,前一条时钟信号的下降沿与后一条时钟信号的上升沿同时产生。
[0021]本发明的有益效果:本发明提供了一种GOA电路,所述GOA电路通过在第二节点和正反向扫描控制模块之间增设第三薄膜晶体管,所述第三薄膜晶体管栅极受正反向扫描控制模块控制,源极接入恒压高电位,漏极经由常开的第四薄膜晶体管与第二节点电性连接,能够防止在触控扫描期间第二节点的电位下滑,提升GOA电路的稳定性,还通过将第七薄膜晶体管的源极接入第M+2条时钟信号,栅极电性连接于第六薄膜晶体管的漏极,以减少第七薄膜晶体管反复开启的次数,防止第七薄膜晶体管的阈值电压偏移。
【附图说明】
[0022]为了能更进一步了解本发明的特征以及技术内容,请参阅以下有关本发明的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本发明加以限制。
[0023]附图中,
[0024]图1为本发明的GOA电路的电路图;
[0025]图2为本发明的GOA电路正向扫描时的时序图;
[0026]图3为本发明的GOA电路的第一级GOA单元的电路图;
[0027]图4为本发明的GOA电路的第二级GOA单元的电路图;
[0028]图5为本发明的GOA电路的倒数第二级GOA单元的电路图;
[0029]图6为本发明的GOA电路的最后一级GOA单元的电路图。
【具体实施方式】
[0030]为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。
[0031 ] 请参阅图1,本发明提供一种GOA电路,包括:级联的多级GOA单元,每一级GOA单元均包括:正反向扫描控制模块100、输出模块200、节点控制模块300、及输出重置模块400;
[0032]设M和N均为正整数,除第一级GOA单元、第二级GOA单元、倒数第二级GOA单元、及最后一级GOA单元外,在第N级GOA单元中:
[0033]所述正反向扫描控制模块100包括:第一薄膜晶体管Tl、以及第二薄膜晶体管T2;所述第一薄膜晶体管Tl的栅极电性连接于上两级第N-2级GOA单元的输出端G(N-2),源极接入正向扫描控制信号U2D,漏极电性连接于第一节点H(N);所述第二薄膜晶体管T2的栅极电性连接于下两级第N+2级GOA单元的输出端G(N+2),源极接入反向扫描控制信号D2U,漏极电性连接于第一节点H(N);
[0034]所述输出模块200包括:第十二薄膜晶体管T12;所述第十二薄膜晶体管T12的栅极电性连接于第二节点Q(N),源极接入第M条时钟信号CK(M),漏极电性连接于输出端G(N);
[0035]所述节点控制模块300包括:第三薄膜晶体管T3、第四薄膜晶体管T4、第五薄膜晶体管T5、第六薄膜晶体管T6、第七薄膜晶体管T7、第八薄膜晶体管T8、第九薄膜晶体管T9、第十薄膜晶体管T10、第^^一薄膜晶体管T11、第一电容Cl、第二电容C2、以及第三电容C3;所述第三薄膜晶体管T3的栅极电性连接于第一节点H(N),源极接入恒压高电位VGH,漏极电性连接于第三节点K(N);所述第四薄膜晶体管T4的栅极接入恒压高电位VGH,源极电性连接于第三节点K(N),漏极电性连接于第二节点Q(N);所述第五薄膜晶体管T5的栅极与源极均接入第M条时钟信号CK(M),漏极电性连接于第四节点W(N);所述第六薄膜晶体管(T6)的栅极电性连接于第四节点W(N),源极接入第M+2条时钟信号CK(M+2),漏极电性连接于第七薄膜晶体管T7的栅极;所述第七薄膜晶体管T7的源极接入第M+2条时钟信号CK(M+2),漏极电性连接于第五节点P(N);所述第八薄膜晶体管T8的栅极电性连接于第一节点H(N),源极电性连接于第四节点W(N),漏极接入恒压低电位VGL;所述第九薄膜晶体管T9的栅极电性连接于第一节点H(N),源极电性连接于第五节点P(N),漏极接入恒压低电位VGL;所述第十薄膜晶体管TlO的栅极电性连接于第五节点P(N),源极电性连接于第二节点Q(N),漏极接入恒压低电位VGL;所述第十一薄膜晶体管Tll的栅极电性连接于第五节点P(N),源极电性连接于输出端G(N),漏极接入恒压低电位VGL;所述第一电容Cl的一端电性连接于第三节点K(N),另一端接入恒压低电位VGL;所述第二电容C2的一端电性连接于第五节点P(N),另一端接入恒压低电位VGL;所述第三电容C3的一端电性连接于第四节点W(N),另一端接入恒压低电位VGL;
[0036]所述输出重置模块400包括:第十三薄膜晶体管T13;所述第十三薄膜晶体管T13的栅极接入全局控制信号GAS,源极电性连接于输出端G(N),漏极电性连接于恒压低电位VGL。
[0037]具体地,请参阅图3至图6,在第一级GOA单元和第二级GOA单元中,所述第一薄膜晶体管Tl的栅极均接入电路起始信号STV,在最后一级GOA单元和倒数第二级GOA单元中,所述第二薄膜晶体管T2的栅极均接入电路起始信号STV。
[0038]进一步地,请参阅图1,各个薄膜晶体管均为N型薄膜晶体管,其中,在面板进行正常显示时,所述全局控制信号Gas为低电位;面板进行触控扫描时,所述全局控制信号Gas为高电位。所述GOA电路正向扫描时,所述正向扫描控制信号U2D为高电位,反向扫描控制信号D2U为低电位;反向扫描时,所述正向扫描控制信号U2D为低电位,反向扫描控制信号D2U为高电位。
[0039]需要说明的是,请参阅图2,所述GOA电路共包括四条时钟信号:第一、第二、第三、及第四条时钟信号CK(1)、CK(2)、CK(3)、CK(4);当所述第M条时钟信号CK(M)为第三条时钟信号CK(3)时,第M+2条时钟信号CK(M+1)为第一条时钟信号CK(I);当所述第M条时钟信号CK(M)为第四条时钟信号CK(4)时,第M+2条时钟信号CK(M+2)为第二条时钟信号CK(2)。所述第一、第二、第三、及第四条时钟信号CK(1)、CK(2)、CK(3)、CK(4)的脉冲周期相同,按照第一、第二、第三、及第四条时钟信号CK(1)、CK(2)、CK(3)、CK(4)的排列顺序,前一条时钟信号的下降沿与后一条时钟信号的上升沿同时产生,即所述第一条时钟信号CK(I)的第一个脉冲信号首先产生,所述第一时钟信号CK(I)的第一个脉冲信号结束的同时所述第二条时钟信号CK(2)的第一个脉冲信号产生,所述第二条时钟信号CK(2)的第一个脉冲信号结束的同时所述第三条时钟信号CK(3)的第一个脉冲信号产生,所述第三条时钟信号CK(3)的第一个脉冲信号结束的同时所述第四条时钟信号CK(4)的第一个脉冲信号产生,所述第四条时钟信号CK(4)的第一个脉冲信号结束的同时所述第一条时钟信号CK(I)的第二个脉冲信号产生。
[0040]进一步地,本发明的GOA电路采用隔行扫描的方式进行扫描,第一级GOA单元的输出端电性连接第三级GOA单元,第二级GOA单元的输出端电性连接第四级GOA单元,第三级GOA单元的输出端电性连接第五级GOA单元,第四级GOA单元的输出端电性连接第六级GOA单元,依次类推。
[0041]请同时参阅图1与图2,下面以本发明的GOA电路的第一实施例进行正向扫描为例,说明本发明的GOA电路的具体工作过程:
[0042]首先,第N-2级GOA单元的输出端提供高电位(在第一级、第二级GOA单元即为电路起始信号STV提供高电位),第一薄膜晶体管Tl打开,高电位的正向扫描控制信号U2D经第一薄膜晶体管Tl将第一节点H(N)充电至高电位,第三薄膜晶体管T3打开,第四薄膜晶体管T4受恒压高电位VGH的控制始终打开,恒压高电位VGH将第三节点K(N)和第二节点Q(N)充电至高电位,第十二薄膜晶体管Τ12打开;与此同时,第八薄膜晶体管Τ8打开,第四节点W(N)被拉低至恒压低电位VGL,第九薄膜晶体管T9打开,第五节点P(N)被拉低至恒压低电位VGL,受第四和第五节点节点W(N)、Ρ(Ν)控制的第六、第十、及第^^一薄膜晶体管Τ6、Τ10、Τ11均关闭;第M条时钟信号CK (M)为低电位,第五薄膜晶体管Τ5关闭,输出端G (N)为低电位;
[0043]随后,第Ν-2级GOA单元的输出端变为低电位,第M条时钟信号CK(M)变为高电位,第三节点K(N)和第二节点Q(N)受第一电容Cl的存储作用保持高电位,受第二节点Q(N)控制的第十二薄膜晶体管Τ12打开,第M条时钟信号CK(M)的高电位经第十二薄膜晶体管Τ12将输出端G(N)充电至高电位作为栅极扫描驱动信号输出;同时,第M条时钟信号CK(M)控制的第五薄膜晶体管Τ5打开,第四节点W (N)被充电至高电位,第六薄膜晶体管Τ6打开,第Μ+2条时钟信号CK(M+2)为低电位,第五节点P(N)保持低电位,第十、及第^^一薄膜晶体管T10、T11保持关闭;
[0044]接着,第Μ+2条时钟信号CK(M+2)变为高电位,第四节点W(N)受第三电容C3的存储作用继续维持高电位,第七薄膜晶体管T7打开,第五节点P(N)被充电至高电位,第十、及第i^一薄膜晶体管T10、T11打开,分别拉低第二节点Q(N)和输出端G(N)至恒压低电位VGL;
[0045]最后,第Μ+2条时钟信号CK(M+2)变为低电位,第五节点P(N)受第二电容C2的存储作用仍保持高电位,第十、及第i^一薄膜晶体管T1、Tl I继续打开,第二节点Q( N)和输出端G(N)保持低电位。
[0046]反向扫描的工作过程与正向扫描类似,仅需要将所述反向扫描控制信号D2U设置为高电位,正向扫描控制信号U2D设置为低电位,扫描的方向由第一级向最后一级扫描变为最后一级向第一级扫描即可,此处不再赘述。
[0047]上述扫描过程中,在不需要进行触控扫描时,各级GOA单元中的第十三薄膜晶体管T13受低电位的全局信号Gas的控制始终关闭,各级GOA单元按照上述工作过程依次显示扫描。而在需要进行触控扫描时,所述全局控制信号Gas变为高电位,各级GOA单元中的第十三薄膜晶体管Tl 3打开,各级GOA单元中的输出端G(N)均输出恒压低电位VGL,并且在触控扫描开始前正在扫描一级GOA单元的第二节点Q(N)的电位受第一电容Cl的存储作用维持高电位,并且受第三薄膜晶体管T3的保护不会下滑,以便在触控扫描结束后能够继续进行正常的显示扫描。
[0048]此外,在本发明中,第七薄膜晶体管T7的栅极电性连接于第六薄膜晶体管T6的漏极,只有在第六薄膜晶体管T6打开时,第M+2条时钟信号CK(M+2)才能接入第七薄膜晶体管T7的栅极,也就是说,相比于直接将第M+2条时钟信号CK(M+2)接入第七薄膜晶体管T7的栅极能够减少第七薄膜晶体管T7反复开启的次数,防止第七薄膜晶体管T7反复开启导致阈值电压偏移(Vth shift),提升GOA电路的稳定性。
[0049]综上所述,本发明提供了一种GOA电路,所述GOA电路通过在第二节点和正反向扫描控制模块之间增设第三薄膜晶体管,所述第三薄膜晶体管栅极受正反向扫描控制模块控制,源极接入恒压高电位,漏极经由常开的第四薄膜晶体管与第二节点电性连接,能够防止在触控扫描期间第二节点的电位下滑,提升GOA电路的稳定性,还通过将第七薄膜晶体管的源极接入第M+2条时钟信号,栅极电性连接于第六薄膜晶体管的漏极,以减少第七薄膜晶体管反复开启的次数,防止第七薄膜晶体管的阈值电压偏移。
[0050]以上所述,对于本领域的普通技术人员来说,可以根据本发明的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本发明权利要求的保护范围。
【主权项】
1.一种GOA电路,其特征在于,包括:级联的多级GOA单元,每一级GOA单元均包括:正反向扫描控制模块(100)、输出模块(200)、节点控制模块(300)、及输出重置模块(400); 设M和N均为正整数,除第一级GOA单元、第二级GOA单元、倒数第二级GOA单元、及最后一级GOA单元外,在第N级GOA单元中: 所述正反向扫描控制模块(100)包括:第一薄膜晶体管(Tl)、以及第二薄膜晶体管(T2);所述第一薄膜晶体管(Tl)的栅极电性连接于上两级第N-2级GOA单元的输出端(G(N-2)),源极接入正向扫描控制信号(U2D),漏极电性连接于第一节点(H(N));所述第二薄膜晶体管(T2)的栅极电性连接于下两级第N+2级GOA单元的输出端(G(N+2)),源极接入反向扫描控制信号(D2U),漏极电性连接于第一节点(H(N)); 所述输出模块(200)包括:第十二薄膜晶体管(T12);所述第十二薄膜晶体管(T12)的栅极电性连接于第二节点(Q(N)),源极接入第M条时钟信号(CK(M)),漏极电性连接于输出端(G(N)); 所述节点控制模块(300)包括:第三薄膜晶体管(T3)、第四薄膜晶体管(T4)、第五薄膜晶体管(T5)、第六薄膜晶体管(T6)、第七薄膜晶体管(T7)、第八薄膜晶体管(T8)、第九薄膜晶体管(T9)、第十薄膜晶体管(T1)、第^^一薄膜晶体管(T11 )、第一电容(Cl )、第二电容(C2)、以及第三电容(C3);所述第三薄膜晶体管(T3)的栅极电性连接于第一节点(H(N)),源极接入恒压高电位(VGH),漏极电性连接于第三节点(K(N));所述第四薄膜晶体管(T4)的栅极接入恒压高电位(VGH),源极电性连接于第三节点(K(N)),漏极电性连接于第二节点(Q(N));所述第五薄膜晶体管(T5)的栅极与源极均接入第M条时钟信号(CK(M)),漏极电性连接于第四节点(W(N));所述第六薄膜晶体管(T6)的栅极电性连接于第四节点(W(N)),源极接入第M+2条时钟信号(CK(M+2)),漏极电性连接于第七薄膜晶体管(T7)的栅极;所述第七薄膜晶体管(T7)的源极接入第M+2条时钟信号(CK(M+2)),漏极电性连接于第五节点(P(N));所述第八薄膜晶体管(T8)的栅极电性连接于第一节点(H(N)),源极电性连接于第四节点(W(N)),漏极接入恒压低电位(VGL);所述第九薄膜晶体管(T9)的栅极电性连接于第一节点(H(N)),源极电性连接于第五节点(P(N)),漏极接入恒压低电位(VGL);所述第十薄膜晶体管(TlO)的栅极电性连接于第五节点(P(N)),源极电性连接于第二节点(Q(N)),漏极接入恒压低电位(VGL);所述第十一薄膜晶体管(Tll)的栅极电性连接于第五节点(P(N)),源极电性连接于输出端(G(N)),漏极接入恒压低电位(VGL);所述第一电容(Cl)的一端电性连接于第三节点(K(N)),另一端接入恒压低电位(VGL);所述第二电容(C2)的一端电性连接于第五节点(P(N)),另一端接入恒压低电位(VGL);所述第三电容(C3)的一端电性连接于第四节点(W(N)),另一端接入恒压低电位(VGL); 所述输出重置模块(400)包括:第十三薄膜晶体管(T13);所述第十三薄膜晶体管(T13)的栅极接入全局控制信号(GAS),源极电性连接于输出端(G(N)),漏极电性连接于恒压低电位(VGL)02.如权利要求1所述的GOA电路,其特征在于,在第一级GOA单元和第二级GOA单元中,所述第一薄膜晶体管(Tl)的栅极均接入电路起始信号(STV)。3.如权利要求1所述的GOA电路,其特征在于,在最后一级GOA单元和倒数第二级GOA单元中,所述第二薄膜晶体管(T2)的栅极均接入电路起始信号(STV)。4.如权利要求1所述的GOA电路,其特征在于,各个薄膜晶体管均为N型薄膜晶体管。5.如权利要求4所述的GOA电路,其特征在于,面板进行正常显示时,所述全局控制信号(Gas)为低电位;面板进行触控扫描时,所述全局控制信号(Gas)为高电位。6.如权利要求4所述的GOA电路,其特征在于,所述GOA电路正向扫描时,所述正向扫描控制信号(U2D)为高电位,反向扫描控制信号(D2U)为低电位; 所述GOA电路反向扫描时,所述正向扫描控制信号(U2D)为低电位,反向扫描控制信号(D2U)为高电位。7.如权利要求1所述的GOA电路,其特征在于,包括四条时钟信号:第一、第二、第三、及第四条时钟信号(CK( I)、CK(2)、CK(3)、CK(4));当所述第M条时钟信号(CK(M))为第三条时钟信号(CK(3))时,第M+2条时钟信号(CK(M+1))为第一条时钟信号(CK(I));当所述第M条时钟信号(CK(M))为第四条时钟信号(CK(4))时,第M+2条时钟信号(CK(M+2))为第二条时钟信号(CK⑵)。8.如权利要求7所述的GOA电路,其特征在于,所述第一、第二、第三、及第四条时钟信号(CK(1)、CK(2)、CK(3)、CK(4))的脉冲周期相同,前一条时钟信号的下降沿与后一条时钟信号的上升沿同时产生。
【文档编号】G09G3/36GK105976781SQ201610556476
【公开日】2016年9月28日
【申请日】2016年7月14日
【发明人】肖军城, 戴荣磊, 尹伟红
【申请人】武汉华星光电技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1