一种像素电路及其驱动方法、显示面板和显示装置的制造方法

文档序号:10614088阅读:404来源:国知局
一种像素电路及其驱动方法、显示面板和显示装置的制造方法
【专利摘要】本发明公开了一种像素电路及其驱动方法、显示面板和显示装置,包括:数据写入模块、控制模块、驱动模块和电致变色器件;数据写入模块在第一控制信号端输出第一控制信号时,将数据信号端输出的数据信号提供给驱动模块的控制端;控制模块在第二控制信号端输出第二控制信号时,将驱动模块与电致变色器件导通;驱动模块在数据信号的控制下,根据电源电压信号端输出的电源电压信号,驱动电致变色器件进行显色或褪色;控制模块的导通延迟于电源电压信号的变化。通过上述各模块的相互配合,以及由于控制模块的导通延迟于电源电压信号的变化,可以有效去除电源电压信号的干扰,避免了因电源电压信号变化造成的显示波动,进而提高了显示效果。
【专利说明】
一种像素电路及其驱动方法、显示面板和显示装置
技术领域
[0001]本发明涉及显示技术领域,尤其涉及一种像素电路及其驱动方法、显示面板和显示装置。
【背景技术】
[0002]随着显示技术的快速发展,显示设备的应用越来越广泛,如手机、笔记本电脑、电视、车载显示以及超市中用的电子标签显示等。然而对于上述显示设备,显示用到的都是液晶显示(Liquid Crystal Display,LCD),而液晶显示时需要使用背光源,背光源的使用使得显示设备在显示过程中的功耗较高。为了降低显示过程中的功耗,电致变色显示(ElectroChromic Display,ECD)得到了广泛的应用。电致变色(英文:Electrochromism,简称EC)是指某些材料在外电场作用下,在低透过率的致色状态和高透过率的消色状态之间产生可逆变化的一种特殊现象。
[0003]目前,基于EC技术制造的电致变色器件(英文:ElectrochromismDevice,简称ECD)已被广泛应用于智能大厦的采光控制、大面积室外数字及图形显示、汽车的反射率可调后视镜、飞机变色窗等领域。常规的ECD显示面板包括若干由EC材料形成的像素单元和为像素单元提供驱动电压的ECD像素电路。每个像素单元在驱动电压作用下显示颜色。显示颜色的过程可以是显色过程,也可以是褪色过程。在显色过程中,像素单元的透过率逐渐降低,从而显示的颜色逐渐加深,反之,在褪色过程中,像素单元的透过率逐渐增大,从而显示的颜色逐渐变浅。通过调节像素单元在显色和褪色之间转换,使得E⑶显示面板呈现丰富的显示效果。
[0004]但是,ECD像素电路具有的电压特性和电容特性,决定了利用常规的显示驱动方法去驱动ECD时,会造成面板显示受到像素电路中电源电压信号变化的影响,造成显示效果变差的冋题。

【发明内容】

[0005]本发明实施例提供了一种像素电路及其驱动方法、显示面板和显示装置,可以有效去除电源电压信号的干扰,避免了因电源电压信号变化造成的显示波动,进而提高了显示效果。
[0006]本发明实施例提供了一种像素电路,包括:数据写入模块、控制模块、驱动模块和电致变色器件;其中,
[0007]所述数据写入模块的控制端与第一控制信号端连接,输入端与数据信号端连接,输出端与所述驱动模块的控制端连接;所述数据写入模块,用于在所述第一控制信号端输出第一控制信号时,将数据信号端输出的数据信号提供给所述驱动模块的控制端;
[0008]所述控制模块的控制端与第二控制信号端连接,输入端与所述驱动模块的输出端连接,输出端与所述电致变色器件的一端连接,所述电致变色器件的另一端接地;所述控制模块,用于在所述第二控制信号端输出第二控制信号时,将所述驱动模块与所述电致变色器件导通;
[0009]所述驱动模块的输入端与电源电压信号端连接;所述驱动模块,用于在所述数据信号的控制下,根据所述电源电压信号端输出的电源电压信号,驱动所述电致变色器件进行显色或褪色;
[0010]所述控制模块的导通延迟于所述电源电压信号的变化。
[0011]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,在一个显示周期内,所述电源电压信号在一半显示周期内保持低电位,在另一半显示周期内保持高电位;
[0012]所述数据信号和所述第一控制信号均与所述电源电压信号的变化周期相同。
[0013]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述数据写入模块包括:第一开关晶体管;其中,
[0014]所述第一开关晶体管的栅极为所述数据写入模块的控制端,源极为所述数据写入模块的输入端,漏极为所述数据写入模块的输出端。
[0015]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述控制模块包括第二开关晶体管;其中,
[0016]所述第二开关晶体管的栅极为所述控制模块的控制端,源极为所述控制模块的输入端,漏极为所述控制模块的输出端。
[0017]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述驱动模块包括:第三开关晶体管和电容;其中,
[0018]所述第三开关晶体管的栅极为所述驱动模块的控制端,源极为所述驱动模块的输入端,漏极为所述驱动模块的输出端;
[0019]所述电容的两端分别电连接至所述第三开关晶体管的栅极与源极。
[0020]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述电源电压信号端为低电位时,所述电致变色器件进行显色;
[0021]所述电源电压信号端为高电位时,所述电致变色器件进行褪色。
[0022]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述第一开关晶体管、第二开关晶体管和第三开关晶体管均为N型晶体管或均为P型晶体管。
[0023]相应地,本发明实施例还提供了一种显示面板,包括本发明实施例提供的上述任一种像素电路。
[0024]相应地,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板。
[0025]相应地,本发明实施例还提供了一种上述任一所述像素电路的驱动方法,该方法包括:
[0026]在显色阶段,数据写入模块在第一控制信号端输出第一控制信号时,将数据信号端输出的数据信号提供给驱动模块的控制端;控制模块在第二控制信号端输出第二控制信号时,将所述驱动模块与电致变色器件导通;所述驱动模块在所述数据信号的控制下,根据电源电压信号端输出的电源电压信号,驱动所述电致变色器件进行显色;所述控制模块的导通延迟于所述电源电压信号的变化;
[0027]在褪色阶段,数据写入模块在第一控制信号端输出第一控制信号时,将数据信号端输出的数据信号提供给驱动模块的控制端;控制模块在第二控制信号端输出第二控制信号时,将所述驱动模块与电致变色器件导通;所述驱动模块在所述数据信号的控制下,根据电源电压信号端输出的电源电压信号,驱动所述电致变色器件进行褪色;所述控制模块的导通延迟于所述电源电压信号的变化。
[0028]本发明实施例的有益效果包括:
[0029]本发明实施例提供上述像素电路及其驱动方法、显示面板和显示装置,包括:数据写入模块、控制模块、驱动模块和电致变色器件;其中,数据写入模块的控制端与第一控制信号端连接,输入端与数据信号端连接,输出端与驱动模块的控制端连接;数据写入模块,用于在第一控制信号端输出第一控制信号时,将数据信号端输出的数据信号提供给驱动模块的控制端;控制模块的控制端与第二控制信号端连接,输入端与驱动模块的输出端连接,输出端与电致变色器件的一端连接,电致变色器件的另一端接地;控制模块,用于在第二控制信号端输出第二控制信号时,将驱动模块与电致变色器件导通;驱动模块的输入端与电源电压信号端连接;驱动模块,用于在数据信号的控制下,根据电源电压信号端输出的电源电压信号,驱动电致变色器件进行显色或褪色;控制模块的导通延迟于电源电压信号的变化。通过上述各模块的相互配合,以及由于控制模块的导通延迟于电源电压信号的变化,可以有效去除电源电压信号的干扰,避免了因电源电压信号变化造成的显示波动,进而提高了显示效果。
【附图说明】
[0030]图1为本发明实施例提供的像素电路的结构示意图;
[0031]图2为本发明实施例提供的像素电路的具体结构示意图之一;
[0032]图3为本发明实施例提供的像素电路的具体结构示意图之二;
[0033]图4为图2所不的像素电路的电路时序不意图;
[0034]图5为图3所不的像素电路的电路时序不意图;
[0035]图6为本发明实施例提供的像素电路的驱动方法的流程示意图。
【具体实施方式】
[0036]为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步地详细描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
[0037]下面结合附图,对本发明实施例提供的像素电路及其驱动方法、显示面板和显示装置的【具体实施方式】进行详细地说明。
[0038]本发明实施例提供了一种像素电路,如图1所示,包括数据写入模块1、控制模块2、驱动模块3和电致变色器件4;其中,
[0039]数据写入模块I的控制端与第一控制信号端Gl连接,数据写入模块I的输入端与数据信号端Data连接,数据写入模块I的输出端与驱动模块3的控制端连接;数据写入模块I,用于在第一控制信号端Gl输出第一控制信号时,将数据信号端Data输出的数据信号提供给驱动模块3的控制端;
[0040]控制模块2的控制端与第二控制信号端G2连接,控制模块2的输入端与驱动模块3的输出端连接,控制模块2的输出端与电致变色器件4的一端连接,电致变色器件4的另一端接地GND;控制模块2,用于在第二控制信号端G2输出第二控制信号时,将驱动模块3与电致变色器件4导通;
[0041]驱动模块3的输入端与电源电压信号端VDD连接;驱动模块3,用于在数据信号的控制下,根据电源电压信号端VDD输出的电源电压信号,驱动电致变色器件4进行显色或褪色;
[0042]控制模块的导通延迟于电源电压信号的变化。
[0043]本发明实施例提供的上述像素电路,包括:数据写入模块、控制模块、驱动模块和电致变色器件;其中,数据写入模块的控制端与第一控制信号端连接,输入端与数据信号端连接,输出端与驱动模块的控制端连接;数据写入模块,用于在第一控制信号端输出第一控制信号时,将数据信号端输出的数据信号提供给驱动模块的控制端;控制模块的控制端与第二控制信号端连接,输入端与驱动模块的输出端连接,输出端与电致变色器件的一端连接,电致变色器件的另一端接地;控制模块,用于在第二控制信号端输出第二控制信号时,将驱动模块与电致变色器件导通;驱动模块的输入端与电源电压信号端连接;驱动模块,用于在数据信号的控制下,根据电源电压信号端输出的电源电压信号,驱动电致变色器件进行显色或褪色;控制模块的导通延迟于电源电压信号的变化。通过上述各模块的相互配合,以及由于控制模块的导通延迟于电源电压信号的变化,即在电源电压信号由低电位变为高电位或由高电位变为低电位的时刻,控制模块处于截止状态,可以有效去除电源电压信号的干扰,避免了因电源电压信号变化造成的显示波动,进而提高了显示效果。
[0044]下面结合具体实施例,对本发明进行详细说明。需要说明的是,本实施例中是为了更好的解释本发明,但不限制本发明。
[0045]需要说明的是,本发明实施例提供的第一控制信号、第二控制信号和数据信号均为高低电位变化的脉冲信号。本发明实施例提供的电源电压信号也均为高低电位变化的信号。
[0046]在具体实施例中,在本发明实施例提供的上述像素电路中,在一个显示周期内,电源电压信号可以在一半显示周期内保持低电位,在另一半显示周期内保持高电位;数据信号和第一控制信号均可以与电源电压信号的变化周期相同,即电源电压信号由低电位变为高电位或由高电位变为低电位时,数据信号和第一控制信号也同时开始变化。
[0047]在具体实施时,本发明实施例提供的上述像素电路中,如图2和如图3所示,数据写入模块I可以包括:第一开关晶体管Tl;其中,
[0048]第一开关晶体管Tl的栅极为数据写入模块I的控制端,即栅极与第一控制信号端Gl连接;第一开关晶体管Tl的源极为数据写入模块I的输入端,即源极与数据信号端Data连接;第一开关晶体管Tl的漏极为数据写入模块I的输出端,即漏极与驱动模块3的控制端连接。
[0049]具体地,如图2所示,第一开关晶体管Tl可以为N型晶体管,此时,当第一控制信号为高电位时,第一开关晶体管Tl为导通状态,当第一控制信号为低电位时,第一开关晶体管Tl为截止状态;或者,如图3所示,第一开关晶体管Tl可以为P型晶体管,此时,当第一控制信号为低电位时,第一开关晶体管Tl为导通状态,当第一控制信号为高电位时,第一开关晶体管Tl为截止状态。
[0050]具体地,当第一开关晶体管Tl在第一控制信号端Gl的控制下处于导通状态时,数据信号端Data输出的数据信号通过第一开关晶体管Tl传输至驱动模块3的控制端,从而控制驱动模块3是否导通。
[0051]以上仅是举例说明像素电路中数据写入模块的具体结构,在具体实施时,数据写入模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不做限定。
[0052]在具体实施时,本发明实施例提供的上述像素电路中,如图2和如图3所示,控制模块2可以包括第二开关晶体管T2;其中,
[0053]第二开关晶体管T2的栅极为控制模块2的控制端,即栅极与第二控制信号端G2连接;第二开关晶体管T2的源极为控制模块2的输入端,即源极与驱动模块3的输出端连接;第二开关晶体管T2的漏极为控制模块2的输出端,即漏极与电致变色器件4的一端连接。
[0054]具体地,如图2所示,第二开关晶体管T2可以为N型晶体管,此时,当第二控制信号为高电位时,第二开关晶体管T2为导通状态,当第二控制信号为低电位时,第二开关晶体管T2为截止状态;或者,如图3所示,第二开关晶体管T2可以为P型晶体管,此时,当第二控制信号为低电位时,第二开关晶体管T2为导通状态,当第二控制信号为高电位时,第二开关晶体管T2为截止状态。
[0055]具体地,当第二开关晶体管T2在第二信号控制端G2的控制下处于导通状态时,可以将驱动模块3与电致变色器件4导通,进而可以将驱动模块输出的驱动信号通过第二开关晶体管T2传输给电致变色器件4。
[0056]以上仅是举例说明像素电路中控制模块的具体结构,在具体实施时,控制模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不做限定。
[0057]在具体实施时,本发明实施例提供的上述像素电路中,如图2和如图3所示,驱动模块3可以包括:第三开关晶体管T3和电容C;其中,
[0058]第三开关晶体管T3的栅极为驱动模块3的控制端,即栅极与数据写入模块I的输出端(可以是上述第一开关晶体管Tl的漏极)连接;第三开关晶体管T3的源极为驱动模块3的输入端,即源极与电源电压信号端VDD连接;第三开关晶体管T3的漏极为驱动模块3的输出端,即漏极与控制模块2的输入端(可以是上述第二开关晶体管T2的源极)连接;
[0059]电容C的两端分别电连接至第三开关晶体管T3的栅极与源极。
[0060]具体地,如图2所示,第三开关晶体管T3可以为N型晶体管,此时,当数据写入模块I的输出端输出高电位时,第三开关晶体管T3为导通状态,当数据写入模块I的输出端输出低电位时,第三开关晶体管T3为截止状态;或者,如图3所示,第三开关晶体管T3可以为P型晶体管,此时,当数据写入模块I的输出端输出低电位时,第三开关晶体管T3为导通状态,当数据写入模块I的输出端输出高电位时,第三开关晶体管T3为截止状态。
[0061]具体地,当第一开关晶体管Tl导通时,数据写入模块I将数据信号端Data输出的数据信号提供给驱动模块3的控制端,且数据信号的电压应大于阈值电压Vth,所以第三开关晶体管T3导通,根据电源电压信号端VDD输出的电源电压信号,当第二开关晶体管T2导通时,可以驱动电致变色器件4进行显色或褪色。
[0062]以上仅是举例说明像素电路中驱动模块的具体结构,在具体实施时,驱动模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不做限定。
[0063]需要说明的是本发明上述实施例中提到的第一开关晶体管、第二开关晶体管和第三开关晶体管可以是薄膜晶体管(TFT,Thin Film Transistor),也可以是金属氧化物半导体场效应管(M0S,Metal Oxide Semiconductor),在此不做限定。在具体实施中,这些开关晶体管的源极和漏极根据晶体管类型以及输入信号的不同,其功能可以互换,在此不做具体区分。
[0064]在具体实施时,本发明实施例提供的上述像素电路中,当电源电压信号端为低电位时,电致变色器件进行显色;当电源电压信号端为高电位时,电致变色器件进行褪色。
[0065]在具体实施时,为了简化制作工艺,在本发明实施例提供的上述像素电路中,第一开关晶体管、第二开关晶体管和第三开关晶体管可以均为N型晶体管或均为P型晶体管,对于以上晶体管的种类可以根据实际情况而定,在此不作限定。
[0066]下面分别以图2和图3所示的像素电路为例对本发明实施例提供的像素电路的工作过程作以描述。
[0067]实施例一:
[0068]以图2所示的像素电路的结构为例对其工作过程作以描述,其中在图2所示的像素电路中,所有开关晶体管均为N型晶体管,各N型晶体管在高电位作用下导通,在低电位作用下截止;对应的输入时序图为图4所示,具体地,选用图4所示的输入时序图中的Pl和P2这两个阶段为例进行详细描述。下述描述中以I表示高电位,O表示低电位。
[0069]在Pl阶段(即显色阶段):电源电压信号端VDD输出的电源电压信号保持低电位,SPVDD = O;
[0070]当第一控制信号端Gl输出的第一控制信号为高电位,数据信号端Data输出的数据信号为高电位,第二控制信号端G2输出的第二控制信号为低电位时,S卩Gl = I,Data= I,G2=0时,第一开关晶体管Tl处于导通状态,第二开关晶体管T2处于截止状态。此时,数据信号通过导通的第一开关晶体管Tl输入给第三开关晶体管Τ3的栅极,因此第三开关晶体管Τ3导通,将电源电压信号输入至第三开关晶体管Τ3的漏极,此过程电容C 一直处于充电状态,电容C两端的电压差等于第三开关晶体管的Vgs。
[0071]由于控制模块的导通延迟于电源电压的变化,因此第二控制信号由低电位变为高电位应延迟一预设时间,较佳地,预设时间可以为第一控制信号为高电位时间的一半。
[0072]在延迟一预设时间后,第二控制信号由低电位变为高电位,第一控制信号和数据信号仍保持高电位,即61 = 1,0&丨&=1,62 = 1时,此时第一开关晶体管11、第二开关晶体管T2、第三开关晶体管T3处于导通状态,根据电源电压信号,就可以驱动电致变色器件4进行显色。在脉冲时间过后第一控制信号和数据信号转为低电位,随后,第二控制信号也转为低电位。
[0073]在P2阶段(即褪色阶段):电源电压信号端VDD输出的电源电压信号保持高电位,SPVDD = I;
[0074]在Pl阶段变为P2阶段时,即在电源电压信号由低电位转为高电位时,第一控制信号端Gl输出的第一控制信号也由低电位转为高电位,数据信号端Data输出的数据信号也由低电位转为高电位,而第二控制信号端G2输出的第二控制信号保持低电位,S卩Gl = I,Data= 1,G2 = 0,第一开关晶体管Tl处于导通状态,第二开关晶体管T2处于截止状态。此时,数据信号通过导通的第一开关晶体管Tl输入给第三开关晶体管T3的栅极,因此第三开关晶体管Τ3导通,将电源电压信号输入至第三开关晶体管Τ3的漏极,此过程在电源电压信号由低电位转为高电位时,第三开关晶体管的Vgs值会发生变化,但是由于第二开关晶体管Τ2处于截止状态,此变化不会传输至电致变色器件,因此可以有效去除电源电压信号的干扰,避免了因电源电压信号变化造成的显示波动,进而提高了显示效果。
[0075]在延迟一预设时间后,第二控制信号由低电位变为高电位,第一控制信号和数据信号仍保持高电位,即61 = 1,0&丨&=1,62 = 1时,此时第一开关晶体管11、第二开关晶体管Τ2、第三开关晶体管Τ3处于导通状态,根据电源电压信号,就可以驱动电致变色器件4进行褪色。在脉冲时间过后第一控制信号和数据信号转为低电位,随后,第二控制信号也转为低电位。
[0076]实施例二:
[0077]以图3所示的像素电路的结构为例对其工作过程作以描述,其中在图3所示的像素电路中,所有开关晶体管均为P型晶体管,各P型晶体管在低电位作用下导通,在高电位作用下截止;对应的输入时序图为图5所示,具体地,选用图5所示的输入时序图中的Pl和Ρ2这两个阶段为例进行详细描述。下述描述中以I表示高电位,O表示低电位。
[0078]在Pl阶段(即显色阶段):电源电压信号端VDD输出的电源电压信号保持低电位,SPVDD = O;
[0079]当第一控制信号端Gl输出的第一控制信号为低电位,数据信号端Data输出的数据信号为低电位,第二控制信号端62输出的第二控制信号为高电位时,8卩61=0,0&丨& = 0,62=1时,第一开关晶体管Tl处于导通状态,第二开关晶体管T2处于截止状态。此时,数据信号通过导通的第一开关晶体管Tl输入给第三开关晶体管T3的栅极,因此第三开关晶体管T3导通,将电源电压信号输入至第三开关晶体管T3的漏极,此过程电容C 一直处于充电状态,电容C两端的电压差等于第三开关晶体管的Vgs。
[0080]由于控制模块的导通延迟于电源电压的变化,因此第二控制信号由高电位变为低电位应延迟一预设时间,较佳地,预设时间可以为第一控制信号为低电位时间的一半。
[0081]在延迟了一预设时间后,第二控制信号由高电位变为低电位,第一控制信号和数据信号仍保持低电位,即Gl = 0,Data = 0,G2 = 0时,此时第一开关晶体管Tl、第二开关晶体管T2、第三开关晶体管T3处于导通状态,根据电源电压信号,就可以驱动电致变色器件4进行显色。在脉冲时间过后第一控制信号和数据信号转为高电位,随后,第二控制信号也转为高电位。
[0082]在P2阶段(即褪色阶段):电源电压信号端VDD输出的电源电压信号保持高电位,SPVDD = I;
[0083]在Pl阶段变为P2阶段时,即在电源电压信号由低电位转为高电位时,第一控制信号端Gl输出的第一控制信号也由高电位转为低电位,数据信号端Data输出的数据信号也由高电位转为低电位,而第二控制信号端G2输出的第二控制信号保持高电位,S卩Gl=O,Data= 0,G2 = 1,第一开关晶体管Tl处于导通状态,第二开关晶体管T2处于截止状态。此时,数据信号通过导通的第一开关晶体管Tl输入给第三开关晶体管T3的栅极,因此第三开关晶体管T3导通,将电源电压信号输入至第三开关晶体管T3的漏极,此过程在电源电压信号由低电位转为高电位时,第三开关晶体管的Vgs值会发生变化,但是由于第二开关晶体管T2处于截止状态,此变化不会传输至电致变色器件,因此可以有效去除电源电压信号的干扰,避免了因电源电压信号变化造成的显示波动,进而提高了显示效果。
[0084]在延迟一预设时间后,第二控制信号由高电位变为低电位时,第一控制信号和数据信号仍保持低电位,即Gl = 0,Data = 0,G2 = 0时,此时第一开关晶体管Tl、第二开关晶体管T2、第三开关晶体管T3处于导通状态,根据电源电压信号,就可以驱动电致变色器件4进行褪色。在脉冲时间过后第一控制信号和数据信号转为高电位,随后,第二控制信号也转为高电位。
[0085]基于同一发明构思,本发明实施例还提供了一种上述任一种像素电路的驱动方法,如图6所示,包括:
[0086]S601、在显色阶段,数据写入模块在第一控制信号端输出第一控制信号时,将数据信号端输出的数据信号提供给驱动模块的控制端;控制模块在第二控制信号端输出第二控制信号时,将驱动模块与电致变色器件导通;驱动模块在数据信号的控制下,根据电源电压信号端输出的电源电压信号,驱动电致变色器件进行显色;控制模块的导通延迟于电源电压信号的变化;
[0087]S602、在褪色阶段,数据写入模块在第一控制信号端输出第一控制信号时,将数据信号端输出的数据信号提供给驱动模块的控制端;控制模块在第二控制信号端输出第二控制信号时,将驱动模块与电致变色器件导通;驱动模块在数据信号的控制下,根据电源电压信号端输出的电源电压信号,驱动电致变色器件进行褪色;控制模块的导通延迟于电源电压信号的变化。
[0088]本发明实施例提供的上述像素电路的驱动方法,可以有效去除电源电压信号的干扰,避免了因电源电压信号变化造成的显示波动,进而提高了显示效果。
[0089]基于同一发明构思,本发明实施例还提供了一种显示面板,包括本发明实施例提供的上述任一种像素电路。由于该显示面板解决问题的原理与前述一种像素电路相似,因此该显示面板中的像素电路的实施可以参见前述实例中像素电路的实施,重复之处不再赘述。
[0090]基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板,其具体实施可参见上述显示面板的描述,相同之处不再赘述。该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。该显示装置的实施可以参见上述像素电路的实施例,重复之处不再赘述。
[0091]本发明实施例提供上述像素电路及其驱动方法、显示面板和显示装置,包括:数据写入模块、控制模块、驱动模块和电致变色器件;其中,数据写入模块的控制端与第一控制信号端连接,输入端与数据信号端连接,输出端与驱动模块的控制端连接;数据写入模块,用于在第一控制信号端输出第一控制信号时,将数据信号端输出的数据信号提供给驱动模块的控制端;控制模块的控制端与第二控制信号端连接,输入端与驱动模块的输出端连接,输出端与电致变色器件的一端连接,电致变色器件的另一端接地;控制模块,用于在第二控制信号端输出第二控制信号时,将驱动模块与电致变色器件导通;驱动模块的输入端与电源电压信号端连接;驱动模块,用于在数据信号的控制下,根据电源电压信号端输出的电源电压信号,驱动电致变色器件进行显色或褪色;控制模块的导通延迟于电源电压信号的变化。通过上述各模块的相互配合,以及由于控制模块的导通延迟于电源电压信号的变化,可以有效去除电源电压信号的干扰,避免了因电源电压信号变化造成的显示波动,进而提高了显示效果。
[0092]显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
【主权项】
1.一种像素电路,其特征在于,包括:数据写入模块、控制模块、驱动模块和电致变色器件;其中, 所述数据写入模块的控制端与第一控制信号端连接,输入端与数据信号端连接,输出端与所述驱动模块的控制端连接;所述数据写入模块,用于在所述第一控制信号端输出第一控制信号时,将数据信号端输出的数据信号提供给所述驱动模块的控制端; 所述控制模块的控制端与第二控制信号端连接,输入端与所述驱动模块的输出端连接,输出端与所述电致变色器件的一端连接,所述电致变色器件的另一端接地;所述控制模块,用于在所述第二控制信号端输出第二控制信号时,将所述驱动模块与所述电致变色器件导通; 所述驱动模块的输入端与电源电压信号端连接;所述驱动模块,用于在所述数据信号的控制下,根据所述电源电压信号端输出的电源电压信号,驱动所述电致变色器件进行显色或褪色; 所述控制模块的导通延迟于所述电源电压信号的变化。2.如权利要求1所述的像素电路,其特征在于,在一个显示周期内,所述电源电压信号在一半显示周期内保持低电位,在另一半显示周期内保持高电位; 所述数据信号和所述第一控制信号均与所述电源电压信号的变化周期相同。3.如权利要求1所述的像素电路,其特征在于,所述数据写入模块包括:第一开关晶体管;其中, 所述第一开关晶体管的栅极为所述数据写入模块的控制端,源极为所述数据写入模块的输入端,漏极为所述数据写入模块的输出端。4.如权利要求1所述的像素电路,其特征在于,所述控制模块包括第二开关晶体管;其中, 所述第二开关晶体管的栅极为所述控制模块的控制端,源极为所述控制模块的输入端,漏极为所述控制模块的输出端。5.如权利要求1所述的像素电路,其特征在于,所述驱动模块包括:第三开关晶体管和电容;其中, 所述第三开关晶体管的栅极为所述驱动模块的控制端,源极为所述驱动模块的输入端,漏极为所述驱动模块的输出端; 所述电容的两端分别电连接至所述第三开关晶体管的栅极与源极。6.如权利要求1所述的像素电路,其特征在于,所述电源电压信号端为低电位时,所述电致变色器件进行显色; 所述电源电压信号端为高电位时,所述电致变色器件进行褪色。7.如权利要求3-5任一项所述的像素电路,其特征在于,所述第一开关晶体管、第二开关晶体管和第三开关晶体管均为N型晶体管或均为P型晶体管。8.—种显示面板,其特征在于,包括如权利要求1-7任一项所述的像素电路。9.一种显示装置,其特征在于,包括如权利要求8所述的显示面板。10.一种如权利要求1-7任一项所述像素电路的驱动方法,其特征在于,该方法包括: 在显色阶段,数据写入模块在第一控制信号端输出第一控制信号时,将数据信号端输出的数据信号提供给驱动模块的控制端;控制模块在第二控制信号端输出第二控制信号时,将所述驱动模块与电致变色器件导通;所述驱动模块在所述数据信号的控制下,根据电源电压信号端输出的电源电压信号,驱动所述电致变色器件进行显色;所述控制模块的导通延迟于所述电源电压信号的变化; 在褪色阶段,数据写入模块在第一控制信号端输出第一控制信号时,将数据信号端输出的数据信号提供给驱动模块的控制端;控制模块在第二控制信号端输出第二控制信号时,将所述驱动模块与电致变色器件导通;所述驱动模块在所述数据信号的控制下,根据电源电压信号端输出的电源电压信号,驱动所述电致变色器件进行褪色;所述控制模块的导通延迟于所述电源电压信号的变化。
【文档编号】G09G3/38GK105976788SQ201610587130
【公开日】2016年9月28日
【申请日】2016年7月22日
【发明人】王雨, 杨飞, 吴月, 李全虎, 孟松
【申请人】京东方科技集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1