一种像素电路、其驱动方法及显示面板的制作方法

文档序号:10657612阅读:451来源:国知局
一种像素电路、其驱动方法及显示面板的制作方法
【专利摘要】本发明公开了一种像素电路、其驱动方法及显示面板,该像素电路中初始化模块用于将初始化信号输出到第一节点;充电模块用于将数据信号输出到第一节点;维持模块用于通过第一电源信号维持第二节点的电位;驱动模块用于通过第一电源信号对第二节点进行初始化,以及输出驱动电流到控制模块的输入端;控制模块用于将驱动模块输出的驱动电流输入到发光器件的输入端,驱动发光器件发光。这样通过充电模块、初始化模块、维持模块、驱动模块和控制模块可以实现正常驱动发光器件发光的功能,其中,维持模块可以维持第二节点的电位,进而保证驱动模块在稳定的第二节点的控制下,可以输出稳定的驱动电流,驱动发光器件发光,有助于提高像素电路的补偿特性。
【专利说明】
一种像素电路、其驱动方法及显示面板
技术领域
[0001]本发明涉及显示技术领域,尤其涉及一种像素电路、其驱动方法及显示面板。【背景技术】
[0002]随着显示技术的发展,显示产品的高分辨率和低成本是当前显示产品的重要发展方向。然而随着显示产品的分辨率增加,显示面板上每个像素所占的面积将会不断变小,相应的用于设置像素电路的面积就会减小,从而会导致像素电路中的存储电容变小,进而导致像素电路的补偿特性变差。同样,为了降低显示产品的生产成本,一般会通过减少显示面板制作工艺中的掩模板数量,即简化制作工艺步骤的方式来实现,然而掩模板的减少即构图工艺步骤的简化,使得像素电路中的存储电容将由栅极金属层和源漏电极层构成,两者之间的介质厚度较大,这样也会导致像素电路中的存储电容变小,进而导致像素电路的补偿特性变差。
[0003]因此,如何提高像素电路的补偿特性,使得显示面板满足高分辨率和低成本的发展趋势,是本领域技术人员亟待解决的技术问题。
【发明内容】

[0004]本发明实施例提供了一种像素电路、其驱动方法及显示面板,用以解决现有技术中存在的像素电路的补偿特性较差,无法满足显示面板高分辨率和低成本的发展趋势的问题。
[0005]本发明实施例提供了一种像素电路,包括:充电模块、初始化模块、驱动模块、控制模块和发光器件;其中,
[0006]所述初始化模块用于在初始化阶段将初始化信号输出到第一节点;
[0007]所述充电模块用于在数据写入阶段将数据信号输出到所述第一节点;
[0008]所述驱动模块用于在初始化阶段通过第一电源信号对第二节点进行初始化;在发光阶段输出驱动电流到所述控制模块的输入端;
[0009]所述控制模块用于在发光阶段将所述驱动模块输出的驱动电流输入到所述发光器件的输入端,驱动所述发光器件发光;
[0010]所述像素点路还包括:维持模块;
[0011]所述维持模块用于在发光阶段通过所述第一电源信号维持所述第二节点的电位。
[0012]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,
[0013]所述初始化模块的控制端用于输入第一控制信号,输入端用于输入所述初始化信号,输出端与所述第一节点相连;所述初始化模块用于在所述第一控制信号的控制下,将所述初始化信号输出到所述第一节点;
[0014]所述充电模块的控制端用于输入第二控制信号,输入端用于输入所述数据信号, 输出端与所述第一节点相连;所述充电模块用于在所述第二控制信号的控制下,将所述数据信号输出到所述第一节点;
[0015]所述维持模块的控制端用于输入第三控制信号,输入端用于输入所述第一电源信号,输出端与所述第二节点相连;所述维持模块用于在所述第三控制信号的控制下,通过所述第一电源信号维持所述第二节点的电位;
[0016]所述驱动模块的第一控制端与所述第二节点相连,第二控制端用于输入所述第一控制信号,第一输入端用于输入所述第一电源信号,第二输入端与所述第一节点相连,输出端与所述控制模块的输入端相连;所述驱动模块用于在所述第一控制信号的控制下,通过所述第一电源信号对所述第二节点进行初始化;在所述第二节点的控制下,输出驱动电流到所述控制模块的输入端;
[0017]所述控制模块的控制端用于输入所述第三控制信号,输出端与所述发光器件的输入端相连;所述控制模块用于在所述第三控制信号的控制下,将所述驱动模块输出的驱动电流输入到所述发光器件的输入端,驱动所述发光器件发光;
[0018]所述发光器件的输出端用于接入第二电源信号。
[0019]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述维持模块, 包括:第一开关晶体管和维持电容;其中,
[0020]所述第一开关晶体管的栅极用于输入所述第三控制信号,源极用于输入所述第一电源信号,漏极与所述维持电容的一端相连;
[0021]所述维持电容的另一端与所述第二节点相连。
[0022]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述维持电容的第一电极与所述第一开关晶体管的有源层同层设置,第二电极与所述第一开关晶体管的栅极层同层设置。
[0023]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述充电模块, 包括:第二开关晶体管;[〇〇24]所述第二开关晶体管的栅极用于输入所述第二控制信号,源极用于输入所述数据信号,漏极与所述第一节点相连。
[0025]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述初始化模块,包括:第三开关晶体管;
[0026]所述第三开关晶体管的栅极用于输入所述第一控制信号,源极用于输入所述初始化信号,漏极与所述第一节点相连。
[0027]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述驱动模块, 包括:第四开关晶体管、第五开关晶体管和存储电容;其中,
[0028]所述第四开关晶体管的栅极用于输入所述第一控制信号,源极分别与所述第五开关晶体管的漏极和所述控制模块的输入端,漏极与所述第二节点相连;
[0029]所述第五开关晶体管的栅极与所述第二节点相连,源极用于输入所述第一电源信号;
[0030]所述存储电容连接于所述第一节点和所述第二节点之间。
[0031]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述控制模块, 包括:第六开关晶体管;
[0032]所述第六开关晶体管的栅极用于输入所述第三控制信号,源极与所述驱动模块的输出端相连,漏极与所述发光器件的输入端相连。
[0033]本发明实施例提供了一种显示面板,包括本发明实施例提供的上述像素电路。
[0034]本发明实施例提供了一种像素电路,包括:第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管、第五开关晶体管、第六开关晶体管、存储电容、维持电容和发光器件;其中,[〇〇35]所述第一开关晶体管的栅极用于输入第三控制信号,源极用于输入第一电源信号,漏极与所述维持电容的一端相连;所述维持电容的另一端与第二节点相连;[〇〇36]所述第二开关晶体管的栅极用于输入第二控制信号,源极用于输入数据信号,漏极与第一节点相连;[〇〇37]所述第三开关晶体管的栅极用于输入第一控制信号,源极用于输入初始化信号, 漏极与所述第一节点相连;
[0038]所述第四开关晶体管的栅极用于输入所述第一控制信号,源极分别与所述第五开关晶体管的漏极和所述第六开关晶体管的源极相连,漏极与所述第二节点相连;
[0039]所述第五开关晶体管的栅极与所述第二节点相连,源极用于输入所述第一电源信号;所述存储电容连接于所述第一节点和所述第二节点之间;
[0040]所述第六开关晶体管的栅极用于输入所述第三控制信号,漏极与所述发光器件的输入端相连;
[0041]所述发光器件的输出端用于接入第二电源信号。[〇〇42]本发明实施例提供了一种本发明实施例提供的上述像素电路的驱动方法,包括:
[0043]在初始化阶段,初始化模块将初始化信号输出到第一节点;驱动模块通过第一电源信号对第二节点进行初始化;[〇〇44]在数据写入阶段,充电模块将数据信号输出到所述第一节点;
[0045]在发光阶段,维持模块通过所述第一电源信号维持所述第二节点的电位;所述驱动模块输出驱动电流到控制模块的输入端;所述控制模块将所述驱动模块输出的驱动电流输入到发光器件的输入端,驱动所述发光器件发光。
[0046]在一种可能的实施方式中,本发明实施例提供的上述驱动方法中,
[0047]在初始化阶段,第一控制信号为低电平信号,所述初始化模块在所述第一控制信号的控制下,将所述初始化信号输出到所述第一节点;所述驱动模块在所述第一控制信号的控制下,通过所述第一电源信号对所述第二节点进行初始化;
[0048]在数据写入阶段,第二控制信号为低电平信号,所述充电模块在所述第二控制信号的控制下,将所述数据信号输出到所述第一节点;[〇〇49]在发光阶段,第三控制信号为低电平信号,所述维持模块在所述第三控制信号的控制下,通过所述第一电源信号维持所述第二节点的电位;所述驱动模块在所述第二节点的控制下,输出驱动电流到所述控制模块的输入端;所述控制模块在所述第三控制信号的控制下,将所述驱动模块输出的驱动电流输入到所述发光器件的输入端,驱动所述发光器件发光。
[0050]在一种可能的实施方式中,本发明实施例提供的上述驱动方法中,
[0051]像素电路包括:第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管、第五开关晶体管、第六开关晶体管、存储电容和维持电容;[〇〇52]所述驱动方法包括:
[0053]在初始化阶段,所述第一控制信号为低电平信号,所述第三开关晶体管和所述第四开关晶体管分别在所述第一控制信号的控制下导通;导通的所述第三开关晶体管将所述初始化信号输出到所述第一节点;导通的所述第四开关晶体管使所述第五开关晶体管以二极管的形式连接,通过所述第一电源信号对所述第二节点初始化;[〇〇54]在数据写入阶段,所述第二控制信号为低电平信号,所述第二开关晶体管在所述第二控制信号的控制下导通,导通的所述第二开关晶体管将所述数据信号输出到所述第一节点并对所述存储电容充电;
[0055]在发光阶段,所述第三控制信号为低电平信号,所述第一开关晶体管和所述第六开关晶体管在所述第三控制信号的控制下导通;导通的所述第一开关晶体管通过所述第一电源信号和所述维持电容维持所述第二节点的电位;导通的所述第六开关晶体管将所述第五开关晶体管输出的驱动电流输入到所述发光器件的输入端,驱动所述发光器件发光。 [〇〇56]本发明实施例的有益效果包括:[〇〇57]本发明实施例提供了一种像素电路、其驱动方法及显示面板,该像素电路包括:充电模块、初始化模块、维持模块、驱动模块、控制模块和发光器件;其中,初始化模块用于在初始化阶段将初始化信号输出到第一节点;充电模块用于在数据写入阶段将数据信号输出到第一节点;驱动模块用于在初始化阶段通过第一电源信号对第二节点进行初始化;在发光阶段输出驱动电流到控制模块的输入端;控制模块用于在发光阶段将驱动模块输出的驱动电流输入到发光器件的输入端,驱动发光器件发光;维持模块用于在发光阶段通过第一电源信号维持第二节点的电位。这样通过充电模块、初始化模块、维持模块、驱动模块和控制模块可以实现正常驱动发光器件发光的功能,其中,维持模块可以在发光阶段维持第二节点的电位,进而保证驱动模块在稳定的第二节点的控制下,可以输出稳定的驱动电流,驱动发光器件发光,有助于提高像素电路的补偿特性。【附图说明】
[0058]图1为本发明实施例提供的像素电路的结构示意图;
[0059]图2为本发明实施例提供的像素电路的具体结构示意图;
[0060]图3为本发明实施例提供的维持电容的电压-电容特性曲线示意图;
[0061]图4为本发明实施例提供的像素电路的工作时序不意图;[〇〇62]图5为本发明实施例提供的补偿能力对比示意图。【具体实施方式】
[0063]下面结合附图,对本发明实施例提供的像素电路、其驱动方法及显示面板的【具体实施方式】进行详细的说明。
[0064]本发明实施例提供了一种像素电路,包括:充电模块、初始化模块、驱动模块、控制模块和发光器件;其中,初始化模块用于在初始化阶段将初始化信号输出到第一节点;充电模块用于在数据写入阶段将数据信号输出到所述第一节点;驱动模块用于在初始化阶段通过第一电源信号对第二节点进行初始化;在发光阶段输出驱动电流到控制模块的输入端; 控制模块用于在发光阶段将驱动模块输出的驱动电流输入到发光器件的输入端,所述发光器件发光;像素电路还包括:维持模块;维持模块用于在发光阶段通过第一电源信号维持第二节点的电位。这样通过充电模块、初始化模块、维持模块、驱动模块和控制模块可以实现正常驱动发光器件发光的功能,其中,维持模块可以在发光阶段维持第二节点的电位,进而保证驱动模块在稳定的第二节点的控制下,可以输出稳定的驱动电流,驱动发光器件发光, 有助于提高像素电路的补偿特性。
[0065]在具体实施时,本发明实施例提供的上述像素电路,如图1所示,可以包括:充电模块〇 1、初始化模块02、维持模块03、驱动模块04、控制模块05和发光器件0LED;其中,
[0066]初始化模块02的控制端用于输入第一控制信号S1,输入端用于输入初始化信号 Vref,输出端与第一节点P1相连;初始化模块02用于在第一控制信号S1的控制下,将初始化信号Vref输出到第一节点P1;[〇〇67]充电模块01的控制端用于输入第二控制信号S2,输入端用于输入数据信号Vdata, 输出端与第一节点P1相连;充电模块01用于在第二控制信号S2的控制下,将数据信号Vdata 输出到第一节点P1;[〇〇68]维持模块03的控制端用于输入第三控制信号S3,输入端用于输入第一电源信号 VDD,输出端与第二节点P2相连;维持模块03用于在第三控制信号S3的控制下,通过第一电源信号VDD维持第二节点P2的电位;[〇〇69]驱动模块04的第一控制端与第二节点P2相连,第二控制端用于输入第一控制信号 S1,第一输入端用于输入第一电源信号VDD,第二输入端与第一节点P1相连,输出端与控制模块05的输入端相连;驱动模块04用于在第一控制信号S1的控制下,通过第一电源信号VDD 对第二节点P2进行初始化;在第二节点P2的控制下,输出驱动电流到控制模块05的输入端;
[0070]控制模块05的控制端用于输入第三控制信号S3,输出端与发光器件0LED的输入端相连;控制模块05用于在第三控制信号S3的控制下,将驱动模块04输出的驱动电流输入到发光器件0LED的输入端,驱动发光器件0LED发光;[0071 ]发光器件0LED的输出端用于接入第二电源信号VSS。
[0072]本发明实施例提供的上述像素电路,通过充电模块、初始化模块、维持模块、驱动模块和控制模块可以实现正常驱动发光器件发光的功能,其中,维持模块可以维持第二节点的电位,进而保证驱动模块在稳定的第二节点的控制下,可以输出稳定的驱动电流,驱动发光器件发光,有助于提高像素电路的补偿特性,可适用于高分辨率的显示产品,满足显示面板高分辨率低成本化的发展趋势。[〇〇73]在具体实施时,本发明实施例提供的上述像素电路中,如图2所示,维持模块03可以包括:第一开关晶体管T1和维持电容Cmos;其中,第一开关晶体管T1的栅极用于输入第三控制信号S3,源极用于输入第一电源信号VDD,漏极与维持电容Cmos的一端相连;维持电容 Cmos的另一端与第二节点P2相连。具体地,第一开关晶体管可以在第三控制信号的控制下导通,导通后的第一开关晶体管可以将第一电源信号输出到维持电容的一端,进而维持电容可以根据电荷守恒原理,维持另一端即第二节点的电位。
[0074]在具体实施时,本发明实施例提供的上述像素电路中,维持电容的第一电极与第一开关晶体管的有源层同层设置,第二电极与第一开关晶体管的栅极层同层设置。具体地, 维持电容可与像素电路中开关晶体管的现有膜层同层设置,无需额外制作工艺,节约制作成本。且维持电容的两个电极分别由有源层和栅极金属层构成,这样形成的维持电容为金属氧化物半导体(Metal Oxide Semiconductor,M0S)电容,而M0S电容的电容-电压特性曲线如图3所示,由图3可以看出,MOS电容的电容值在一个固定电压范围内随着电压变化而变化,在这个固定电压范围之外其电容值不随着电压的变化而变化。因此,为了实现维持电容稳定第二节点的电位的功能,导通的第一开关晶体管将恒定的第一电源信号输出到维持电容的一端,其电容值不变,从而另一端即第二节点的电位保持不变,实现其维持第二节点的电位的功能。[〇〇75]在具体实施时,本发明实施例提供的上述像素电路中,如图2所示,充电模块01可以包括:第二开关晶体管T2;第二开关晶体管T2的栅极用于输入第二控制信号S2,源极用于输入数据信号Vdata,漏极与第一节点P1相连。具体地,第二开关晶体管可以在第二控制信号的控制下导通,导通的第二开关晶体管可以将数据信号输出到第一节点,实现数据信号的写入。[〇〇76]在具体实施时,本发明实施例提供的上述像素电路中,如图2所示,初始化模块02 可以包括:第三开关晶体管T3;第三开关晶体管T3的栅极用于输入第一控制信号S1,源极用于输入初始化信号Vref?,漏极与第一节点P1相连。具体地,第三开关晶体管可以在第一控制信号的控制下导通,导通的第三开关晶体管可以将初始化信号输出到第一节点,从而实现第一节点的初始化。
[0077]在具体实施时,本发明实施例提供的上述像素电路中,如图2所示,驱动模块04可以包括:第四开关晶体管T4、第五开关晶体管T5和存储电容Cst;其中,第四开关晶体管T4的栅极用于输入第一控制信号S1,源极分别与第五开关晶体管T5的漏极和控制模块05的输入端,漏极与第二节点P2相连;第五开关晶体管T5的栅极与第二节点P2相连,源极用于输入第一电源信号VDD;存储电容Cst连接于第一节点P1和第二节点P2之间。具体地,第四开关晶体管可以在第一控制信号的控制下导通,导通的第四开关晶体管使得第五开关晶体管以二极管的形式连接,因此可以实现对第二节点的复位;而第五开关晶体管在发光阶段可以在第二节点的控制下导通,导通的第五开关晶体管可以将驱动电流输出到控制模块的输入端。 [〇〇78]在具体实施时,本发明实施例提供的上述像素电路中,如图2所示,控制模块05可以包括:第六开关晶体管T6;第六开关晶体管T6的栅极用于输入第三控制信号S3,源极与驱动模块04的输出端相连,漏极与发光器件0LED的输入端相连。具体地,第六开关晶体管可以在第三控制信号的控制下导通,导通的第六开关晶体管可以将驱动模块输出的驱动电流输出到发光器件的输入端,从而驱动发光器件发光。
[0079]基于同一发明构思,本发明实施例提供了一种像素电路,如图2所示,可以包括:第一开关晶体管T1、第二开关晶体管T2、第三开关晶体管T3、第四开关晶体管T4、第五开关晶体管T5、第六开关晶体管T6、存储电容Cst、维持电容Cmos和发光器件0LED;其中各晶体管、 存储电容、维持电容和发光器件的连接关系如图2所示,具体的连接方式及功能如前所述, 重复之处不再赘述。[〇〇8〇]需要说明的是本发明上述实施例中提到的开关晶体管可以是薄膜晶体管(TFT, Thin Film Transistor),也可以是金属氧化物半导体场效应管(M0S,Metal Oxide Semiconductor),在此不做限定。在具体实施中,这些晶体管的源极和漏极可以互换,不做具体区分。在描述具体实施例时以薄膜晶体管为例进行说明。
[0081]下面结合图2所示的像素电路以及图4所示的图2的输入输出时序图,对本发明实施例提供的像素电路的工作过程作以描述,其中,像素电路中的晶体管以P型晶体管为例进行说明。具体地,选取如图4所示的输入输出时序图中的tl?t3三个阶段。下述描述中以1表示高电平信号,〇表示低电平信号。[〇〇82]在tl阶段,51 = 0,52 = 1,53 = 1。由于51 = 0,因此第三开关晶体管了3和第四开关晶体管T4导通;导通的第三开关晶体管T3将初始化信号Vref输出到第一节点P1,实现对第一节点P1的初始化即复位,使得第一节点P1的电位初始化为Vref;导通的第四开关晶体管T4 使得第五开关晶体管T5以二极管的形式连接,因此可以通过第一电源信号VDD实现对第二节点P2的复位,使得第二节点P2的电位为VDD+Vth,其中Vth为第五开关晶体管T5的阈值电压。因此该阶段存储电容Cst两端的电压分别被复位成Vref和VDD+Vth,存储电容Cst两端的电压差为Vref-VDD-Vth。11段为初始化阶段。
[0083] 在t2阶段,SI = 1,S2 = 0,S3 = 1。由于S2 = 0,因此第二开关晶体管T2导通;导通的第二开关晶体管T2将数据信号Vdata输出到第一节点P1,实现数据写入,此时第一节点P1的电位条边为Vdata,根据电荷守恒原理,存储电容Cst的另一端即第二节点P2的电位为Vdata +VDD+Vth-Vref。t2阶段为数据写入阶段。[〇〇84] 在t3阶段,31 = 1,32 = 1,33 = 0。由于33 = 0,因此第一开关晶体管11和第六开关晶体管T6导通;导通的第一开关晶体管T1通过第一电源信号VDD可以维持第二节点P2的电位, 进而保证第五开关晶体管T5在稳定的电位的控制下,向第六开关晶体管T6的源极输出稳定驱动电流;导通的第六开关晶体管T6可以将第五开关晶体管T5输出的驱动电流输入到发光器件0LED的输入端,驱动发光器件0LED发光。t3阶段为发光阶段。此阶段第五开关晶体管T5 在第二节点P2的控制下,将驱动电流输出到第六开关晶体管T6的源极。具体地,第二节点P2 的电压即为第五开关晶体管T5的栅极电压,驱动电流I=K(Vgs-Vth)2 = K(Vdata+VDD+Vth-Vref-VDD-Vth)2 = K(Vdata-Vref)2;其中,K是与第五开关晶体管T5的工艺参数和几何尺寸有关的常数,Vgs为第五开关晶体管T5的栅极和源极之间的电压差。由上述分析可知,发光器件0LED的导通电流确实与驱动晶体管即第五开关晶体管T5的阈值电压无关,从而消除驱动晶体管的阈值电压的变化对发光器件0LED的发光亮度产生的影响,从而很好的提高发光器件0LED发光亮度的均一性。
[0085]具体地,将本发明实施例提供的像素电路与现有的像素电路进行补偿特性模拟对比,可以得到如图5所示的对比结果,其中,现有的像素电路结构没有设置维持模块(本发明像素电路中的第五开关晶体管和维持电容);由图5可以看出,本发明的像素电路与现有技术的像素电路以及将现有技术的像素电路应用于高分辨率的显示产品相比,随着阈值电压的变化其驱动电流变化最小,其变化范围为-5%到5%,因此本发明的像素电路的补偿能力较好。[〇〇86]基于同一发明构思,本发明实施例提供了一种显示面板,包括本发明实施例提供的上述像素电路。该显示面板可以应用于手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。由于该显示面板解决问题的原理与像素电路相似,因此该显示面板的实施可以参见上述像素电路的实施,重复之处不再赘述。 [〇〇87]基于同一发明构思,本发明实施例提供了一种本发明实施例提供的上述像素电路的驱动方法,可以包括:
[0088]在初始化阶段,初始化模块在第一控制信号的控制下,将初始化信号输出到第一节点;驱动模块在第一控制信号的控制下,通过第一电源信号对第二节点进行初始化;
[0089]在数据写入阶段,充电模块在第二控制信号的控制下,将数据信号输出到第一节占.
[0090]在发光阶段,维持模块在第三控制信号的控制下,通过第一电源信号维持第二节点的电位;驱动模块在第二节点的控制下,输出驱动电流到控制模块的输入端;控制模块在第三控制信号的控制下,将驱动模块输出的驱动电流输入到发光器件的输入端,驱动发光器件发光。
[0091]本发明实施例提供的上述像素电路的驱动方法中,通过初始化阶段实现第一节点和第二节点初始化复位,通过数据写入阶段实现数据的写入,在发光阶段实现驱动发光器件发光。其中,在发光阶段维持模块可以维持第二节点的电位,进而保证驱动模块在稳定的第二节点的控制下,可以输出稳定的驱动电流,驱动发光器件发光,有助于提高像素电路的补偿特性。
[0092]在具体实施时,本发明实施例提供的上述像素电路的驱动方法中,在初始化阶段, 第一控制信号为低电平信号,初始化模块在第一控制信号的控制下,将初始化信号输出到第一节点;驱动模块在第一控制信号的控制下,通过第一电源信号对第二节点进行初始化; 在数据写入阶段,第二控制信号为低电平信号,充电模块在第二控制信号的控制下,将数据信号输出到第一节点;在发光阶段,第三控制信号为低电平信号,维持模块在第三控制信号的控制下,通过第一电源信号维持第二节点的电位;驱动模块在第二节点的控制下,输出驱动电流到控制模块的输入端;控制模块在第三控制信号的控制下,将驱动模块输出的驱动电流输入到发光器件的输入端,驱动发光器件发光。
[0093]具体地,在初始化阶段,第一控制信号为低电平信号,第三开关晶体管和第四开关晶体管分别在第一控制信号的控制下导通;导通的第三开关晶体管将初始化信号输出到第一节点;导通的第四开关晶体管使第五开关晶体管以二极管的形式连接,通过第一电源信号对第二节点初始化;在数据写入阶段,第二控制信号为低电平信号,第二开关晶体管在第二控制信号的控制下导通,导通的第二开关晶体管将数据信号输出到第一节点;在发光阶段,第三控制信号为低电平信号,第一开关晶体管和第六开关晶体管在第三控制信号的控制下导通;导通的第一开关晶体管通过第一电源信号维持第二节点的电位;导通的第六开关晶体管将第五开关晶体管输出的驱动电流输入到发光器件的输入端,驱动发光器件发光。
[0094]本发明实施例提供的上述像素电路的驱动方法,在对应工作阶段通过充电模块、 初始化模块、维持模块、驱动模块和控制模块可以实现正常驱动发光器件发光的功能,其中,维持模块可以在发光阶段维持第二节点的电位,进而保证驱动模块在稳定的第二节点的控制下,可以输出稳定的驱动电流,驱动发光器件发光,有助于提高像素电路的补偿特性。各模块对应的晶体管在对应阶段导通,进而传输对应的信号到对应的节点,其具体的工作过程如前所述,重复之处在此不做赘述。
[0095]本发明实施例提供了一种像素电路、其驱动方法及显示面板,该像素电路包括:充电模块、初始化模块、维持模块、驱动模块、控制模块和发光器件;其中,初始化模块用于在初始化阶段将初始化信号输出到第一节点;充电模块用于在数据写入阶段将数据信号输出到第一节点;驱动模块用于在初始化阶段通过第一电源信号对第二节点进行初始化;在发光阶段输出驱动电流到控制模块的输入端;控制模块用于在发光阶段将驱动模块输出的驱动电流输入到发光器件的输入端,驱动发光器件发光;维持模块用于在发光阶段通过第一电源信号维持第二节点的电位。这样通过充电模块、初始化模块、维持模块、驱动模块和控制模块可以实现正常驱动发光器件发光的功能,其中,维持模块可以在发光阶段维持第二节点的电位,进而保证驱动模块在稳定的第二节点的控制下,可以输出稳定的驱动电流,驱动发光器件发光,有助于提高像素电路的补偿特性。
[0096]显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
【主权项】
1.一种像素电路,其特征在于,包括:充电模块、初始化模块、驱动模块、控制模块和发 光器件;其中,所述初始化模块用于在初始化阶段将初始化信号输出到第一节点;所述充电模块用于在数据写入阶段将数据信号输出到所述第一节点;所述驱动模块用于在初始化阶段通过第一电源信号对第二节点进行初始化;在发光阶 段输出驱动电流到所述控制模块的输入端;所述控制模块用于在发光阶段将所述驱动模块输出的驱动电流输入到所述发光器件 的输入端,驱动所述发光器件发光;所述像素电路还包括:维持模块;所述维持模块用于在发光阶段通过所述第一电源信号维持所述第二节点的电位。2.如权利要求1所述的像素电路,其特征在于:所述初始化模块的控制端用于输入第一控制信号,输入端用于输入所述初始化信号, 输出端与所述第一节点相连;所述初始化模块用于在所述第一控制信号的控制下,将所述 初始化信号输出到所述第一节点;所述充电模块的控制端用于输入第二控制信号,输入端用于输入所述数据信号,输出 端与所述第一节点相连;所述充电模块用于在所述第二控制信号的控制下,将所述数据信 号输出到所述第一节点;所述维持模块的控制端用于输入第三控制信号,输入端用于输入所述第一电源信号, 输出端与所述第二节点相连;所述维持模块用于在所述第三控制信号的控制下,通过所述 第一电源信号维持所述第二节点的电位;所述驱动模块的第一控制端与所述第二节点相连,第二控制端用于输入所述第一控制 信号,第一输入端用于输入所述第一电源信号,第二输入端与所述第一节点相连,输出端与 所述控制模块的输入端相连;所述驱动模块用于在所述第一控制信号的控制下,通过所述 第一电源信号对所述第二节点进行初始化;在所述第二节点的控制下,输出驱动电流到所 述控制模块的输入端;所述控制模块的控制端用于输入所述第三控制信号,输出端与所述发光器件的输入端 相连;所述控制模块用于在所述第三控制信号的控制下,将所述驱动模块输出的驱动电流 输入到所述发光器件的输入端,驱动所述发光器件发光;所述发光器件的输出端用于接入第二电源信号。3.如权利要求2所述的像素电路,其特征在于,所述维持模块,包括:第一开关晶体管和 维持电容;其中,所述第一开关晶体管的栅极用于输入所述第三控制信号,源极用于输入所述第一电源 信号,漏极与所述维持电容的一端相连;所述维持电容的另一端与所述第二节点相连。4.如权利要求3所述的像素电路,其特征在于,所述维持电容的第一电极与所述第一开 关晶体管的有源层同层设置,第二电极与所述第一开关晶体管的栅极层同层设置。5.如权利要求2-4任一项所述的像素电路,其特征在于,所述充电模块,包括:第二开关 晶体管;所述第二开关晶体管的栅极用于输入所述第二控制信号,源极用于输入所述数据信号,漏极与所述第一节点相连。6.如权利要求2-4任一项所述的像素电路,其特征在于,所述初始化模块,包括:第三开 关晶体管;所述第三开关晶体管的栅极用于输入所述第一控制信号,源极用于输入所述初始化信 号,漏极与所述第一节点相连。7.如权利要求2-4任一项所述的像素电路,其特征在于,所述驱动模块,包括:第四开关 晶体管、第五开关晶体管和存储电容;其中,所述第四开关晶体管的栅极用于输入所述第一控制信号,源极分别与所述第五开关晶 体管的漏极和所述控制模块的输入端,漏极与所述第二节点相连;所述第五开关晶体管的栅极与所述第二节点相连,源极用于输入所述第一电源信号;所述存储电容连接于所述第一节点和所述第二节点之间。8.如权利要求2-4任一项所述的像素电路,其特征在于,所述控制模块,包括:第六开关 晶体管;所述第六开关晶体管的栅极用于输入所述第三控制信号,源极与所述驱动模块的输出 端相连,漏极与所述发光器件的输入端相连。9.一种显示面板,其特征在于,包括如权利要求1-8任一项所述的像素电路。10.—种像素电路,其特征在于,包括:第一开关晶体管、第二开关晶体管、第三开关晶 体管、第四开关晶体管、第五开关晶体管、第六开关晶体管、存储电容、维持电容和发光器 件;其中,所述第一开关晶体管的栅极用于输入第三控制信号,源极用于输入第一电源信号,漏 极与所述维持电容的一端相连;所述维持电容的另一端与第二节点相连;所述第二开关晶体管的栅极用于输入第二控制信号,源极用于输入数据信号,漏极与 第一节点相连;所述第三开关晶体管的栅极用于输入第一控制信号,源极用于输入初始化信号,漏极 与所述第一节点相连;所述第四开关晶体管的栅极用于输入所述第一控制信号,源极分别与所述第五开关晶 体管的漏极和所述第六开关晶体管的源极相连,漏极与所述第二节点相连;所述第五开关晶体管的栅极与所述第二节点相连,源极用于输入所述第一电源信号; 所述存储电容连接于所述第一节点和所述第二节点之间;所述第六开关晶体管的栅极用于输入所述第三控制信号,漏极与所述发光器件的输入 端相连;所述发光器件的输出端用于接入第二电源信号。11.一种如权利要求1-8任一项所述的像素电路的驱动方法,其特征在于,包括:在初始化阶段,初始化模块将初始化信号输出到第一节点;驱动模块通过第一电源信号对第二节点进行初始化;在数据写入阶段,充电模块将数据信号输出到所述第一节点;在发光阶段,维持模块通过所述第一电源信号维持所述第二节点的电位;所述驱动模 块输出驱动电流到控制模块的输入端;所述控制模块将所述驱动模块输出的驱动电流输入 到发光器件的输入端,驱动所述发光器件发光。12.如权利要求11所述的驱动方法,其特征在于:在初始化阶段,第一控制信号为低电平信号,所述初始化模块在所述第一控制信号的 控制下,将所述初始化信号输出到所述第一节点;所述驱动模块在所述第一控制信号的控 制下,通过所述第一电源信号对所述第二节点进行初始化;在数据写入阶段,第二控制信号为低电平信号,所述充电模块在所述第二控制信号的 控制下,将所述数据信号输出到所述第一节点;在发光阶段,第三控制信号为低电平信号,所述维持模块在所述第三控制信号的控制 下,通过所述第一电源信号维持所述第二节点的电位;所述驱动模块在所述第二节点的控 制下,输出驱动电流到所述控制模块的输入端;所述控制模块在所述第三控制信号的控制 下,将所述驱动模块输出的驱动电流输入到所述发光器件的输入端,驱动所述发光器件发 光。13.如权利要求12所述的驱动方法,像素电路包括:第一开关晶体管、第二开关晶体管、 第三开关晶体管、第四开关晶体管、第五开关晶体管、第六开关晶体管、存储电容和维持电 容;其特征在于,所述驱动方法包括:在初始化阶段,所述第一控制信号为低电平信号,所述第三开关晶体管和所述第四开 关晶体管分别在所述第一控制信号的控制下导通;导通的所述第三开关晶体管将所述初始 化信号输出到所述第一节点;导通的所述第四开关晶体管使所述第五开关晶体管以二极管 的形式连接,通过所述第一电源信号对所述第二节点初始化;在数据写入阶段,所述第二控制信号为低电平信号,所述第二开关晶体管在所述第二 控制信号的控制下导通,导通的所述第二开关晶体管将所述数据信号输出到所述第一节点 并对所述存储电容充电;在发光阶段,所述第三控制信号为低电平信号,所述第一开关晶体管和所述第六开关 晶体管在所述第三控制信号的控制下导通;导通的所述第一开关晶体管通过所述第一电源 信号和所述维持电容维持所述第二节点的电位;导通的所述第六开关晶体管将所述第五开 关晶体管输出的驱动电流输入到所述发光器件的输入端,驱动所述发光器件发光。
【文档编号】G09G3/3208GK106023891SQ201610587379
【公开日】2016年10月12日
【申请日】2016年7月22日
【发明人】王强
【申请人】京东方科技集团股份有限公司, 北京京东方显示技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1