一种显示装置及其驱动方法

文档序号:10657651阅读:212来源:国知局
一种显示装置及其驱动方法
【专利摘要】本发明实施例提供一种显示装置及其驱动方法,涉及显示技术领域,能够在采用较低频率驱动画面时,减小相邻两个低频阶段之间的显示亮度差。该显示装置包括栅线、数据线、亚像素,该驱动方法包括:将显示一画面的时间划分为多个控制时间段,每一个控制时间段包括依次进行的一个低频阶段和至少一个高频阶段。在低频阶段采用第一频率F1对栅线进行逐行扫描,并向亚像素提供第一电压Vp1;在低频阶段结束时亚像素的像素电压为第三电压Vp3;在高频阶段采用第二频率F2对栅线进行逐行扫描,并向亚像素提供第二电压Vp2,第二电压Vp2与第一电压Vp1和第三电压Vp3的极性相反。F1<F2;|Vp1|>|Vp2|>|Vp3|。
【专利说明】
-种显示装置及其驱动方法
技术领域
[0001] 本发明设及显示技术领域,尤其设及一种显示装置及其驱动方法。
【背景技术】
[0002] TFT-LCD(Thin Film Transistor Liquid Crys1:al Display,薄膜晶体管-液晶显 示器)作为一种平板显示装置,因其具有体积小、功耗低、无福射W及制作成本相对较低等 特点,而越来越多地被应用于高性能显示领域当中。
[0003] TFT-LCD实现画面显示时,线逐行对栅线进行扫描,W逐行选通每一行栅线,然后 通过数据线将数据电压输出至每一个亚像素,最终实现画面显示。通常在显示一图像帖时, 对栅线进行扫描的频率为60监,为了降低显示功耗,例如在显示静态画面时,可W降低扫描 频率。
[0004] 在此基础上,为了避免液晶老化,即使在低频驱动显示静止画面时,向像素电极提 供的像素电压化的极性需要进行反转,如图Ia所示,在第一图像帖(Framel)提供的像素电 压为+m,第二图像帖(化ame2)为-m,驱动过程中可W循环上述反转过程。
[0005] 然而,当采用较低的频率对栅线进行扫描时,由于显示面板刷新率下降,且亚像素 中的TFT存在漏电流,从而使得亚像素的电荷保持率下降,因此在第一图像帖(Framel)结束 时亚像素充入的电压化的绝对值为m'<m,而第二图像帖(Frame2)开始对该亚像素充入的 电压绝对值化仍然为m,从而使得相邻两图像帖极性反转前后充入亚像素的电压与公共电 压Vcom之间的压差不相等,因此如图Ia所示,在B区域,由于电压反转前后透过液晶分子的 光线不同,该B区域显示亮度Lp发生较大的变化,进而导致显示画面出现闪烁,降低了显示 效果。

【发明内容】

[0006] 本发明的实施例提供一种显示装置及其驱动方法,能够在采用较低频率驱动画面 时,减小相邻两个低频阶段之间的显示亮度差。
[0007] 为达到上述目的,本发明的实施例采用如下技术方案:
[000引本发明实施例的一方面,提供一种显示装置的驱动方法,显示装置包括栅线和数 据线,W及由所述栅线和所述数据线交叉界定的亚像素,所述驱动方法包括:将显示一画面 的时间划分为多个控制时间段,每一个控制时间段包括依次进行的一个低频阶段和至少一 个高频阶段;在所述低频阶段,采用第一频率Fl对所述栅线进行逐行扫描,并通过所述数据 线向所述亚像素提供第一电压化1;其中,在所述低频阶段结束时,所述亚像素的像素电压 为第S电压Vp3;在所述高频阶段,采用第二频率F2对所述栅线进行逐行扫描,并通过所述 数据线向所述亚像素提供第二电压化2,所述第二电压化2的极性与所述第一电压Vpl和所 述第S电压化3的极性相反;其中,Fl <F2; I化11 > I化2 I > I化3 I。
[0009]优选的,所述每一个控制时间段包括N个高频阶段,且任一相邻两个高频阶段分别 向所述亚像素提供的电压的极性相反;其中N>2,N为正整数。
[0010] 优选的,所述N个高频阶段中依次向所述亚像素提供电压的数值依次增加。
[0011] 优选的,所述N个高频阶段分别向所述亚像素提供的电压中的最大值小于或等于 所述第一电压化1。
[0012] 进一步优选的,所述N个高频阶段的扫描频率均相等。
[001引进一步优选的,一所述控制时间段内,NXFl =F2。
[0014] 进一步优选的,所述N个高频阶段中依次向所述亚像素提供的电压构成等差数列; 其中,所述等差数列的公差为I化1-Vp3 I /N。
[0015] 优选的,第二频率F2至少为第一频率Fl的S倍。
[0016] 本发明实施例的另一方面,提供一种显示装置,包括显示面板、时序控制器、栅极 驱动器W及源极驱动器,所述显示面板包括亚像素,所述时序控制器包括:划分模块,用于 将显示一画面的时间划分为多个控制时间段,每一个控制时间段包括依次进行的一个低频 阶段和至少一个高频阶段;栅极时序控制模块,与所述划分模块和所述栅极驱动器相连接, 用于向所述栅极驱动器输出栅极时序控制信号,W使得所述栅极驱动器在所述低频阶段, 采用第一频率Fl对所述显示面板中的栅线进行逐行扫描,或者在所述高频阶段,采用第二 频率F2对所述栅线进行逐行扫描;源极时序控制模块,与所述划分模块、电压源和所述源极 驱动器相连接,用于向所述源极驱动器输出源极时序控制信号,W使得在所述低频阶段,在 所述电压源的作用下,通过所述显示面板中的数据线向所述亚像素提供第一电压化1,或者 在所述高频阶段,通过所述数据线向所述亚像素提供第二电压化2;其中,在所述低频阶段 结束时,所述亚像素的像素电压作第S电压化3, IVpl I > |Vp2| > |Vp3| ;所述第二电压化2 的极性与所述第一电压化1和所述第=电压化3的极性相反;F1<F2。
[0017] 本发明实施例提供一种显示装置及其驱动方法,其中显示装置包括栅线和数据 线,W及由栅线和数据线交叉界定的亚像素。在此情况下,上述驱动方法包括,将显示一画 面的时间划分为多个控制时间段,每一个控制时间段包括依次进行的一个低频阶段和至少 一个高频阶段。低频阶段,采用第一频率Fl对栅线进行逐行扫描,并通过数据线向所述亚像 素提供第一电压化1。其中,在低频阶段结束时,亚像素的像素电压为第=电压化3。在高频 阶段,采用第二频率F2对所述栅线进行逐行扫描,并通过数据线向亚像素提供第二电压 化2,第二电压化2的极性与第一电压化1和第S电压化3的极性相反。其中,F1<F2; I化11 > 化2|>|Vp3|。
[0018] 运样一来,由于每一个控制时间段包括依次进行的低频阶段和至少一个高频阶 段,从而可W使得相邻两个低频阶段之间设置有至少一个高频阶段。在此情况下,由于高频 阶段向亚像素提供第二电压化2满足I Vpl I > I Vp2 I > I Vp3 I,因此,即使低频阶段结束时刻 亚像素的像素电压的数值从I化11降低至I化3 I,通过在高频阶段的初始时刻向亚像素提供 数值为I Vp2 I的像素电压,能够对低频阶段结束时刻,亚像素的像素电压(数值为I Vp3 I )进 行补偿。在此基础上,由于高频阶段对栅线的扫描频率,即第二频率F2大于低频阶段对栅线 的扫描频率,即第一频率Fl,从而可W使得高频阶段亚像素的电荷保持率提升,降低了高频 阶段起始时刻与结束时刻之间该亚像素的像素电压之间的差异,使得通过上述高频阶段得 到补偿的像素电压与下一个低频阶段提供至亚像素的像素电压(数值为IVpl I )之间的压差 减小,从而减小相邻两个低频阶段之间亮度差异,W降低相邻两个控制时间段之间的亮度 差,使得采用较低扫描频率进行画面显示时,出现的亮度差减小。
【附图说明】
[0019] 为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现 有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本 发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可W 根据运些附图获得其他的附图。
[0020] 图Ia为现有技术提供的一种像素电压极性反转的波形图;
[0021] 图化为现有技术中像素电压极性反转过程中,显示亮度的波形图;
[0022] 图2为本发明实施例提供的一种显示装置的结构示意图;
[0023] 图3为本发明实施例提供的一种显示装置的驱动方法流程图;
[0024] 图4为本发明实施例提供的一种显示一画面时间的划分图;
[0025] 图5为与图4相对应的显示亮度的波形图;
[0026] 图6为本发明实施例提供的另一种显示一画面时间的划分图;
[0027] 图7为与图6相对应的显示亮度的波形图;
[0028] 图8为本发明实施例提供的多个高频阶段对低频阶段电压进行补偿过程中的像素 电压和显示亮度的波形图。
[0029] 附图标记:
[0030] 10-显示面板;100-亚像素;20-栅极驱动器;30-源极驱动器;40-时序控制器;401- 划分模块;402-栅极时序控制模块;403-源极时序控制模块。
【具体实施方式】
[0031] 下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完 整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于 本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他 实施例,都属于本发明保护的范围。
[0032] 本发明实施例提供一种显示装置的驱动方法。其中,该显示装置如图2所示包括显 示面板10,该显示面板10包括横纵交叉的栅线Gate和数据线化ta,W及由栅线Gate和数据 线化te交叉界定的亚像素100。基于此,上述驱动方法如图3所示包括:
[0033] SlOl、如图4所示,将显示一画面的时间T划分为多个控制时间段(Q1、Q2……),每 一个控制时间段,包括依次进行的一个低频阶段Pl和至少一个高频阶段(例如P2、P3)。
[0034] S102、在低频阶段Pl,采用第一频率Fl对栅线Gate进行逐行扫描,并通过数据线 化化向亚像素100提供第一电压化1。
[0035] 其中,上述数据线化ta向亚像素100提供的电压,即输入至该亚像素100的像素电 压。此外,在低频阶段Pl结束时,亚像素100的像素电压为第=电压化3。
[0036] S103、在任一个高频阶段(P2或P3),采用第二频率F2对栅线Gate进行逐行扫描,并 通过数据线化化向亚像素100提供第二电压化2。该第二电压化2的极性与第一电压化巧口第 =电压化3的极性相反,从而可W使得液晶分子在低频阶段Pl和高频阶段P2的偏转角度不 同,避免了液晶分子长时间处于同一偏转角度而造成液晶分子老化。
[0037] 其中,F1<F2; I 化1 I > I 化2| > I 化3|。
[0038] 由于F1<F2,因此高频阶段P2中亚像素 100的电荷保持率大于低频阶段Pl中亚像 素100的电荷保持率,因此高频阶段P2的开始时刻与高频阶段P2结束时刻亚像素100的像素 电压之间的差异较小。通常第二频率F2的数值越大,亚像素100的电荷保持率越大,优选的, 第二频率F2至少为第一频率Fl的=倍。从而能够使得高频阶段P2中亚像素100具有较高的 电荷保持率,W降低相邻两个控制时间段之间(例如Ql和Q2)之间像素电极的压差,W减小 見度差异。
[0039] 需要说明的是,上述画面可W为动态画面也可W为静态画面。由于动态画面,亚像 素100在每一图像帖预显示的灰阶值可能不同,因此为了使得动态画面能够正常显示,通常 采用高频例如60HZ,对栅线Gate进行逐行驱动。而对于静态画面而言,由于亚像素100在连 续多个图像帖预显示的灰阶值均相同,因此为了降低功耗可W降低扫描栅线Gate的频率。 所W显示静态画面时采用较低频率对栅线Gate进行扫描的几率较多。因此W下实施例均是 显示静态画面为例进行的说明。此时,理想状态下在显示一静态画面的时间T内,对于一亚 像素100而言其理论灰阶值GARE'如图4所示保持不变,且理论亮度值Lp'同样保持不变。
[0040] 在此情况下,理论上I Vpl I = I Vp3 I。然而,由于低频阶段Pl的频率较低,例如将栅 线Gate的扫描频率将至細zW下,亚像素100的电荷保持率下降,从而使得在低频阶段Pl即 将结束时,如图5所示,亚像素100中的像素电压|Vp3|< IVpl I,因此该亚像素100的实际灰 阶值GARE在低频阶段Pl无法保持恒定不变,且该亚像素100的实际亮度值Lp同样无法保持 为定值,而发生变化。并且,亚像素100的实际亮度值Lp在B区域发生变化的程度较明显。具 体的,如图5所示,由于在a时间点亚像素100开始充电,在b时间点充电结束。由于a时间点和 b时间点之间的时间很短,因此a时间点处亚像素100的像素电压与b时间点处亚像素100的 像素电压之间的差异很小,因此可W视为液晶分子的偏转角度从b时间点处开始发生变化, 且在C时间点之后液晶分子的偏转逐渐趋于平稳。所W在一图像帖内,b时间点和C时间点之 间,即上述B区域,亚像素100的实际亮度值Lp发生变化的程度较明显。
[0041] 在此情况下,在接下来的某一图像帖,例如如图5中控制时间段Q2中的低频阶段 P1,仍然会向亚像素100的像素电极输入的电压值为I化11,运样一来,控制时间段Ql中的低 频阶段Pl与控制时间段Q2中的低频阶段Pl之间会出现较大的亮度差异。
[0042] 为了减小上述亮度差异,通过在每一个控制时间段Ql设置依次进行的一个低频阶 段Pl和至少一个高频阶段例如P2,使得相邻两个低频阶段Pl之间具有多个高频阶段。在此 情况下,由于高频阶段P2向亚像素100提供第二电压化2满足I Vpl I > I化2 I > I Vp3 I,从而能 够通过第二电压化2对低频阶段Pl结束时刻,亚像素100的像素电压(数值为I Vp3 I )进行补 偿。在此基础上,上述相邻两个低频阶段Pl之间设置有至少一个高频阶段P2,其中,由于高 频阶段P2,对栅线Gate进行逐行扫描的第二频率F2大于低频阶段Pl对栅线Gate进行逐行扫 描的第一频率Fl,因此在上述高频阶段,亚像素100的电荷保持率得到提升,降低了高频阶 段P2的开始时刻与高频阶段P2结束时刻亚像素100的像素电压之间的差异,使得补偿后的 像素电压与下一个低频阶段(即控制时间段Q2中的低频阶段Pl)提供至亚像素100的像素电 压(数值为I化11 )之间的压差减小,从而减小相邻两个低频阶段Pl之间亮度差异,W降低相 邻两个控制时间段之间的亮度差,使得采用较低扫描频率进行画面显示时,出现的亮度差 减小。
[0043] 另外,由于每一个控制时间段Ql包括依次进行的一个低频阶段Pl和至少一个高频 阶段例如P2,且上述低频阶段Pl中栅线Gate的扫描频率通常可W为細zW下,因此能够降低 显示功耗。
[0044] 进一步的,为了提高一控制时间段Ql中亚像素100的电荷保持率,降低相邻两个控 制时间段之间(Ql和Q2)之间的亮度差,优选的,上述每一个控制时间段(Q1、Q2……)如图6 所示,包括N个高频阶段(例如P2、P3、P4、P5W及P6),其中N>2,N为正整数。此外,任一相邻 两个高频阶段分别向亚像素100提供的电压的极性相反,从而可W控制液晶分子的在相邻 两画面帖进行反转,避免液晶分子老化。
[0045] 在此基础上,优选的,上述N个高频阶段中依次向亚像素100提供电压的数值依次 增加。例如如图7所示,在高频阶段例如?2、口3、口4、口5^及口6中,依次向亚像素100提供电压 的数值满足I Vp2_l I < I化I < I化2_3 I < I Vp2_4 I < I Vp2_5 I。运样一来,通过多个高频阶 段逐步对对低频阶段Pl结束时刻,亚像素100的像素电压(数值为I Vp3 I )进行补偿,使得经 过最后一个高频阶段P6补偿后的像素电压(数值为I Vp2_5 I )与下一个低频阶段(即控制时 间段Q2中的低频阶段Pl)提供至亚像素100的像素电压(数值为IVpl I )之间的压差减小,从 而如图7所示,使得显示一画面的时间T内,输入至亚像素100的像素电压化的曲线平滑,W 使得该亚像素100的实际灰阶值GRAY的曲线平滑与理论灰阶值GRAY'的曲线接近。在此情况 下,亚像素100的实际亮度值Lp的曲线也趋于平滑,从而能够与理论亮度值Lp'的曲线相接 近,W实现较小显示亮度差的目的。
[0046] 进一步的,每一个控制时间段(Q1、Q2……)如图6所示,包括N个高频阶段(例如P2、 P3、P4、P5W及P6)时,该N个高频阶段分别向亚像素100提供的电压中的最大值小于或等于 上述第一电压化1。例如当如图7所示,在高频阶段例如P2、P3、P4、P5W及P6中,依次向亚像 素100提供电压的数值依次增大,即I化2_11 < I Vp2_2 I < I Vp2_3 I < I Vp2_4 I < I Vp2_5 I,那 么上述高频阶段中向亚像素100提供的电压中的最大值为高频阶段P6中向亚像素100提供 的电压I Vp2_5 I,在此情况下,当满足上述最大值I Vp2_5 I《I Vp2_l I,可W使得经过最后一 个高频阶段P6补偿后的像素电压(数值为|Vp2_5|)与下一个低频阶段(即控制时间段Q2中 的低频阶段Pl)提供至亚像素100的像素电压(数值为I Vpll)相近或相似,从而进一步降低 甚至消除相邻两个控制时间段之间(Ql和Q2之间)的亮度差。
[0047] 进一步的,为了简化控制过程,优选的,上述N个高频阶段中(例如P2、P3、P4、P5 W 及P6)的扫描频率均相等。在此基础上,优选的,一上述控制时间段(例如Ql或Q2)内,N X Fl = F2。例如,如图6所示,一上述控制时间段(例如Ql或Q2)内,当低频阶段Pl采用第一频率Fl 为細Z对栅线Gate进行扫描时,5个高频阶段(例如?2、?3、?4、?5^及?6)采用的第二频率尸2 均为30HZ。从而使得一上述控制时间段(例如Ql或Q2)内,低频阶段Pl与所有高频阶段占用 的时长相等,且每一个高频阶段对栅线Gate的扫描频率也相等,从而有利于简化对栅线 Gate扫描频率进行分配的算法,达到简化显示驱动控制过程的目的。当然上述是WFl = 6监,F2 = 30监,N = 5为例进行的说明,当Fl = 1甜Z,F2 = 30监时,N= 2,即一上述控制时间段 (例如Ql或Q2)包括两个高频阶段。此外,低频阶段和高频阶段的频率W及高频阶段的个数 的其它设置方案在此不再一一寶述。
[004引进一步的,当上述N个高频阶段(例如口2、口3、口4、口5^及口6)中依次向亚像素100提 供电压的数值依次增加的基础上,进一步提高显示一画面的时间T内,亚像素100的实际亮 度值Lp的曲线的平滑型,使其与理论亮度值Lp'的曲线更加接近,上述N个高频阶段(例如 ?2、口3、口4、口5^及口6)中依次向亚像素100提供的电压,构成等差数列,且该等差数列的公差 X为|Vp1-Vp3|/NdW5个高频阶段(例如P2、P3、P4、P5W及P6),且X = 0.08为例,上述亚像素 100在显示不同灰阶值(225、127、64、32、1)对应相邻两个控制时间段例如91和92,如图6和7 所示的各个阶段(Ql中的P1-P6, W及Q2中的Pl)中输入亚像素100的像素电压,如表1所示: [0049]表 1 [(K)加]
[0051]运样一来,通过多个高频阶段逐步对对低频阶段Pl结束时刻,亚像素 100的像素电 压(数值为|Vp3|)进行逐级补偿。由于上述N个高频阶段(例如口2、口3、口4、口5^及口6)中依次 向亚像素100提供的电压,构成等差数列,所W任一相邻两个高频阶段补偿的像素电压的压 差相等,均为上述公差X,因此经过多个高频阶段,如图8所示,亚像素 100中的像素电压化平 缓增加,减小了电压补偿过程中像素电压化的波动。此外,最后一个高频阶段P6补偿后的像 素电压(数值为I Vp2_5 I )与下一个低频阶段(即控制时间段Q2中的低频阶段Pl)提供至亚像 素 100的像素电压(数值为IVpl I)相等,从而达到消除相邻两个控制时间段之间(Ql和Q2之 间)亮度差的目的。
[0化2] 基于此,当上述N个高频阶段(例如口2、口3、口4、口5^及口6)中依次向亚像素100提供 的电压构成等差数列时,与表1中各个高频阶段输入至亚像素100的像素电压化向匹配的, 上述N个高频阶段(例如?2、?3、?4、?5^及?6)中亚像素100在同一理论灰阶值例如255下的 实际灰阶值如表2所示,也构成等差数列,其中该等差数列的公差X = 2。
[0化3] 表2 「0化41
LW扣」 绿上所巧,a上巧N个局娜W段U列观P厶甲业像累IUU仕问一埋 论灰阶值例如255下的实际灰阶值构成等差数列时,如图8所示,可W看出与表2对应的各个 灰阶值的曲线平滑性得到了提升,从而减低不同高频阶段之间的显示亮度差异。
[0056] 当然上述仅仅是W灰阶值分别为225、127、64、32、1为例对多个高频阶段依次向亚 像素100的像素电压的举例说明,采用当亚像素100显示其它灰阶值时,在此不再一一寶述。
[0057] 本发明实施例提供一种显示装置包括如图2所示的显示面板10、时序控制器40、栅 极驱动器20 W及源极驱动器30。该显示面板10如图2所示包括亚像素100,多个亚像素100呈 矩阵形式排列。在此基础上,该时序控制器包括:
[0058] 划分模块401,用于将如图4所示的显示一画面的时间T划分为多个控制时间段 (QUQ2……),每一个控制时间段例如Ql包括依次进行的一个低频阶段Pl和至少一个高频 阶段(例如P2、P3)。
[0059] 栅极时序控制模块402,与划分模块401和栅极驱动器20相连接,用于向栅极驱动 器20输出栅极时序控制信号,W使得栅极驱动器20在上述低频阶段Pl,采用第一频率Fl对 显示面板10中的栅线Gate进行逐行扫描,或者在高频阶段P2,采用第二频率F2对栅线Gate 进行逐行扫描。
[0060] 源极时序控制模块403,与划分模块402、电压源化VDD和源极驱动器30相连接,用 于向源极驱动器30输出源极时序控制信号,W使得在低频阶段Pl,在电压源ELVDD的作用 下,通过显示面板10中的数据线化ta向亚像素100提供第一电压化1,或者在高频阶段P2,通 过数据线化化向亚像素100提供第二电压化2。
[0061 ]其中,在低频阶段Pl结束时,亚像素100的像素电压为第S电压化3, I化11 > I化2 > I 化3 I。
[0062] 该第二电压化2的极性与第一电压化1和第S电压化3的极性相反,Fl <F2。
[0063] 运样一来,由于每一个控制时间段包括依次进行的低频阶段和至少一个高频阶 段,从而可W使得相邻两个低频阶段之间设置有至少一个高频阶段。在此情况下,由于高频 阶段向亚像素提供第二电压化2满足I Vpl I > I Vp2 I > I Vp3 I,因此,即使低频阶段结束时刻 亚像素的像素电压的数值从I化11降低至I化3 I,通过在高频阶段的初始时刻向亚像素提供 数值为I Vp2 I的像素电压,能够对低频阶段结束时刻,亚像素的像素电压(数值为I Vp3 I )进 行补偿。在此基础上,由于高频阶段对栅线的扫描频率,即第二频率F2大于低频阶段对栅线 的扫描频率,即第一频率Fl,从而可W使得高频阶段亚像素的电荷保持率提升,降低了高频 阶段起始时刻与结束时刻之间该亚像素的像素电压之间的差异,使得通过上述高频阶段得 到补偿的像素电压与下一个低频阶段提供至亚像素的像素电压(数值为IVpl I )之间的压差 减小,从而减小相邻两个低频阶段之间亮度差异,W降低相邻两个控制时间段之间的亮度 差,使得采用较低扫描频率进行画面显示时,出现的亮度差减小。
[0064] W上所述,仅为本发明的【具体实施方式】,但本发明的保护范围并不局限于此,任何 熟悉本技术领域的技术人员在本发明掲露的技术范围内,可轻易想到变化或替换,都应涵 盖在本发明的保护范围之内。因此,本发明的保护范围应W所述权利要求的保护范围为准。
【主权项】
1. 一种显示装置的驱动方法,显示装置包括栅线和数据线,以及由所述栅线和所述数 据线交叉界定的亚像素,其特征在于,所述驱动方法包括: 将显示一画面的时间划分为多个控制时间段,每一个控制时间段包括依次进行的一个 低频阶段和至少一个高频阶段; 在所述低频阶段,采用第一频率F1对所述栅线进行逐行扫描,并通过所述数据线向所 述亚像素提供第一电压Vpl;其中,在所述低频阶段结束时,所述亚像素的像素电压为第三 电压Vp3; 在所述高频阶段,采用第二频率F2对所述栅线进行逐行扫描,并通过所述数据线向所 述亚像素提供第二电压Vp2,所述第二电压Vp2的极性与所述第一电压Vpl和所述第三电压 Vp3的极性相反; 其中,F1<F2; |Vpl|>|Vp2|>|Vp3|。2. 根据权利要求1所述的显示装置的驱动方法,其特征在于,所述每一个控制时间段包 括N个高频阶段,且任一相邻两个高频阶段分别向所述亚像素提供的电压的极性相反;其中 N彡2, N为正整数。3. 根据权利要求2所述的显示装置的驱动方法,其特征在于, 所述N个高频阶段中依次向所述亚像素提供电压的数值依次增加。4. 根据权利要求2所述的显示装置的驱动方法,其特征在于, 所述N个高频阶段分别向所述亚像素提供的电压中的最大值小于或等于所述第一电压 Vpl〇5. 根据权利要求2-4任一项所述的显示装置的驱动方法,其特征在于, 所述N个高频阶段的扫描频率均相等。6. 根据权利要求5所述的显示装置的驱动方法,其特征在于, 一所述控制时间段内,N X FI = F2。7. 根据权利要求6所述的显示装置的驱动方法,其特征在于, 所述N个高频阶段中依次向所述亚像素提供的电压构成等差数列; 其中,所述等差数列的公差为I Vpl-Vp3 | /N。8. 根据权利要求1所述的显示装置的驱动方法,其特征在于,第二频率F2至少为第一频 率F1的三倍。9. 一种显示装置,包括显示面板、时序控制器、栅极驱动器以及源极驱动器,所述显示 面板包括亚像素,其特征在于,所述时序控制器包括: 划分模块,用于将显示一画面的时间划分为多个控制时间段,每一个控制时间段包括 依次进行的一个低频阶段和至少一个高频阶段; 栅极时序控制模块,与所述划分模块和所述栅极驱动器相连接,用于向所述栅极驱动 器输出栅极时序控制信号,以使得所述栅极驱动器在所述低频阶段,采用第一频率F1对所 述显示面板中的栅线进行逐行扫描,或者在所述高频阶段,采用第二频率F2对所述栅线进 行逐行扫描; 源极时序控制模块,与所述划分模块、电压源和所述源极驱动器相连接,用于向所述源 极驱动器输出源极时序控制信号,以使得在所述低频阶段,在所述电压源的作用下,通过所 述显示面板中的数据线向所述亚像素提供第一电压Vpl,或者在所述高频阶段,通过所述数 据线向所述亚像素提供第二电压Vp2; 其中,在所述低频阶段结束时,所述亚像素的像素电压为第三电压Vp3,| Vpl | > | Vp2 >|Vp3| ; 所述第二电压Vp2的极性与所述第一电压Vpl和所述第三电压Vp3的极性相反;F1<F2。
【文档编号】G09G3/36GK106023934SQ201610597264
【公开日】2016年10月12日
【申请日】2016年7月26日
【发明人】严允晟, 方正, 赖政德, 林允植, 高延凯
【申请人】京东方科技集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1