Amoled扫描驱动电路及方法、液晶显示面板及装置的制造方法

文档序号:10726971阅读:663来源:国知局
Amoled扫描驱动电路及方法、液晶显示面板及装置的制造方法
【专利摘要】本发明提供了一种AMOLED扫描驱动电路及方法、液晶显示面板及装置,该AMOLED扫描驱动电路,包括:移位寄存单元;逻辑单元,其中,在相邻移位寄存单元之间和相邻逻辑单元之间设置有选择器,部分移位寄存单元之间和部分逻辑单元之间通过选择器连通,在选择控制信号控制选择器、时钟信号及启动脉冲信号控制移位寄存单元、逻辑信号控制逻辑单元情况下输出不同的扫描驱动信号。本发明可以输出不同波形的扫描驱动信号,使得扫描驱动电路的输出波形可以通过外部控制信号选择,方便做双驱设计。
【专利说明】
AMOLED扫彳eg驱动电路及方法、液晶显不面板及装置
技术领域
[0001]本发明属于液晶显示技术领域,具体地说,尤其涉及一种AMOLED扫描驱动电路及方法、液晶显示面板及装置。
【背景技术】
[0002]现有AMOLED扫描驱动电路的架构如图1所示,其内部对应的基本功能模块如图2所示,其只能用于需要单各栅极控制信号的AMOLED扫描驱动电路。
[0003]当AMOLED扫描驱动电路需要大于或等于2个的栅极控制信号时,现有的扫描驱动补偿电路无法满足输出多个栅极控制信号的要求。

【发明内容】

[0004]为解决以上问题,本发明提供了一种AMOLED扫描驱动电路及方法、液晶显示面板及装置,用以提供多种扫描驱动信号。
[0005]根据本发明的一个方面,提供了一种AMOLED扫描驱动电路,包括:
[0006]移位寄存单元;
[0007]逻辑单元,
[0008]其中,在相邻移位寄存单元之间和相邻逻辑单元之间设置有选择器,部分移位寄存单元之间和部分逻辑单元之间通过选择器连通,在选择控制信号控制选择器、时钟信号及启动脉冲信号控制移位寄存单元、逻辑信号控制逻辑单元情况下输出不同的扫描驱动信号。
[0009]根据本发明的一个实施例,所述移位寄存单元之间和所述逻辑单元之间通过选择器隔行连接,其中,奇数行移位寄存单元之间和奇数行逻辑单元之间通过对应的奇数行选择器连接,偶数行移位寄存单元之间和偶数行逻辑单元之间通过对应的偶数行选择器连接。
[0010]根据本发明的一个实施例,所述逻辑单元的输出端还依次连接有电平转换单元和数字缓存单元。
[0011]根据本发明的一个实施例,所述移位寄存单元之间和所述逻辑单元之间通过选择器隔行连接,其中,
[0012]奇数行移位寄存单元之间和奇数行逻辑单元之间通过对应的奇数行选择器连接,偶数行移位寄存单元之间和偶数行逻辑单元之间通过对应的偶数行选择器连接;
[0013]各移位寄存单元通过布局在前的移位寄存单元对应行的选择器间隔两行连接,各逻辑单元通过布局在前的逻辑单元对应行的选择器间隔两行连接。
[0014]根据本发明的一个实施例,所述逻辑单元的输出端还依次连接有电平转换单元和数字缓存单元。
[0015]根据本发明的另一个方面,还提供了一种AMOLED扫描驱动方法,包括:
[0016]通过选择控制信号控制相邻移位寄存单元之间和相邻逻辑单元之间设置的、连通部分移位寄存单元和部分逻辑单元的选择器,结合时钟信号及启动脉冲信号控制移位寄存单元、逻辑信号控制逻辑单元,从而输出不同的扫描驱动信号
[0017]根据本发明的一个实施例,
[0018]所述时钟信号包括第一时钟信号和第二时钟信号,所述启动脉冲信号包括第一启动脉冲信号和第二启动脉冲信号,所述逻辑信号包括第一逻辑信号和第二逻辑信号,
[0019]当选择控制信号为第一状态,第一时钟信号、第二时钟信号、第一启动脉冲信号和第一逻辑信号有效,扫描信号按输出行号依序输出;
[0020]当选择控制信号为第二状态,第一时钟信号、第二时钟信号、第一启动脉冲信号、第二启动脉冲信号、第一逻辑信号和第二逻辑信号均有效,扫描信号以相邻4个输出行号为一组顺序输出,其中,一组内扫描信号输出顺为N、N+2、N+1和N+3,N为该组内的第一个输出行号。
[0021]根据本发明的一个实施例,
[0022]所述时钟信号包括第一时钟信号、第二时钟信号、第三时钟信号、第四时钟信号和第五时钟信号,所述启动信号包括第一启动脉冲信号、第二启动脉冲信号和第三启动脉冲信号,所述逻辑信号包括第一逻辑信号、第二逻辑信号和第三逻辑信号,
[0023]当选择控制信号为第一状态,第一时钟信号、第二时钟信号、第一启动脉冲信号和第一逻辑信号有效,扫描信号按输出行号依序输出;
[0024]选择控制信号为第二状态,第一时钟信号、第二时钟信号、第一启动脉冲信号、第二启动脉冲信号、第一逻辑信号和第二逻辑信号均有效,扫描信号以相邻4个输出行号为一组顺序输出,其中,一组内扫描信号输出顺为N、N+2、N+1和N+3,N为该组内的第一个输出行号;
[0025]选择控制信号为第三状态,第三时钟信号、第四时钟信号和第五时钟信号、第一启动脉冲信号、第二启动脉冲信号、第三启动脉冲信号、第一逻辑信号、第二逻辑信号和第三逻辑信号均有效,扫描信号以相邻6个输出行号为一组顺序输出,其中,一组内扫描信号输出顺为1肝3、肝1、肝4、肝2和肝5 4为该组内的第一个输出行号。
[0026]根据本发明的再一个方面,还提供了一种液晶显示面板,包括以上所述的AMOLED扫描驱动电路和采用以上所述的AMOLED扫描驱动方法。
[0027]根据本发明的又一个方面,还提供了一种液晶显示装置,包括以上所述的液晶显示面板。
[0028]本发明的有益效果:
[0029]在本发明中,通过选择控制信号、时钟信号及启动脉冲信号、逻辑信号的不同组合,可以对应选择输出不同波形的扫描驱动信号,使得扫描驱动电路的输出波形可以通过外部控制信号选择,方便做双驱设计。
[0030]本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
【附图说明】
[0031]为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要的附图做简单的介绍:
[0032]图1是现有技术中一种AMOLED扫描驱动电路架构图;
[0033]图2是对应图1的内部基本功能模块示意图;
[0034]图3是根据本发明的一个实施例的内部基本功能模块示意图;
[0035]图4是现有技术中一种4T1C内部补偿电路示意图;
[0036]图5是对应图4的时序图;
[0037]图6是对应图3的各信号时序图;
[0038]图7是根据本发明的另一个实施例的内部基本功能模块示意图。
【具体实施方式】
[0039]以下将结合附图及实施例来详细说明本发明的实施方式,借此对本发明如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。需要说明的是,只要不构成冲突,本发明中的各个实施例以及各实施例中的各个特征可以相互结合,所形成的技术方案均在本发明的保护范围之内。
[0040]为解决AMOLED扫描驱动电路需要大于或等于2各栅极控制信号时,而现有扫描驱动电路构建无法满足要求的问题,本发明提供了一种AMOLED扫描驱动电路,如图3和图7所示为根据本发明的实施例的AMOLED扫描驱动电路内部基本功能模块示意图,以下参考图3和图7来对本发明进行详细说明。
[0041 ]该AMOLED扫描驱动电路包括移位寄存单元和逻辑单元,其中,在相邻移位寄存单元之间和相邻逻辑单元之间设置有选择器,部分位寄存单元之间和部分逻辑单元之间通过选择器连通,在选择控制信号控制选择器、时钟信号及启动脉冲信号控制移位寄存单元、逻辑信号控制逻辑单元情况下输出不同的扫描驱动信号。
[0042]在本发明中,通过选择控制信号、时钟信号及启动脉冲信号、逻辑信号的不同组合,可以对应选择输出不同波形的扫描驱动信号,使得扫描驱动电路的输出波形可以通过外部控制信号选择,方便做双驱设计。
[0043]如图3所示为根据本发明的一个实施例的一种AMOLED扫描驱动电路架构图。如图3
所示,多个移位寄存单元S/R并行排列,逻辑单元Log与移位寄存单元S/R--对应连接,在相邻移位寄存单元之间和相邻逻辑单元之间设置有选择器,选择器由选择控制信号Sel控制。
[0044]为实现扫描驱动信号的输出,在每个逻辑单元的输出端还依次连接有电平转换单元L/S和数字缓存单元D/B。电平转换单元和数字缓存单元在开启电压Vg,。?控制下输出扫描驱动信号,在关闭电压Vg, off控制下停止输出扫描驱动信号。
[0045]如图3所示,移位寄存单元之间和逻辑单元之间通过选择器隔行连接,其中,奇数行移位寄存单元和奇数行逻辑单元通过对应的奇数行选择器连接,偶数行移位寄存单元和偶数行逻辑单元通过对应的偶数行选择器连接。其中,此处的时钟信号包括第一时钟信号CPVl和第二时钟信号CPV2,启动脉冲信号包括第一启动脉冲信号STVl和第二启动脉冲信号STV2,逻辑信号包括第一逻辑信号ENA和第二逻辑信号ENB。由第一时钟信号和第二时钟信号、第一启动脉冲信号和第二启动脉冲信号、第一逻辑信号和第二逻辑信号的不同组合,可以输出不同波形的扫描驱动信号。
[0046]图3所示的AMOLED扫描驱动电路可以输出两种波形的扫描信号,具体的,第一种情况:当选择控制信号Sel为第一状态,第一时钟信号、第二时钟信号、第一启动脉冲信号和第一逻辑信号有效时,扫描信号按输出行号依序输出,即可以控制该扫描驱动电路以Gl ,G2,G3,G4,G5,G6…的顺序输出扫描信号。
[0047]此时,相邻移位寄存单元之间的选择器连通相邻移位寄存单元,相邻逻辑单元之间的选择器连通相邻逻辑单元。各移位寄存单元在第一时钟信号、第二时钟信号和第一启动脉冲信号作用下、逻辑单元在第一逻辑信号作用下控制该扫描驱动电路以Gl,G2,G3,G4,G5,G6…的顺序输出扫描信号。
[0048]第二种情况:选择控制信号Sel为第二状态时,第一时钟信号、第二时钟信号、第一启动脉冲信号、第二启动脉冲信号、第一逻辑信号和第二逻辑信号均有效,扫描信号以相邻4个输出行号分为一组顺序输出,其中,一组内扫描信号输出顺为N、N+2、N+1和N+3,N为该组内的第一个输出行号,即可以控制该扫描驱动电路以Gl,G3,G2,G4,G5,G7,G6,G8…的顺序输出扫描信号。
[0049]由于选择器的作用,奇数行移位寄存单元通过应的奇数行选择器连通,偶数行移位寄存单元通过对应的偶数行选择器连通,而相邻奇数行移位寄存单元和偶数行移位寄存单元不连通。奇数行移位寄存单元在第一时钟信号和第一启动脉冲信号作用下,偶数行移位寄存单元在第二时钟信号和第二启动脉冲信号作用下,奇数行逻辑单元在第一逻辑信号作用下,偶数行逻辑单元在第二逻辑信号作用下,可以控制该扫描驱动电路以Gl,G3,G2,G4,G5,G7,G6,G8…的顺序输出扫描信号。
[0050]具体的,例如选择控制信号Sel为第二状态时,第一时钟信号和第一启动脉冲信号开启,S\R1打开输出扫描信号G1,同时S\R1输出类似的启动信号通过选择器输出给S\R3,S\R3打开输出扫描信号G3。此时,结合S\R3输出类似启动信号的延时及关闭第一时钟信号,打开第二时钟信号和第二启动脉冲信号,保持选择控制信号Sel为第二状态,S\R2打开输出扫描信号G2,同时S\R2输出类似的启动信号通过选择器输出给S\R4,S\R4打开输出扫描信号G4。接下来是打开第一时钟信号和第一启动脉冲信号,保持选择控制信号Sel为第二状态,则输出扫描信号G5,G7,依次类推。
[0051]当然,改变移位寄存单元和逻辑单元通过选择器的连接顺序,以及调整对应的时钟信号、启动脉冲信号和逻辑信号的条件下,可以以任意顺序输出扫描信号。对于扫描信号的输出波形,可以通过时序控制电路TCON控制第一时钟信号和第二时钟信号、第一启动脉冲信号和第二启动脉冲信号、第一逻辑信号和第二逻辑信号的波形,来满足补偿电路所需要的扫描控制信号。
[0052]如图4所示为现有一4T1C内部补偿电路原理示意图,图3所示的扫描驱动信号通过图4的DATA端输入,在控制信号SELl、SEL2以及输入信号IN和驱动信号Vdd作用下,输出给有机发光二极管0LED。控制信号SELl、SEL2及DATA端输入数据时序如图5所示,其对应产生DATA端输入数据的图3的各控制信号及输出信号的时序如图6所示。
[0053]如图7所示为根据本发明的另一个实施例的一种AMOLED扫描驱动电路内部基本功能模块示意图。如图7所示,多个移位寄存单元S/R并行排列的,逻辑单元与移位寄存单元一一对应连接,在相邻移位寄存单元之间和相邻逻辑单元之间设置有选择器,部分位寄存单元之间和部分逻辑单元之间通过选择器连通,选择器由选择控制信号Sel控制。
[0054]为实现扫描驱动信号的输出,对应每个逻辑单元的输出端还依次连接有电平转换单元L/S和数字缓存单元D/B,这两种单元在开启电SVg,控制下输出扫描驱动信号,在关闭电压Vg, of f控制下停止输出扫描驱动信号。
[0055]如图7所示,移位寄存单元之间和逻辑单元之间通过选择器隔行连接,其中,奇数行移位寄存单元之间和奇数行逻辑单元之间通过对应的奇数行选择器连接,偶数行移位寄存单元之间和偶数行逻辑单元之间通过对应的偶数行选择器连接。并且,各移位寄存单元通过布局在上的移位寄存单元对应行的选择器间隔两行连接,各逻辑单元通过布局在上的逻辑单元对应行的选择器间隔两行连接。即第一行移位寄存单元S/R1通过第一行对应的选择器与第四行移位寄存单元S/R4连接,第二行逻辑单元通过第二行对应的选择器与第五行逻辑单元连接。
[0056]如图7所示,时钟信号包括第一时钟信号CPVl、第二时钟信号CPV2、第三时钟信号CPV3、第四时钟信号CPV4和第五时钟信号CPV5共5个时钟信号;启动信号包括第一启动脉冲信号STVl、第二启动脉冲信号STV2和第三启动脉冲信号STV3;逻辑信号包括第一逻辑信号ENA、第二逻辑信号ENB和第三逻辑信号ENC。
[0057]图7所示的AMOLED扫描驱动电路可以输出三种波形的扫描信号,具体的,第一种情况:选择控制信号Sel为第一状态时(例如Sel = OO),第一时钟信号、第二时钟信号、第一启动脉冲信号和第一逻辑信号有效,扫描信号按输出行号依序输出,即可以控制该扫描驱动电路以61,62,63,64,65,66"_的顺序输出。此时,相邻移位寄存单元之间的选择器连通相邻移位寄存单元,相邻逻辑单元之间的选择器连通相邻逻辑单元。各移位寄存单元在第一时钟信号、第二时钟信号和第一启动脉冲信号作用下、逻辑单元在第一逻辑信号作用下控制该扫描驱动电路以GI,G2,G3,G4,G5,G6...的顺序输出扫描信号。
[0058]第二种情况:选择控制信号Sel为第二状态时(例如Sel=Ol),第一时钟信号、第二时钟信号、第一启动脉冲信号、第二启动脉冲信号、第一逻辑信号和第二逻辑信号均有效,扫描信号以相邻4个输出行号分为一组顺序输出,其中,一组内扫描信号输出顺为N、N+2、N+I和N+3,N为该组内的第一个输出行号,即可以控制该扫描驱动电路以Gl,G3,G2,G4,G5,G7…的顺序输出扫描信号。此时,由于选择器的作用,奇数行移位寄存单元通过应的奇数行选择器连通,偶数行移位寄存单元通过对应的偶数行选择器连通,而相邻奇数行移位寄存单元和偶数行移位寄存单元不连通。奇数行移位寄存单元在第一时钟信号和第一启动脉冲信号作用下,偶数行移位寄存单元在第二时钟信号和第二启动脉冲信号作用下,奇数行逻辑单元在第一逻辑信号作用下,偶数行逻辑单元在第二逻辑信号作用下,可以控制该扫描驱动电路以Gl,G3,G2,G4,G5,G7…的顺序输出扫描信号,具体信号配合过程与图3相同,此处不再详述。
[0059]第三种情况:选择控制信号Sel为第三状态时(例如Sel= 1),第三时钟信号、第四时钟信号和第五时钟信号、第一启动脉冲信号、第二启动脉冲信号、第三启动脉冲信号、第一逻辑信号、第二逻辑信号和第三逻辑信号均有效下,扫描信号以相邻6个输出行号分为一组顺序输出,其中,一组内扫描信号输出顺为N、N+3、N+1、N+4、N+2和N+5,NS该组内的第一个输出行号,即可以控制该扫描驱动电路以Gl,G4,G2,G5,G3,G6...的顺序输出扫描信号。
[0060]具体的,选择控制信号Sel为第三状态时,第三时钟信号、第一启动脉冲信号和第一逻辑信号共同作用时,Gl,G4输出信号;第四时钟信号、第二启动脉冲信号和第二逻辑信号共同作用时,G2,G5输出信号;第五时钟信号、第三启动脉冲信号和第三逻辑信号共同作用时,G3,G6输出信号,依次类推。这样,就可以以GI,G4,G2,G5,G3,G6…的顺序输出扫描信号
[0061]当然,改变移位寄存单元和逻辑单元通过选择器的连接顺序,以及调整对应的时钟信号、启动脉冲信号和逻辑信号的条件下,可以以任意顺序输出扫描信号。对于扫描信号的输出波形,可以通过时序控制电路TCON控制各信号来满足补偿电路所需要的扫描控制信号。
[0062]根据本发明的另一个方面,还提供了一种AMOLED扫描驱动方法,包括:通过选择控制信号控制相邻移位寄存单元之间和相邻逻辑单元之间设置的、连通部分移位寄存单元之间和部分逻辑单元之间的选择器,结合时钟信号及启动脉冲信号控制移位寄存单元、逻辑信号控制逻辑单元,以输出不同的扫描驱动信号
[0063]进一步地,对应图3的AMOLED扫描驱动电路,时钟信号包括第一时钟信号和第二时钟信号,启动脉冲信号包括第一启动脉冲信号和第二启动脉冲信号,逻辑信号包括第一逻辑信号和第二逻辑信号,
[0064]当选择控制信号为第一状态,第一时钟信号、第二时钟信号、第一启动脉冲信号和第一逻辑信号有效时,扫描信号按输出行号依序输出,即可以控制该扫描驱动电路以Gl,G2,G3,G4,G5,G6,G7,G8...顺序输出扫描信号;
[0065]当选择控制信号为第二状态,第一时钟信号、第二时钟信号、第一启动脉冲信号、第二启动脉冲信号、第一逻辑信号和第二逻辑信号均有效,扫描信号以相邻4个输出行号分为一组顺序输出,其中,一组内扫描信号输出顺为N、N+2、N+1和N+3,N为该组内的第一个输出行号,即可以61,63,62,64,65,67,66,68."顺序输出扫描信号。
[0066]对应图7的AMOLED扫描驱动电路,时钟信号包括第一时钟信号、第二时钟信号、第三时钟信号、第四时钟信号和第五时钟信号,启动信号包括第一启动脉冲信号、第二启动脉冲信号和第三启动脉冲信号,逻辑信号包括第一逻辑信号、第二逻辑信号和第三逻辑信号,
[0067]当选择控制信号为第一状态时,第一时钟信号、第二时钟信号、第一启动脉冲信号和第一逻辑信号有效,扫描信号按输出行号依序输出,即可以以Gl,G2,G3,G4,G5,G6...的顺序输出扫描信号;
[0068]选择控制信号为第二状态时,第一时钟信号、第二时钟信号、第一启动脉冲信号、第二启动脉冲信号、第一逻辑信号和第二逻辑信号均有效,扫描信号以相邻4个输出行号分为一组顺序输出,其中,一组内扫描信号输出顺为N、N+2、N+1和N+3,N为该组内的第一个输出行号,即以Gl,G3,G2,G4,G5,G7…的顺序输出扫描信号;
[0069]选择控制信号为第三状态时,第三时钟信号、第四时钟信号和第五时钟信号、第一启动脉冲信号、第二启动脉冲信号、第三启动脉冲信号、第一逻辑信号、第二逻辑信号和第三逻辑信号均有效,扫描信号以相邻6个输出行号分为一组顺序输出,其中,一组内扫描信号输出顺为N、N+3、N+1、N+4、N+2和N+5,N为该组内的第一个输出行号,N为该组内的第一个输出行号,即以Gl,G4,G2,G5,G3,G6...的顺序输出扫描信号。
[0070]根据本发明的另一个方面,还提供了一种液晶显示面板,包括权利要求所述的AMOLED扫描驱动电路和采用以上所述AMOLED扫描驱动方法。
[0071]根据本发明的另一个方面,还提供了一种液晶显示装置,包括以上所述的液晶显示面板。
[0072]虽然本发明所公开的实施方式如上,但所述的内容只是为了便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属技术领域内的技术人员,在不脱离本发明所公开的精神和范围的前提下,可以在实施的形式上及细节上作任何的修改与变化,但本发明的专利保护范围,仍须以所附的权利要求书所界定的范围为准。
【主权项】
1.一种AMOLED扫描驱动电路,包括: 移位寄存单元; 逻辑单元, 其中,在相邻移位寄存单元之间和相邻逻辑单元之间设置有选择器,部分移位寄存单元之间和部分逻辑单元之间通过选择器连通,在选择控制信号控制选择器、时钟信号及启动脉冲信号控制移位寄存单元、逻辑信号控制逻辑单元情况下输出不同的扫描驱动信号。2.根据权利要求1所述的电路,其特征在于,所述移位寄存单元之间和所述逻辑单元之间通过选择器隔行连接,其中,奇数行移位寄存单元之间和奇数行逻辑单元之间通过对应的奇数行选择器连接,偶数行移位寄存单元之间和偶数行逻辑单元之间通过对应的偶数行选择器连接。3.根据权利要求2所述的电路,其特征在于,所述逻辑单元的输出端还依次连接有电平转换单元和数字缓存单元。4.根据权利要求1所述的电路,其特征在于,所述移位寄存单元之间和所述逻辑单元之间通过选择器隔行连接,其中, 奇数行移位寄存单元之间和奇数行逻辑单元之间通过对应的奇数行选择器连接,偶数行移位寄存单元之间和偶数行逻辑单元之间通过对应的偶数行选择器连接; 各移位寄存单元通过布局在前的移位寄存单元对应行的选择器间隔两行连接,各逻辑单元通过布局在前的逻辑单元对应行的选择器间隔两行连接。5.根据权利要求4所述的电路,其特征在于,所述逻辑单元的输出端还依次连接有电平转换单元和数字缓存单元。6.一种AMOLED扫描驱动方法,包括: 通过选择控制信号控制相邻移位寄存单元之间和相邻逻辑单元之间设置的、连通部分移位寄存单元和部分逻辑单元的选择器,结合时钟信号及启动脉冲信号控制移位寄存单元、逻辑信号控制逻辑单元,从而输出不同的扫描驱动信号。7.根据权利要求6所述的方法,其特征在于, 所述时钟信号包括第一时钟信号和第二时钟信号,所述启动脉冲信号包括第一启动脉冲信号和第二启动脉冲信号,所述逻辑信号包括第一逻辑信号和第二逻辑信号, 当选择控制信号为第一状态,第一时钟信号、第二时钟信号、第一启动脉冲信号和第一逻辑信号有效,扫描信号按输出行号依序输出; 当选择控制信号为第二状态,第一时钟信号、第二时钟信号、第一启动脉冲信号、第二启动脉冲信号、第一逻辑信号和第二逻辑信号均有效,扫描信号以相邻4个输出行号为一组顺序输出,其中,一组内扫描信号输出顺为N、N+2、N+1和N+3,N为该组内的第一个输出行号。8.根据权利要求6所述的方法,其特征在于, 所述时钟信号包括第一时钟信号、第二时钟信号、第三时钟信号、第四时钟信号和第五时钟信号,所述启动信号包括第一启动脉冲信号、第二启动脉冲信号和第三启动脉冲信号,所述逻辑信号包括第一逻辑信号、第二逻辑信号和第三逻辑信号, 当选择控制信号为第一状态,第一时钟信号、第二时钟信号、第一启动脉冲信号和第一逻辑信号有效,扫描信号按输出行号依序输出; 选择控制信号为第二状态,第一时钟信号、第二时钟信号、第一启动脉冲信号、第二启动脉冲信号、第一逻辑信号和第二逻辑信号均有效,扫描信号以相邻4个输出行号为一组顺序输出,其中,一组内扫描信号输出顺为N、N+2、N+1和N+3,N为该组内的第一个输出行号;选择控制信号为第三状态,第三时钟信号、第四时钟信号和第五时钟信号、第一启动脉冲信号、第二启动脉冲信号、第三启动脉冲信号、第一逻辑信号、第二逻辑信号和第三逻辑信号均有效,扫描信号以相邻6个输出行号为一组顺序输出,其中,一组内扫描信号输出顺为N、N+3、N+1、N+4、N+2和N+5,N为该组内的第一个输出行号。9.一种液晶显示面板,包括权利要求1-5中任一项所述的AMOLED扫描驱动电路和采用权利要求6-8中任一项所述的AMOLED扫描驱动方法。10.—种液晶显示装置,包括权利要求9所述的液晶显示面板。
【文档编号】G09G3/3225GK106097971SQ201610714844
【公开日】2016年11月9日
【申请日】2016年8月24日
【发明人】王振岭, 黄泰钧
【申请人】深圳市华星光电技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1