一种led单元接收卡的制作方法

文档序号:8715464阅读:378来源:国知局
一种led单元接收卡的制作方法
【技术领域】
[0001]本实用新型涉及LED拼接墙领域,更具体地,涉及一种LED单元接收卡。
【背景技术】
[0002]LED拼接墙是由多个LED单元拼接而成,LED单元则主要由灯板和接收卡组成,接收卡的主要任务是接收发送卡的数据,与相连的LED单元通信,驱动扫描灯板。接收卡接收到发送卡下发的图像和控制命令后进行解析,然后把数据进行处理后扫描LED灯板进行显示,同时把图像和控制命令转发给相邻连接的LED单元。而现在市场上使用的LED单元中的接收卡的数据接口一般都是一进一出2个网线接口,图像和控制命令从一个口进,再从另一个口输出给相邻连接的LED单元,能传输的图像大小有限,并且冗余可靠性也有限,如图1所示。

【发明内容】

[0003]本实用新型旨在至少在一定程度上解决上述技术问题,提出一种LED单元接收卡,使LED单元之间的连接更加灵活,能有效提高系统的冗余可靠性。
[0004]为解决上述技术问题,本实用新型的技术方案如下:
[0005]一种LED单元接收卡,所述LED单元接收卡包括控制模块,控制模块上设置有四个数据接口和两个SPI接口 ;所述各数据接口由两个SERDES接口组成。
[0006]本实用新型的LED单元接收卡包括四个数据接口,可使LED单元进行网状凭借,有效提高LED拼接系统的冗余可靠性。同时,由于数据接口是由两个SERDES接口组成,即其速率较高,相比传统LED单元,可减少数据线缆的数量,从而减少LED发送器的使用数量。
【附图说明】
[0007]图1为现有LED单元采用两个数据接口的拼接方式示意图。
[0008]图2为采用本发明的LED单元接收卡的拼接墙拼接方式示意图。
[0009]图3为LED单元接收卡的结构示意图。
【具体实施方式】
[0010]附图仅用于示例性说明,不能理解为对本专利的限制;
[0011]为了更好说明本实施例,附图某些部件会有省略、放大或缩小,并不代表实际产品的尺寸;
[0012]对于本领域技术人员来说,附图中某些公知结构及其说明可能省略是可以理解的。
[0013]下面结合附图和实施例对本实用新型的技术方案做进一步的说明。
[0014]实施例1
[0015]如图2、3,一种LED单元接收卡,所述LED单元接收卡包括控制模块,控制模块上设置有四个数据接口和两个SPI接口 ;所述各数据接口由两个速率为3Gbit/s的SERDES接口的组成;其中所述数据接口的接插件为HDMI连接器,HDMI连接器通过均衡电路域控制模块连接。上述控制模块为FPGA芯片。具体,所述FPGA芯片包括数据处理单元和驱动扫描单元,数据接口的输出端与数据处理单元的输入端连接,数据处理单元的输出端与驱动扫描单元的输入端连接。所述FPGA芯片还包括32位哈佛RISC结构,32位独立地址总线和数据总线。
[0016]本实施方式中的LED单元接收卡包括四个数据接口,使得LED单元可进行网状拼接,有效提高LED拼墙系统的冗余可靠性,如图2。同时由于LED的数据接口速率较高,相比传统LED单元,可减少数据线缆的数量,从而减少LED发送器的使用数量。
[0017]在本实施方式中,每个数据接口都是由2个SERDES接口组成,这里使用SERDES的速率为3Gbit/s,这样每个接口的速率就达到了 6Gbit/s,带宽足够传输1080P图像(分辨率为 1920x1080,60 帧 / 秒)。
[0018]FPGA芯片的数据处理单元用于根据数据接口的状态来确定各个数据接口是否正常工作,并将处理结果传输至驱动扫描单元执行,并将该路数据接口的信息转发给其他三路数据接口以便发送到相邻的LED单元。如果该链路意外断开,FPGA芯片自动从其他有数据的SERDES接口中选择一个进行相同处理。
[0019]两个SPI接口(SPI FLASH),分别是用于存储颜色校正数据、GMAMA校正数据和预存画面和FPGA配置。
[0020]本实施方式中的LED单元接收卡驱动320x320点阵的LED单元,需要FPGA芯片产生16组驱动数据,驱动数据经过驱动电路后送到16个连接器上。
[0021]在本实施方式中,所使用的FPGA芯片是xilinx公司的FPGA芯片。除了接口数据处理单元和驱动扫描单元由FPGA芯片完成外,接收卡的外围电路监测和FPGA升级等管理功能也由FPGA实现。市场上的LED接收卡上大多是用一片微型处理器芯片来实现FPGA升级等功能。
[0022]相同或相似的标号对应相同或相似的部件;
[0023]附图中描述位置关系的用语仅用于示例性说明,不能理解为对本专利的限制;
[0024]显然,本实用新型的上述实施例仅仅是为清楚地说明本实用新型所作的举例,而并非是对本实用新型的实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型权利要求的保护范围之内。
【主权项】
1.一种LED单元接收卡,其特征在于,所述LED单元接收卡包括控制模块,控制模块上设置有四个数据接口和两个SPI接口 ;所述各数据接口由两个SERDES接口组成。
2.根据权利要求1所述的LED单元接收卡,其特征在于,各SERDES接口的速率为3Gbit/s ο
3.根据权利要求1或2所述的LED单元接收卡,其特征在于,所述数据接口的接插件为HDMI连接器。
4.根据权利要求3所述的LED单元接收卡,其特征在于,所述控制模块为FPGA芯片。
5.根据权利要求4所述的LED单元接收卡,其特征在于,所述FPGA芯片包括数据处理单元和驱动扫描单元,数据接口的输出端与数据处理单元的输入端连接,数据处理单元的输出端与驱动扫描单元的输入端连接。
【专利摘要】本实用新型公开一种LED单元接收卡,所述LED单元接收卡包括控制模块,控制模块上设置有四个数据接口和两个SPI接口;所述各数据接口由两个速率为3Gbit/s的SERDES接口的组成。本实用新型的LED单元接收卡包括四个数据接口,可使LED单元进行网状凭借,有效提高LED拼接系统的冗余可靠性。同时,由于数据接口是由两个速率为3Gbit/s的SERDES接口的组成,即其速率可达到6Gbit/s,相比传统LED单元,可减少数据线缆的数量,从而减少LED发送器的使用数量。
【IPC分类】G09G3-32
【公开号】CN204423878
【申请号】CN201420863959
【发明人】张源源, 谷飞
【申请人】广东威创视讯科技股份有限公司
【公开日】2015年6月24日
【申请日】2014年12月31日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1