一种用于触摸屏的驱动电路、内嵌式触摸屏及显示装置的制造方法

文档序号:10118810阅读:486来源:国知局
一种用于触摸屏的驱动电路、内嵌式触摸屏及显示装置的制造方法
【技术领域】
[0001]本实用新型涉及触控技术领域,尤指一种用于触摸屏的驱动电路、内嵌式触摸屏及显示装置。
【背景技术】
[0002]随着显示技术的飞速发展,显示器呈现出了高集成度和低成本的发展趋势。其中,G0A(Gate Driver on Array,阵列基板行驱动)技术将 TFT (Thin Film Transistor,薄膜晶体管)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动,从而可以省去栅极集成电路(IC,Integrated Circuit)的绑定(Bonding)区域以及扇出(Fan-out)区域的布线空间,不仅可以在材料成本和制作工艺两方面降低产品成本,而且可以使显示面板做到两边对称和窄边框的美观设计;并且,这种集成工艺还可以省去栅极扫描线方向的Bonding工艺,从而提高了产能和良率。
[0003]—般地,栅极驱动电路通常由级联的多个移位寄存器构成,各级移位寄存器的输出信号端分别对应一条栅线,用于依次逐行向多条栅线输出扫描信号。随着大尺寸显示器要求的分辨率越来越高,栅极驱动电路往往通过预充电实现,即栅极驱动电路中的各级移位寄存器按序输出,各时钟信号依次具有I/η个脉冲宽度的交叠,使得当前级的移位寄存器输出的扫描信号和上一级移位寄存器输出的扫描信号具有I/η个脉冲宽度的交叠。以η=3为例,如图la所示,栅极驱动电路一般需要连接6条时钟信号线(CLK1、CLK2、CLK3、CLK4、CLK5和CLK6),栅极驱动电路中,除后3级移位寄存器(图la中SR(M)、SR(M-l)和SR(M-2))之外,各级移位寄存器SR(m)的输出信号端0utput_m分别与其后第3级移位寄存器SR(m+3)的输入信号端Input相连;栅极驱动电路对应的时序图如图lb所示,其中图lb中仅示出了前8级移位寄存器的输出信号端Output所输出的扫描信号的时序。
[0004]但是在触控与显示分时驱动的显示装置中,需要在显示一帧的时间段内插入多个触控时间段,以η = 3,以及图lc所示的移位寄存器为例,假设在第N级移位寄存器输出扫描信号之后至第N+1级移位寄存器开始输出扫描信号之前插入触控时间段,在触控时间段内,第Ν+1、Ν+2、Ν+3级的移位寄存器的输入信号端Input的输入信号已经有效,对应的上拉节点的电压已经被拉高,但是由于漏电流的存在,上拉节点的电压存在衰减(Drop),导致在触控时间段结束后,第N+l、N+2、N+3级的移位寄存器的开关晶体管M3开启程度不足,从而在时钟信号端ckl为高电平时,输出信号端Output输出的扫描信号由于开关晶体M3充电能力不足,导致扫描信号上升时间增长,进而导致第N+l、N+2、N+3行像素单元的充电时间缩短,对应此三行像素单元的画面显示效果就会偏暗。
【实用新型内容】
[0005]有鉴于此,本实用新型实施例了提供一种用于触摸屏的驱动电路、内嵌式触摸屏及显示装置,用以解决现有技术中由于第N+1-n级至第N级移位寄存器输出的扫描信号在触控时间段内衰减导致第N+1级至第N+n级移位寄存器输出的扫描信号的上升时间较长,进而导致第N+l、N+2、N+3行像素单元的充电时间缩短,对应的画面显示效果偏暗的问题。
[0006]因此,本实用新型实施例提供的一种用于触摸屏的驱动电路,包括由级联的M级移位寄存器组成的栅极驱动电路,用于向所述栅极驱动电路中各所述移位寄存器提供时钟信号的供电电路;所述栅极驱动电路中,除第M+1-n级至M级移位寄存器外,各级移位寄存器的输出信号端分别与其后第η级移位寄存器的输入信号端相连,其中η大于O且小于M的正整数;所述驱动电路还包括:时序控制器;其中,所述时序控制器用于:
[0007]在触控时间段,控制所述供电电路向各级所述移位寄存器输出幅值为O的时钟信号;其中,所述触控时间段为第N级移位寄存器输出扫描信号之后且第Ν+1级移位寄存器开始输出扫描信号之前的预设时间段,N为大于η且小于M的正整数;
[0008]在显示阶段,控制所述供电电路在第一时间段向第N+1-n级至第N级的移位寄存器输出具有第一幅值的时钟信号,且控制所述供电电路在第二时间段向各级所述移位寄存器输出具有第二幅值的时钟信号;其中,
[0009]所述第一时间段为所述第N+1-n至第N级的移位寄存器输出扫描信号的时间段,所述第二时间段为所述显示时间段中除所述第一时间段之外的时间段;所述时钟信号的第一幅值大于第二幅值。
[0010]较佳地,在本实用新型实施例提供的上述驱动电路中,所述时序控制器,还用于:
[0011]在显示时间段检测所述栅极驱动电路中各级移位寄存器的输出情况;
[0012]确定输出扫描信号的移位寄存器的级数均在第N-1-n至第N级的范围内的时间段为第一时间段,确定输出扫描信号的移位寄存器的级数均不在第N-1-n至第N级的范围内的时间段为第二时间段。
[0013]较佳地,在本实用新型实施例提供的上述驱动电路中,所述时序控制器具体包括:检测电路、连接在所述检测电路和所述供电电路之间的控制电路;其中,
[0014]所述检测电路用于:在显示阶段检测所述栅极驱动电路中各级移位寄存器的输出情况,确定输出的扫描信号的移位寄存器单元的级数均在N-1-n至N的范围内的时间段为第一时间段,并在所述第一时间段内向所述控制电路输出第一控制信号,确定输出的扫描信号的移位寄存器单元的级数均不在N-1-n至N的范围内的时间段为第二时间段,并在所述第二时间段内向所述控制电路输出第二控制信号;
[0015]所述控制电路用于:当接收到所述检测电路发送的第一控制信号时,控制所述供电电路向第N+1-n级至第N级的移位寄存器输出具有第一幅值的时钟信号;当接收到所述检测电路发送的第二控制信号时,控制所述供电电路向各级所述移位寄存器输出具有第二幅值的时钟信号。
[0016]较佳地,在本实用新型实施例提供的上述驱动电路中,所述时序控制器具体包括:检测电路、连接在所述检测电路和所述供电电路之间的第一控制电路、以及连接在所述检测电路和所述供电电路之间的第二控制电路;
[0017]所述检测电路用于:在显示阶段检测所述栅极驱动电路中各级移位寄存器的输出情况,确定输出的扫描信号的移位寄存器单元的级数均在N-1-n至N的范围内的时间段为第一时间段,并在所述第一时间段内向所述第一控制电路输出控制信号,确定输出的扫描信号的移位寄存器单元的级数均不在N-1-n至N的范围内的时间段为第二时间段,并在所述第二时间段内向所述第二控制电路输出控制信号;
[0018]所述第一控制电路用于:当接收到所述检测电路发送的控制信号时,控制所述供电电路向第N+1-n级至第N级的移位寄存器输出具有第一幅值的时钟信号;
[0019]所述第二控制电路用于:当接收到所述检测电路发送的控制信号时,控制所述供电电路向各级所述移位寄存器输出具有第二幅值的时钟信号。
[0020]较佳地,在本实用新型实施例提供的上述驱动电路中,所述供电电路具体包括:与所述时序控制器连连接的电源子电路,以及连接在所述电源子电路与各级移位寄存器之间的电平转换子电路;其中,
[0021]所述电源子电路用于:在所述第一时间段,在所述时序控制器的控制下,向所述电平转换子电路同时输出第一高电位电压和低电位电压;在所述第二时间段,在所述时序控制器的控制下,向所述电平转换子电路输出第二高电位电压和低电位电压;其中所述第一高电位电压高于所述第二高电位电压;
[0022]所述电平转换子电路用于:当接收到所述电源子电路提供的第一高电位电压和低电位电压时,向各级移位寄存器输出具有第一幅值的时钟信号;当接收到所述电源子电路提供的第二高电位电压和低电位电压时,向各级移位寄存器输出具有第二幅值的时钟信号。
[0023]较佳地,在本实用新型实施例提供的上述驱动电路中,所述第一幅值等于所述第一高电位电压与所述低电位电压的差值,所述第二幅值等于所述第二高电位电压与所述低电位电压的差值。
[0024]较佳地,在本实用新型实施例提供的上述驱动电路中,所述时序控制器与所述供电电路通过I2C接口连接。
[0025]较佳地,在本实用新型实
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1