一种基板、显示面板及显示装置的制造方法

文档序号:10877567阅读:497来源:国知局
一种基板、显示面板及显示装置的制造方法
【专利摘要】本实用新型公开了一种基板、显示面板及显示装置,以增大显示装置的显示视角,减少色差,提高产品品质。基板包括多条栅线、多条数据线和多条沿第一方向延伸的公共电极线,所述多条栅线和多条数据线交叉设置,所述栅线和数据线在交叉处设置有薄膜晶体管,所述薄膜晶体管的漏极包括至少两个连接部,每个连接部对应连接一个像素电极,所述薄膜晶体管和对应控制的像素电极组成像素单元;其中,所述多条沿第一方向延伸的公共电极线分为若干个循环组;所述基板还包括:位于基板周边区域的多条沿第二方向延伸的连接走线,所述多条沿第二方向延伸的连接走线分别与所述多条沿第一方向延伸的公共电极线的各个循环组中对应序位的公共电极线连接。
【专利说明】
一种基板、显示面板及显示装置
技术领域
[0001]本实用新型涉及显示技术领域,特别是涉及一种基板、显示面板及显示装置。
【背景技术】
[0002]在平板显示装置中,薄膜晶体管液晶显示器(Thin Film Transistor LiquidCrystal Display,TFT_LCD)具有体积小、无福射和制造成本相对较低等特点,在当前的平板显示器市场占据了主导地位。
[0003]现有TFT-LCD的显示面板的阵列基板包括:多条栅线、多条数据线、多条行向公共电极线和位于基板周边区域的一根列向连接走线,多条栅线和多条数据线交叉设置,栅线和数据线在交叉处设置有薄膜晶体管,列向连接线连接多条行向公共电极线,其中,行向公共电极线与像素电极形成存储电容。现有技术中,通过控制TFT控制像素电极的电压,控制的精确度较低,导致显示视角较小,色差也比较明显。
【实用新型内容】
[0004]本实用新型实施例的目的是提供一种基板、显示面板及显示装置,以增大显示装置的显不视角,减少色差,提尚广品品质。
[0005]本实用新型实施例提供了一种基板,包括多条栅线、多条数据线和多条沿第一方向延伸的公共电极线,所述多条栅线和多条数据线交叉设置,所述栅线和数据线在交叉处设置有薄膜晶体管,所述薄膜晶体管的漏极包括至少两个连接部,每个连接部对应连接一个像素电极,所述薄膜晶体管和对应控制的像素电极组成像素单元;其中:
[0006]所述多条沿第一方向延伸的公共电极线分为若干个循环组;
[0007]所述基板还包括:位于基板周边区域的多条沿第二方向延伸的连接走线,所述多条沿第二方向延伸的连接走线分别与所述多条沿第一方向延伸的公共电极线的各个循环组中对应序位的公共电极线连接。
[0008]采用本实施例结构设计,可以给每个循环组中沿第一方向延伸的公共电极线顺序提供电压,使整个基板上沿第一方向延伸的公共电极线的电压呈周期性循环分布,从而达到辅助调节像素电极电压的作用,该设计有利于实现像素电极的精细控制,从而有利于增大显不装置的显不视角,减少色差,提尚广品品质。
[0009]可选的,所述沿第一方向延伸的公共电极线与沿第一方向排列的像素电极所对应的漏极的连接部形成存储电容。
[0010]可选的,所述沿第一方向延伸的公共电极线与沿第一方向排列的像素电极形成存储电容。
[0011]可选的,所述薄膜晶体管的漏极包括两个连接部,所述两个连接部分别连接的像素电极位于栅线的两侧。
[0012]较佳的,所述薄膜晶体管的源极呈H形,所述两个连接部分别伸入源极的两个开口内。
[0013]较佳的,每个连接部包括十字形连接盘,所述十字形连接盘位于像素电极在基板上的正投影区域内并通过过孔结构与像素电极连接。
[0014]可选的,所述第一方向为行向,所述第二方向为列向,行向公共电极线位于相邻两行像素单元之间并与相邻两行像素电极所对应的漏极的连接部形成存储电容。
[0015]该实施例减少了行向公共电极线的数量,简化了结构,并且同样可以达到辅助调节像素电极电压的作用,有利于实现像素电极的精细控制,从而有利于增大显示装置的显不视角,减少色差,提尚广品品质。
[0016]可选的,所述多条沿第二方向延伸的连接走线中,任两条连接走线的压差绝对值为0.1?0.5伏。
[0017]可选的,所述基板还包括:多条沿第二方向延伸的公共电极线,分为若干个循环组,每条沿第二方向延伸的公共电极线绕沿第二方向排列的像素单元呈折线形状;位于基板周边区域的多条沿第一方向延伸的连接走线,所述多条沿第一方向延伸的连接走线分别与所述多条沿第二方向延伸的公共电极线的各个循环组中对应序位的公共电极线连接。
[0018]通过沿第二方向延伸的公共电极线可以增大对像素电极电压的影响作用,更有利于实现对像素电极的精细控制。
[0019]较佳的,所述多条沿第二方向延伸的连接走线和所述多条沿第一方向延伸的连接走线对应连接。这样可以简化基板周边区域的线路结构,从而有利于实现窄边框设计。
[0020]较佳的,沿第一方向排列的像素单元的像素电极的大小呈交替排列;和/或,沿第二方向排列的像素单元的像素电极的大小呈交替排列。采用该设计,可以加强行向公共电极线和列向公共电极线对像素电极的影响作用,从而更有利于实现对像素电极的精细控制。
[0021]可选的,当第一方向为行向,第二方向为列向时,列向公共电极线的数量与像素单元的列数相同,或者,列向公共电极线每间隔至少一列像素单元排布。
[0022]较佳的,列向公共电极线的宽度大于行向公共电极线的宽度。这样,可以进一步增大对像素电极电压的影响作用,更有利于实现对像素电极的精细控制。
[0023]可选的,所述多条沿第一方向延伸的连接走线中,任两条连接走线的压差绝对值为0.1?0.5伏。
[0024]本实用新型实施例还提供了一种显示面板,包括前述任一技术方案所述的基板。相比现有技术,该显示面板的显示视角增大,色差减少,产品品质较高。
[0025]本实用新型实施例还提供了一种显示装置,包括前述技术方案所述的显示面板。相比现有技术,该显示装置的显示视角增大,色差减少,产品品质较高。
【附图说明】
[0026]图1为本实用新型实施例一基板的俯视图;
[0027]图2为本实用新型实施例二基板的俯视图;
[0028]图3为本实用新型实施例三基板的俯视图;
[0029]图4为本实用新型实施例四基板的俯视图;
[0030]图5为本实用新型实施例五基板的俯视图。
[0031]附图标记:
[0032]1-栅线
[0033]2-数据线
[0034]3-行向公共电极线
[0035]4-薄膜晶体管
[0036]5-连接部
[0037]6-像素电极
[0038]7_列向连接走线
[0039]8-像素单元
[0040]9-列向公共电极线
[0041]10-行向连接走线
[0042]11-十字形连接盘
【具体实施方式】
[0043]为了增大显示装置的显示视角,减少色差,提高产品品质,本实用新型实施例提供了一种基板、显示面板及显示装置。为使本实用新型的目的、技术方案和优点更加清楚,以下举实施例对本实用新型作进一步详细说明。
[0044]本实用新型实施例提供了一种基板,包括多条栅线、多条数据线和多条沿第一方向延伸的公共电极线,所述多条栅线和多条数据线交叉设置,栅线和数据线在交叉处设置有薄膜晶体管,薄膜晶体管的漏极包括至少两个连接部,每个连接部对应连接一个像素电极,薄膜晶体管和对应控制的像素电极组成像素单元;其中:
[0045]所述多条沿第一方向延伸的公共电极线分为若干个循环组;
[0046]基板还包括:位于基板周边区域的多条沿第二方向延伸的连接走线,所述多条沿第二方向延伸的连接走线分别与所述多条沿第一方向延伸的公共电极线的各个循环组中对应序位的公共电极线连接。
[0047]采用本实施例结构设计,可以给每个循环组中沿第一方向延伸的公共电极线顺序提供电压,使整个基板上沿第一方向延伸的公共电极线的电压呈周期性循环分布,从而达到辅助调节像素电极电压的作用,该设计有利于实现像素电极的精细控制,从而有利于增大显不装置的显不视角,减少色差,提尚广品品质。
[0048]可选的,沿第一方向延伸的公共电极线与沿第一方向排列的像素电极所对应的漏极的连接部形成存储电容。
[0049]可选的,沿第一方向延伸的公共电极线与沿第一方向排列的像素电极形成存储电容。
[0050]可选的,薄膜晶体管的漏极包括两个连接部,两个连接部分别连接的像素电极位于栅线的两侧。
[0051 ]较佳的,薄膜晶体管的源极呈H形,两个连接部分别伸入源极的两个开口内。
[0052]较佳的,每个连接部包括十字形连接盘,十字形连接盘位于像素电极在基板上的正投影区域内并通过过孔结构与像素电极连接。
[0053]可选的,第一方向为行向,第二方向为列向,行向公共电极线位于相邻两行像素单元之间并与相邻两行像素电极所对应的漏极的连接部形成存储电容。
[0054]该实施例减少了行向公共电极线的数量,简化了结构,并且同样可以达到辅助调节像素电极电压的作用,有利于实现像素电极的精细控制,从而有利于增大显示装置的显不视角,减少色差,提尚广品品质。
[0055]可选的,多条沿第二方向延伸的连接走线中,任两条连接走线的压差绝对值为0.1?0.5伏。
[0056]可选的,基板还包括:多条沿第二方向延伸的公共电极线,分为若干个循环组,每条沿第二方向延伸的公共电极线绕沿第二方向排列的像素单元呈折线形状;位于基板周边区域的多条沿第一方向延伸的连接走线,所述多条沿第一方向延伸的连接走线分别与所述多条沿第二方向延伸的公共电极线的各个循环组中对应序位的公共电极线连接。
[0057]通过沿第二方向延伸的公共电极线可以增大对像素电极电压的影响作用,更有利于实现对像素电极的精细控制。
[0058]较佳的,所述多条沿第二方向延伸的连接走线和所述多条沿第一方向延伸的连接走线对应连接。这样可以简化基板周边区域的线路结构,从而有利于实现窄边框设计。
[0059]较佳的,沿第一方向排列的像素单元的像素电极的大小呈交替排列;和/或,沿第二方向排列的像素单元的像素电极的大小呈交替排列。采用该设计,可以加强行向公共电极线和列向公共电极线对像素电极的影响作用,从而更有利于实现对像素电极的精细控制。
[0060]可选的,当第一方向为行向,第二方向为列向时,列向公共电极线的数量与像素单元的列数相同,或者,列向公共电极线每间隔至少一列像素单元排布。
[0061 ]较佳的,列向公共电极线的宽度大于行向公共电极线的宽度。这样,可以进一步增大对像素电极电压的影响作用,更有利于实现对像素电极的精细控制。
[0062]可选的,所述多条沿第一方向延伸的连接走线中,任两条连接走线的压差绝对值为0.1?0.5伏。
[0063]实施例一
[0064]如图1所示,本实用新型该实施例提供的基板,包括多条栅线1、多条数据线2和多条行向公共电极线3,多条栅线I和多条数据线2交叉设置,栅线I和数据线2在交叉处设置有薄膜晶体管4,薄膜晶体管4的漏极包括至少两个连接部5,每个连接部5对应连接一个像素电极6,基板上的像素电极6呈阵列排布,行向公共电极线3与行像素电极6所对应的漏极的连接部5形成存储电容,薄膜晶体管4和对应控制的像素电极6组成像素单元8,其中:
[0065]多条行向公共电极线3根据设定的电压循环周期分为若干个循环组;
[0066]基板还包括:位于基板周边区域的多条列向连接走线7,多条列向连接走线7与驱动电路连接并分别与多条行向公共电极线3的各个循环组中对应序位的行向公共电极线连接。
[0067]在该实施例中,薄膜晶体管4的漏极包括两个连接部5,两个连接部5分别连接的像素电极6位于栅线I的两侧,即一个薄膜晶体管4对应控制两个像素电极6。具体的,薄膜晶体管4的源极呈H形,漏极的两个连接部5分别伸入源极的两个开口内;每个连接部5包括十字形连接盘11,十字形连接盘11位于像素电极6在基板上的正投影区域内并通过过孔结构与像素电极6连接。
[0068]如图1所示,该实施例中每个循环组包括十条行向公共电极线3(图中仅示意出其中一部分),列向连接走线7为十条,分别向各个循环组中从上到下的十条行向公共电极线提供电压VO?V9。十条列向连接走线7中,任两条列向连接走线7的压差绝对值为0.1?0.5伏。
[0069]采用本实施例结构设计,可以给每个循环组中的行向公共电极线顺序提供电压,使整个基板上行向公共电极线的电压呈周期性循环分布,从而达到辅助调节像素电极电压的作用,该设计有利于实现像素电极的精细控制,从而有利于增大显示装置的显示视角,减少色差,提尚广品品质。
[0070]实施例二
[0071]如图2所示,实施例二在实施例一的基础上,基板还包括:
[0072]多条列向公共电极线9,根据设定的电压循环周期分为若干个循环组,每条列向公共电极线9绕列像素单元8呈折线形状,列向公共电极线9的数量与像素单元8的列数相同;
[0073]位于基板周边区域的多条行向连接走线10(可以位于基板的上侧或下侧),多条行向连接走线10与驱动电路连接并分别与多条列向公共电极线9的各个循环组中对应序位的列向公共电极线连接。
[0074]值得一提的是,多条列向公共电极线9还可以每间隔一列像素单元排布,或者每间隔两列像素单元排布,或者每间隔多列像素单元排布,其具体排布形式不限。
[0075]在该实施例中,列向公共电极线9的每个循环组包括十条列向公共电极线,行向连接走线1为十条,分别向各个循环组中从左到右的十条列向电极线提供电压VO?V9,并且,这十条行向连接走线1中,任两条行向连接走线的压差绝对值为0.1?0.5伏。
[0076]列向公共电极线9设计呈折线形状,可以增大对像素电极电压的影响作用,更有利于实现对像素电极的精细控制。
[0077]更优的,列向公共电极线9的宽度大于行向公共电极线3的宽度。这样,也可以进一步增大对像素电极电压的影响作用,更有利于实现对像素电极的精细控制。
[0078]实施例三
[0079]如图3所示,该实施例与实施例二相比,多条列向公共电极线9每间隔两列像素单元排布。并且,多条列向连接走线7和多条行向连接走线1对应连接。
[0080]从图中可以看出,多条列向连接走线7和多条行向连接走线10对应连接后,可以共同连接到同一驱动电路上,这样可以简化基板周边区域的线路结构,从而有利于实现窄边框设计。
[0081 ]实施例四
[0082]如图4所示,相较于实施例三,该实施例中,行向公共电极线3位于相邻两行像素单元8之间并与相邻两行像素电极6所对应的漏极的连接部形成存储电容。
[0083]该实施例减少了行向公共电极线3的数量,简化了结构,从图中可以看出,对应连接的列向连接走线7和行向连接走线10分别示意为五条,相较实施例三减少了一半。并且同样可以达到辅助调节像素电极电压的作用,有利于实现像素电极的精细控制,从而有利于增大显示装置的显示视角,减少色差,提高产品品质。
[0084]实施例五
[0085]如图5所示,相较于实施例四,该实施例中,行像素单元的像素电极的大小呈交替排列;和/或,列像素单元的像素电极的大小呈交替排列。采用该设计,可以加强公共电极线对像素电极的影响作用,从而更有利于实现对像素电极的精细控制。
[0086]实施例六
[0087]本实用新型实施例还提供了一种显示面板,包括前述任一技术方案的基板。相比现有技术,该显示面板的显示视角增大,色差减少,产品品质较高。
[0088]实施例七
[0089]本实用新型实施例还提供了一种显示装置,包括前述技术方案的显示面板。相比现有技术,该显示装置的显示视角增大,色差减少,产品品质较高。显示装置的具体类型不限,例如,可以为液晶电视、液晶显示器、平板电脑、手机等等。
[0090]显然,本领域的技术人员可以对本实用新型进行各种改动和变型而不脱离本实用新型的精神和范围。这样,倘若本实用新型的这些修改和变型属于本实用新型权利要求及其等同技术的范围之内,则本实用新型也意图包含这些改动和变型在内。
【主权项】
1.一种基板,包括多条栅线、多条数据线和多条沿第一方向延伸的公共电极线,所述多条栅线和多条数据线交叉设置,所述栅线和数据线在交叉处设置有薄膜晶体管,所述薄膜晶体管的漏极包括至少两个连接部,每个连接部对应连接一个像素电极,所述薄膜晶体管和对应控制的像素电极组成像素单元,其特征在于: 所述多条沿第一方向延伸的公共电极线分为若干个循环组; 所述基板还包括:位于基板周边区域的多条沿第二方向延伸的连接走线,所述多条沿第二方向延伸的连接走线分别与所述多条沿第一方向延伸的公共电极线的各个循环组中对应序位的公共电极线连接。2.如权利要求1所述的基板,其特征在于,所述沿第一方向延伸的公共电极线与沿第一方向排列的像素电极所对应的漏极的连接部形成存储电容。3.如权利要求1所述的基板,其特征在于,所述沿第一方向延伸的公共电极线与沿第一方向排列的像素电极形成存储电容。4.如权利要求1所述的基板,其特征在于,所述薄膜晶体管的漏极包括两个连接部,所述两个连接部分别连接的像素电极位于栅线的两侧。5.如权利要求4所述的基板,其特征在于,所述薄膜晶体管的源极呈H形,所述两个连接部分别伸入源极的两个开口内。6.如权利要求4所述的基板,其特征在于,每个连接部包括十字形连接盘,所述十字形连接盘位于像素电极在基板上的正投影区域内并通过过孔结构与像素电极连接。7.如权利要求1所述的基板,其特征在于,所述第一方向为行向,所述第二方向为列向,行向公共电极线位于相邻两行像素单元之间并与相邻两行像素电极所对应的漏极的连接部形成存储电容。8.如权利要求1所述的基板,其特征在于,所述多条沿第二方向延伸的连接走线中,任两条连接走线的压差绝对值为0.1?0.5伏。9.如权利要求1?8任一项所述的基板,其特征在于,所述基板还包括: 多条沿第二方向延伸的公共电极线,分为若干个循环组,每条沿第二方向延伸的公共电极线绕沿第二方向排列的像素单元呈折线形状; 位于基板周边区域的多条沿第一方向延伸的连接走线,所述多条沿第一方向延伸的连接走线分别与所述多条沿第二方向延伸的公共电极线的各个循环组中对应序位的公共电极线连接。10.如权利要求9所述的基板,其特征在于,所述多条沿第二方向延伸的连接走线和所述多条沿第一方向延伸的连接走线对应连接。11.如权利要求9所述的基板,其特征在于,沿第一方向排列的像素单元的像素电极的大小呈交替排列;和/或,沿第二方向排列的像素单元的像素电极的大小呈交替排列。12.如权利要求9所述的基板,其特征在于,当第一方向为行向,第二方向为列向时,列向公共电极线的数量与像素单元的列数相同,或者,列向公共电极线每间隔至少一列像素单元排布。13.如权利要求12所述的基板,其特征在于,列向公共电极线的宽度大于行向公共电极线的宽度。14.如权利要求9所述的基板,其特征在于,所述多条沿第一方向延伸的连接走线中,任两条连接走线的压差绝对值为0.1?0.5伏。15.—种显示面板,其特征在于,包括如权利要求1?14任一项所述的基板。16.—种显示装置,其特征在于,包括如权利要求15所述的显示面板。
【文档编号】G02F1/1345GK205563032SQ201620307669
【公开日】2016年9月7日
【申请日】2016年4月13日
【发明人】李盼, 程鸿飞, 乔勇, 先建波
【申请人】京东方科技集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1