一种膜层刻蚀防损伤监控设备的制作方法

文档序号:2865623阅读:154来源:国知局
一种膜层刻蚀防损伤监控设备的制作方法
【专利摘要】本实用新型涉及显示【技术领域】,特别涉及一种膜层刻蚀防损伤监控设备,该监控设备包括腔室,所述腔室中设有光源和若干个光感探头,所述光源向基板上的所述膜层照射,所述光感探头用于感应所述膜层的透光率。本实用新型提供的膜层刻蚀防损伤监控设备,结构简单,使用方便,通过对比不同状态下膜层的透光率,可有效监控对膜层的刻蚀程度,最大程度确保膜层不被过度刻蚀,确保膜层的性能,进而提高产品的良品率。
【专利说明】一种膜层刻蚀防损伤监控设备

【技术领域】
[0001] 本实用新型涉及显示【技术领域】,特别涉及一种膜层刻蚀防损伤监控设备。

【背景技术】
[0002] 目前,由于低温多晶硅显示基板相对非晶硅显示基板具有更高的驱动能力,可较 容易获得更高的显示质量,因此,越来越受到用户的追捧。如图1所示,为一种典型的顶栅 结构阵列基板的结构示意图,该阵列基板包括玻璃等透明基板101'、缓冲层102'、多晶硅 有源层103'、栅极绝缘层104'、栅极金属105'和层间绝缘层106'组成。参考附图1B,在刻 蚀过孔时,在层间绝缘层106'之上用光刻工艺形成掩膜107',采用干法刻蚀108'将带刻蚀 区域109'刻蚀去除,从而形成过孔,在后续工艺中即可沉积金属至过孔内从而实现与多晶 硅有源层的连接。
[0003] 但遗憾的是,目前栅极绝缘层104'、层间绝缘层106'相加起来的厚度是相较有源 层的厚度差别非常大(10:1以上),刻蚀工艺的难度很大,而且较难有效监测有否刚好刻蚀 至多晶硅有源层表面,导致很容易出现有源层过刻问题,降低了多晶硅基板的制造良率,特 别是基板尺寸较大时,整个基板的刻蚀情况更难以把握。
[0004] 当然,除了有源层,其他膜层也存在在刻蚀过程中发生过度刻蚀的现象。 实用新型内容
[0005] (一)要解决的技术问题
[0006] 本实用新型的目的是提供膜层刻蚀防损伤监控设备,以克服现有技术中无法掌控 对有源层等膜层的刻蚀程度导致容易出现过刻,影响有源层等膜层性能的缺陷。
[0007] (二)技术方案
[0008] 为了实现上述目的,本实用新型提供一种膜层刻蚀防损伤监控设备,包括腔室,所 述腔室中设有光源和若干个光感探头,所述光源向基板上的所述膜层照射,所述光感探头 用于感应所述膜层的透光率。
[0009] 优选地,所述腔室为真空腔室,所述真空腔室连通反应气体源;所述真空腔室中设 有刻蚀装置。
[0010] 优选地,所述刻蚀装置具体包括:
[0011] 相对设置的上极板和下极板,其中一个极板接地,另外一个极板接射频电源,使得 上极板和下极板之间生成对基板进行刻蚀的等离子体;
[0012] 所述下极板用于放置待刻蚀的基板。
[0013] 优选地,所述光源位于所述上极板上;
[0014] 或者,所述光源位于真空腔室的侧壁;
[0015] 或者,所述光源位于真空腔室的上壁。
[0016] 优选地,所述光感探头设置于所述下极板远离所述基板的一侧。
[0017] 优选地,所述光感探头的数量为5-25个,均匀分布。
[0018] 优选地,还包括用于提供射频电流以产生等离子体的射频电源,所述射频电源在 断电时间段进行膜层的透光率的监测。
[0019] (三)有益效果
[0020] 本实用新型提供的膜层刻蚀防损伤监控设备,结构简单,使用方便,通过对比不同 状态下膜层的透光率,可有效监控对膜层的刻蚀程度,最大程度确保膜层不被过度刻蚀,确 保膜层的性能,进而提供产品的良品率。

【专利附图】

【附图说明】
[0021] 图1为现有技术中顶栅型阵列基板示意图;
[0022] 图2为本实用新型实施例一膜层刻蚀防损伤监测方法流程示意图;
[0023] 图3为本实用新型实施例二有源层刻蚀防损伤监测方法流程示意图;
[0024] 图4为本实用新型实施例三阵列基板的制作方法流程示意图;
[0025] 图5A--为本实用新型实施例三阵列基板的制作方法过程中各步骤结构示意 图;
[0026] 图6为本实用新型实施例四有源层刻蚀监测设备结构示意图。

【具体实施方式】
[0027] 下面结合附图和实施例,对本实用新型的【具体实施方式】作进一步详细描述。以下 实施例用于说明本实用新型,但不用来限制本实用新型的范围。
[0028] 实施例一
[0029] 如图2所示,本实用新型实施例提供一种膜层刻蚀防损伤监控方法,包括:
[0030] 步骤S101、在形成膜层图形之后监测并记录所述膜层的透光率基准值;
[0031] 步骤S102、在所述膜层图形上形成阻挡层,对阻挡层进行刻蚀过孔的过程中,实时 监测所述膜层的透光率现有值,通过透光率现有值和透光率基准值之间的变化量来监控对 所述膜层的刻蚀程度。
[0032] 其中,为了确保整个基板的透光均匀性,可监测所述膜层的不同位置的多个透光 率值。优选地,可监测所述膜层的不同位置的9?25点透光率值。当然,该具体位置的数 量可根据实际需求而定。
[0033] 在实际刻蚀工程中,实时监测膜层的透光率现有值,当透光率现有值达到透光率 基准值的100 %?120 %时,停止刻蚀。
[0034] 本实施例监控方法在实际应用中,通常针对膜层厚度较薄,而阻挡层的厚度相对 较厚的基板结构,由于阻挡层的厚度与膜层相比较厚,这样在刻蚀阻挡层形成过孔的过程 中,若不采用监控手段,则很容易将较薄的膜层过刻蚀,从而影响该膜层的正常使用性能。 另外,该膜层例如可以为有源层、源漏电极层等等。
[0035] 实施例二
[0036] 下面以有源层为例,对该膜层刻蚀防损伤监控方法进行详细说明。
[0037] 如图3所示,本实用新型提供一种有源层刻蚀损伤监测方法,其包括如下步骤:
[0038] 步骤S201、在形成有源层图形之后监测并记录该有源层的透光率基准值;
[0039] 其中,形成有源层图形具体包括:沉积非晶娃层,厚度为l〇〇A ~ 3000A.,优选厚 度为500A ~ 1OOOA。其形成方法可以为pecvd(等离子体增强化学气相沉积)、LPCVD(低 压化学气相沉积)或者溅射方法,沉积温度在600°c以下。随后可通过准分子激光晶化、金 属诱导晶化、固相晶化等方法将非晶硅层转变为多晶硅层,需要说明的是,采用不同的晶化 方法,其具体的工艺过程及薄膜晶体管的结构会有所不同,在制备过程中需要根据情况增 加热处理脱氢、沉积诱导金属、热处理晶化、准分子激光照射晶化、源漏区的掺杂(P型或者 N型掺杂)及掺杂杂质的激活等工艺。
[0040] 将非晶硅转化为多晶硅层之后以光刻工艺形成掩膜,继而采用干法刻蚀方法形成 图形,作为有源层图形。
[0041] 其中,监测并记录该有源层的透光率基准值具体包括:监测并记录此时多晶硅区 域的透过率并记录,具体可通过向基板照射光束,感应所述有源层图形的透光率,并将该透 光率作为有源层的透过率基准值,为监测整个基板的均匀性,监测不同位置的多个数据值, 如测量9?25点数据。
[0042] 步骤S202、在有源层图形上形成阻挡层,对阻挡层进行刻蚀过孔的过程中,实时监 测有源层的透光率现有值,通过透光率现有值和透光率基准值之间的变化量来监控对有源 层的刻蚀程度。
[0043] 其中,对阻挡层选用等离子刻蚀、反应离子刻蚀或电感耦合离子体刻蚀方法,所述 刻蚀气体为含氟、氯的气体。在刻蚀过程中,实时监测有源层的透光率现有值,当透光率透 过率现有值达到透光率基准值的100%?120%时,表示已经刻蚀至有源层,停止刻蚀。
[0044] 本实用新型实施例提供的有源层刻蚀监测方法,通过对比不同状态下有源层的透 光率,可有效监控对有源层的刻蚀程度,最大程度确保有源层不被过度刻蚀,确保有源层的 性能,进而提供广品的良品率。
[0045] 实施例三
[0046] 如图4所示,本实用新型提供一种阵列基板制作方法,为了凸显出该有源层监测 的效果,该阵列基板采用顶栅型结构。
[0047] 该阵列基板的制作方法具体包括:
[0048] 步骤S301、在基板上沉积缓冲层;
[0049] 参照图5A,在经过预先清洗的玻璃等透明基板301上,以PECVD、LPCVD、APCVD (大 气压化学气相沉积)、ECR-CVD (电子回旋谐振化学气相沉积)或者溅射等方法形成缓冲层 302,以阻挡玻璃中所含的杂质扩散进入有源层中,防止对TFT元件的阈值电压和漏电流等 特性产生影响。
[0050] 该缓冲层可以为单层的氧化硅、氮化硅或者二者的叠层。该层的厚度可为 300A ~ 10000A,优选厚度为500 A ~ 4000人,沉积温度在600°c或更低温度下。
[0051] 除引入了缓冲层外,因传统碱玻璃中铝、钡和钠等金属杂质含量较高,容易在高温 处理工艺中发生金属杂质的扩散,玻璃基板建议采用无碱玻璃。
[0052] 步骤S302、在缓冲层上形成有源层的图形,监测并记录所述有源层的透光率基准 值。
[0053] 参照图5B,在缓冲层302上沉积非晶硅层303,厚度为100A ~ 3000A,优选厚度 为500A ~ 1000A。其形成方法可以为PECVD、LPCVD或者溅射方法,沉积温度在600°C以 下。随后可通过准分子激光晶化、金属诱导晶化、固相晶化等方法将非晶硅层303转变为多 晶硅层303C,需要说明的是,采用不同的晶化方法,其具体的工艺过程及薄膜晶体管的结构 会有所不同,在制备过程中需要根据情况增加热处理脱氢、沉积诱导金属、热处理晶化、准 分子激光照射晶化、源漏区的掺杂(P型或者N型掺杂)及掺杂杂质的激活等工艺。
[0054] 将非晶转多晶硅之后以光刻工艺形成掩膜,继而采用干法刻蚀方法形成图形,作 为TFT的有源层图形。
[0055] 监测并记录此时多晶硅区域的透过率并记录,具体可通过向基板照射光束,感应 所述有源层图形的透光率,并将该透光率作为有源层的透过率基准值,为监测整个基板的 均匀性,监测不同位置的多个数据值,如测量9?25点数据。
[0056] 此透过率数值将作为后续监测刻蚀情况的基准值,为监测整个基板的均匀性,可 多测不同位置的几点数据,如测量9?25点数据。
[0057] 步骤S303、沉积栅绝缘层、栅电极层、层间绝缘层,形成待刻蚀过孔的背板;
[0058] 参照图5C,采用PECVD、LPCVD、APCVD或ECR-CVD等方法沉积栅绝缘层304 ;然后 采用溅射、热蒸发或PECVD、LPCVD、APCVD、ECR-CVD等方法在栅绝缘层上沉积栅电极层305 ; 采用湿法刻蚀或干法刻蚀的方法,以光刻工艺形成掩膜,将栅电极层305刻蚀形成图形。
[0059] 栅绝缘层304的厚度为300A?3000人,可根据具体工艺需要选择合适的厚 度,该层可采用单层的氧化硅、氮化硅或者二者的叠层,沉积温度一般在600°C以下。栅 电极层305由金属、金属合金如钥、钥合金等或掺杂的多晶硅等导电材料构成,厚度在 1000A ~ 8000A范围内,优选厚度为2500A ~ 4000A。
[0060] 栅绝缘层之上为厚度在3000 A?9000 A的层间绝缘层306,优选厚度为 4000 A?6000 A。可采用PECVD、LPCVD、APCVD或ECR-CVD等方法在600°C以下的沉积温 度沉积层间绝缘层。层间绝缘层306可由单层的氧化硅或者氧化硅和氮化硅的叠层组成。
[0061] 步骤S304、以光刻法形成掩膜,采用干法刻蚀刻蚀出过孔,并监测过孔透过率,当 透过率达到之前记录的有源层透过率基准值的100 %?120 %时停止刻蚀。
[0062] 参照图在层间绝缘层306之上以光刻工艺形成光刻胶(光致抗蚀剂)掩膜层 307,光刻胶层的厚度优选为10000 A?20000 A。在掩膜层的遮蔽下,被刻蚀区域可采 用干法刻蚀去除。干法刻蚀可选用等离子刻蚀、反应离子刻蚀、电感耦合等离子体刻蚀等方 法,刻蚀气体可选择含氟、氯的气体,如CF4、CHF3、SF6、CC1 2F2等或者这些气体与02的混合气 体。在刻蚀过程中,用步骤S203中同样的方法监测9?25点的透过率,并与步骤S203中 记录的数据相比较,即通过实时监测有源层的透光率现有值和透光率基准值之间的变化量 来监控对所述膜层的刻蚀程度。通过这种监控方法,即使栅极绝缘层104、层间绝缘层106 相加起来的厚度是相较有源层的厚度差别非常大(10:1以上)的情况下,也能很好的监测 到有源层的刻蚀程度,从而相应的控制刻蚀的进度。
[0063] 进一步地,当现有值透过率达到之前记录的透过率基准值的100%?120 %时表 示已经刻蚀至多晶硅层(有源层),即可停止刻蚀。
[0064] 步骤S305、在完成上述步骤的基板上形成源漏电极层,所述源漏电极通过过孔与 有源层实现电连接。
[0065] 采用上述方法制作阵列基板,可实时控制对有源层的刻蚀程度,确保有源层不被 过度刻蚀,进而提商广品的良品率。
[0066] 实施例四
[0067] 如图6所示,本实用新型实施例提供一种膜层刻蚀防损伤监控设备,包括腔室,所 述腔室中设有光源3和若干个光感探头4,所述光源3向基板上的所述膜层照射,所述光感 探头4用于感应所述膜层的透光率。
[0068] 需要说明的是,该膜层刻蚀防损伤监控设备,可采用单独的透过率监测设备来实 现,但考虑到生产效率,还可以将监测透光率的装置与刻蚀工艺集成为一体。
[0069] 具体的,设置腔室为真空腔室1,所述真空腔室连通反应气体源2 ;
[0070] 真空腔室1中还设有刻蚀装置;
[0071] 本实施例中的刻蚀设备为干刻设备,其具体包括相对设置的上极板5和下极板6, 其中一个极板接地,另外一个极板接射频电源7,其中,该射频电源7提供射频电流以产生 对基板8进行刻蚀作用的等离子体。
[0072] 具体的,该光源3可位于上极板5上方或是真空腔室1的上壁,使其光束向下照 射,形成垂直光源,当然,该光源也可位于真空腔室1的侧壁,使其光束倾斜照射,形成倾斜 光源。
[0073] 需要说明的是,本实施例中的刻蚀设备其除了选用本实施例中的刻蚀设备,也可 以选用现有技术其他的干刻设备,例如等离子体刻蚀(PE)模式设备、电感耦合等离子体刻 蚀(ICP)模式基板位于下极板上;
[0074] 为了监测整个基板透过率的均匀性,该光感探头4的数量可设置为5-25个,其均 匀分布在下极板上。当然,该光感探头4的数量可根据需求而定。另外,该设备还包括流量 计9,其用于控制反应气体源向真空腔室内通入的反应气体的量。
[0075] 优选地,所述真空腔室1连接真空泵10、真空计11和压力开关12,用于维持和控 制真空腔室内的真空度。
[0076] 采用此设备时,在上述步骤S302的干法刻蚀后时取得透过率的基准数据,然后在 步骤S304干法刻蚀时进行检测并与基准数据进行比较。
[0077] 需要说明的是,由于干刻设备在工作时产生的等离子体会对光源产生的光起到 干扰的影响,所以在检测时需要暂停等离子体的产生(如采用间断供给射频电源等方法, 分为供电时间段和断电时间段)。
[0078] 通过在刻蚀设备中增设光源和光感探头,可实时监测在过孔刻蚀过程中的刻蚀情 况,有利于简单有效的把控刻蚀程度,能够当刻蚀至有源层时及时停止刻蚀,确保有源层的 性能不被破坏;另外设置若干个监测点,可监测整个基板的刻蚀均匀性,有利于提高制备大 面积多晶娃基板的良率。
[0079] 上述描述是为了示例和描述起见而给出的,而并不是无遗漏的或者将本实用新型 限于所公开的形式。很多修改和变化对于本领域的普通技术人员而言是显然的。选择和描 述实施例是为了更好说明本实用新型的原理和实际应用,并且使本领域的普通技术人员能 够理解本实用新型从而设计适于特定用途的带有各种修改的各种实施例。
【权利要求】
1. 一种膜层刻蚀防损伤监控设备,其特征在于,包括腔室,所述腔室中设有光源和若干 个光感探头,所述光源向基板上的所述膜层照射,所述光感探头用于感应所述膜层的透光 率。
2. 如权利要求1所述的监控设备,其特征在于,所述腔室为真空腔室,所述真空腔室连 通反应气体源;所述真空腔室中设有刻蚀装置。
3. 如权利要求2所述的监控设备,其特征在于,所述刻蚀装置具体包括: 相对设置的上极板和下极板,其中一个极板接地,另外一个极板接射频电源,使得上极 板和下极板之间生成对基板进行刻蚀的等离子体; 所述下极板用于放置待刻蚀的基板。
4. 如权利要求3所述的监控设备,其特征在于,所述光源位于所述上极板上; 或者,所述光源位于真空腔室的侧壁; 或者,所述光源位于真空腔室的上壁。
5. 如权利要求4所述的监控设备,其特征在于,所述光感探头设置于所述下极板远离 所述基板的一侧。
6. 如权利要求1或2所述的监控设备,其特征在于,所述光感探头的数量为5-25个,均 匀分布。
7. 如权利要求1或2所述的监控设备,其特征在于,还包括用于提供射频电流以产生等 离子体的射频电源,所述射频电源在断电时间段进行膜层的透光率的监测。
【文档编号】H01J37/244GK203882952SQ201320851584
【公开日】2014年10月15日 申请日期:2013年12月20日 优先权日:2013年12月20日
【发明者】刘政, 任章淳 申请人:京东方科技集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1