一种制备pcb电路用抗电磁干扰屏蔽器件的方法

文档序号:2997472阅读:172来源:国知局
专利名称:一种制备pcb电路用抗电磁干扰屏蔽器件的方法
技术领域
本发明涉及一种制备PCB电路用抗电磁干扰屏蔽器件的方法。
技术背景PCB (印刷电路板)电路广泛应用于工业、交通、军事、航天等各方面, 渗透于国民经济的各领域,PCB电路工作的可靠性直接影响到电子设备的安 全稳定运行。增强PCB电路的工作可靠性,提高电路在复杂电磁环境下的抗 电磁干扰能力,提高电路的电磁兼容设计研究和实际应用水平,是目前电路 设计领域研究的重点和难点(如极高频电路的电磁抗干扰设计)。现有的应用于PCB电路的抗电磁干扰的设计方法主要有以下三种 一是 提高PCB电路元件(如IC集成芯片)本身的抗干扰工作能力,二是考虑PCB 电路系统的设计布局对于电路板工作的影响;三是电磁屏蔽技术的采用。对 于电磁屏蔽技术在PCB电路电磁兼容设计中的应用,现有方法为, 一是采用 金属壳体,对PCB电路设备外的其它电磁干扰源进行屏蔽;二是对工作在高 频下的PCB电路,其电路板信号线布线的上面再覆盖一层金属薄层布线,对 下层的信号线进行屏蔽保护;三是某些集成IC芯片经常采用的方法,在IC 芯片的顶部(或其它位置)覆盖金属箔层,对芯片内部进行保护;四是电路 板外的信号线经常采用屏蔽线,应用金属线网对信号线进行保护。分析上述屏蔽措施,可知屏蔽措施采用的器件, 一是硬质金属壳体和箔 层,厚度大致在数十微米至几毫米之间,二是信号屏蔽线采用的绝缘层和信 号线之间的金属线。其不足之处在于①采用的屏蔽壳体、箔层和线若为不 导磁钢、铜、锡、铝等磁导率很低的材料,其屏蔽效果对于高频电磁干扰源较好,对工频、低频电磁干扰源较差,对静态磁场干扰源几乎没有屏蔽效果。 ②采用的屏蔽壳体若为导磁钢、铁等高磁导率的材料,其对于高频、工频、 低频电磁干扰源和静态磁场干扰源等均有屏蔽效果,但是该屏蔽壳体由硬质导磁材料制成, 一般仅使用于PCB电路设备的外壳,对于PCB电路板元件级 的复杂屏蔽结构,该方法无法应用。采用双布线箔层对于PCB下层信号线进 行屏蔽保护,上箔层布线采用的一般是铜、锡及其导电合金, 一般不采用高 导磁率的钢、铁等材料。PCB集成IC芯片上采用的屏蔽箔为铜, 一般也不采 用高导磁率的钢、铁等材料。③信号屏蔽线的屏蔽层采用的若是铜线,其对 低频电磁干扰源和静态磁场干扰源屏蔽效果较差或没有屏蔽效果。因此当PCB电路元件暴露在低频电磁干扰源和静态磁场干扰源的情况时, 元件的电磁屏蔽效果较差,将影响PCB电路的正常工作,降低电路的工作可 靠性。另一方面,随着永磁等磁性材料在PCB电路设计中越来越多的应用(如 PCB板用永磁电机),在PCB板上的静态磁场及低频磁场会对其他元件的工作 产生更多的不利影响。因此需要采取措施,开发新型结构的适用于PCB元件 的屏蔽器件,进一步提高PCB电路的抗电磁干扰能力,提高可靠性。发明内容综合目前PCB电路抗电磁干扰的现状,本发明从下述两方面入手进一步 提高PCB电路的电磁兼容性能(l)采用柔性导磁材料,将高导磁率材料和 芯片电磁屏蔽设计相融合,利用磁特性进一步提高芯片在低频和静态磁场干 扰下的电磁屏蔽效果;(2)从结构设计入手,开发新型结构屏蔽器件,增加 屏蔽设计的灵活性和适用对象的广泛性。基于上述思想,本发明提出了一种 采用柔性导磁材料制备PCB电路用抗电磁干扰屏蔽器件的方法,所制得的屏 蔽器件可针对PCB电路具有不同抗电磁干扰屏蔽的结构,进一步提高PCB电 路的抗干扰性能,增强电路工作的可靠性。为达到以上目的,本发明是采取如下技术方案予以实现的一种制备PCB电路用抗电磁干扰屏蔽器件的方法,其特征在于,包括如下步骤1) 采用柔性高导磁材料作为PCB电路用电磁屏蔽器件的材料; 所述柔性高导磁材料包括铁镍软磁合金、铁钴软磁合金和铁镍基非晶软磁材料,相对磁导率为103~105数量级;2) 将步骤1)中铁镍软磁合金或铁钴软磁合金采用拉拔工艺,加工成单根线径为0.05mm 0.5mm柔性导磁线材,然后经压接或焊接工艺制成平面二 维结构或空间三维结构的电磁屏蔽器件;包括以下几种a. 二维多芯排线结构,b. 二维平面网格结构,c. 三维空间网格结构;或者将步骤l)中的铁镍软磁合金、铁钴软磁合金之一采用浇铸工艺,直 接加工成所述三维空间网格结构的电磁屏蔽器件;或者将步骤l)中的铁镍软磁合金、铁钴软磁合金之一轧制加工成厚度为 0.05mm 0.2mm导磁薄片,然后采用冷冲压成型工艺制成三维空间帽状结构的 电磁屏蔽器件;或者先将厚度为0. 1-0. 5mm塑料膜片热压成型为所述三维空间帽状结构 的基体,然后在该基体的里面或外面采用真空镀膜工艺镀上一层厚度为 0. 001-0. 05mm的步骤1)所述铁镍基非晶软磁材料导磁膜,形成三维帽状屏 蔽器件。3) 将步骤2)制得的二维结构的电磁屏蔽器件应用于制备PCB电路板上 信号布线、信号排线的外层抗电磁干扰屏蔽网;电感线圈、含有永磁材料元 件的外层抗电磁干扰屏蔽网罩;将步骤2)制得的三维空间网格结构的电磁屏 蔽器件应用于制备PCB电路中集成IC芯片外层的抗电磁干扰屏蔽网罩;将步 骤2)制得的三维空间帽状结构的电磁屏蔽器件应用于制备PCB电路中微处理 器、单片机的外层抗电磁干扰封闭屏蔽罩。上述步骤l)所述的铁镍软磁合金可采用的牌号为1H6、 1J46;铁钴软磁合金可采用的牌号为1J22;铁镍基非晶软磁材料的化学式为Fe4。Ni3sM04B,8。 本发明提出的制备PCB电路用抗电磁干扰屏蔽器件的方法,将柔性导磁 材料和PCB电磁屏蔽设计相结合,具有突出的实质性优点,其主要体现在 一是采用的柔性导磁材料,既具有机械变形能力,又具有高导磁率,易于设 计成各种屏蔽结构,可提高PCB电磁屏蔽器件设计的多样性和结构的灵活性, 促进新型结构创新。二是不但可对高频电磁干扰源进行屏蔽,还可对工频电 磁干扰源及静态磁场干扰源进行有效屏蔽。


图1为本发明采用柔性导磁材料制成的多芯排线结构屏蔽器件结构图。 图2为本发明采用柔性导磁材料制成的网格屏蔽器件结构图。其中图2 (a)为二维平面网格屏蔽结构;图2 (b)为三维网格屏蔽结构。 图3为本发明采用柔性导磁材料制成的三维帽状屏蔽器件结构图。
具体实施方式
以下结合附图和具体实施例对本发明作进一步的详细说明。 实施例一如图1所示,采用柔性导磁材料铁镍软磁合金1J76,相对磁导率为8000, 用拉拔的方法制备成基本导磁单元1,该基本导磁单元1为线径0. 2mm的单根 柔性导磁长线材,采用并行结构,将8根基本导磁单元1的线材平行排列, 两端部用接线端子2采用压接的工艺方法与8根基本导磁单元1的固定在一 起,形成完整的多芯排线结构屏蔽器件。该结构屏蔽器件可用于制备PCB电 路板上并行信号PCB布线或排线的外层抗电磁干扰屏蔽网,根据实际需要, 也可任意改变并行的基本导磁单元1数量。如图2 (a)所示,采用柔性导磁材料铁镍软磁合金1J46,相对磁导率为 2500,采用拉拔工艺制备成基本导磁单元1,该基本导磁单元1为线径0. 3mm的单根柔性导磁长线材,用6根上述柔性导磁长线材沿经向,6根上述柔性导 磁长线材沿纬向,按照经纬方向排列,在经讳柔性导磁线材相交的节点位置 焊接,形成二维平面网格结构的屏蔽器件。用该结构屏蔽器件可制备PCB电 路中电感线圈的外层抗电磁干扰屏蔽网罩。 实施例三如图2 (b)所示,采用柔性导磁材料铁镍软磁合金1J46,相对磁导率为 2500,在图2 (a) 二维网格屏蔽结构基础上,采用5面该二维网格结构,用 焊接工艺制成方形立体结构的三维网格屏蔽器件,基本导磁单元1的线径为 0.4mm。图2 (b)三维网格屏蔽器件也可以直接采用铁镍软磁合金用模具立体 浇铸成型,采用浇铸方法时首先用模具钢制成三维网格屏蔽器件的模型,模 具钢外涂隔热层,浇铸时将熔融的液态铁镍软磁合金挤压进入三维模具,经 冷却后可得挤压浇铸的三维网格屏蔽器件。为改善其力学性能,浇铸成型的 三维网格屏蔽器件还需进行退火处理。由于网格结构的灵活性,根据实际需 要,可任意组合构成圆形及其它形状的三维网格结构屏蔽器件。用该结构屏 蔽器件可制备PCB电路中集成IC芯片外层的抗电磁干扰屏蔽网罩。由于三维 网格结构的5个面同图2 (a)相同,l个面是敞开的,可以将PCB电路的IC 芯片或其它电磁元件置入该三维网格屏蔽器件中。 实施例四如图3所示,采用柔性导磁材料铁钴软磁合金1J22,相对磁导率为3000, 首先轧制成厚度为O.lmm的薄片,采用冷冲压成型工艺做成三维空间帽状结 构,也可分别成型下半部球形、上半部圆柱形,上半部和下半部之间采用焊 接连接,最上部的圆柱一端敞开,形成一面开口的帽状屏蔽器件,以便将PCB 电路的电磁元件置入三维层状屏蔽器件中。上述帽状屏蔽结构的几何尺寸和 形状可根据实际需要变化。用该结构屏蔽器件可制备PCB电路中微处理器、 单片机的外层抗电磁干扰封闭屏蔽罩。实施例五如图3所示,首先采用厚度为O.lmm聚酰亚胺塑料膜片热压成型为如实施例四的三维空间帽状结构基体,然后在该帽状基体的里面或外面采用真空蒸镀镀膜工艺镀上一层厚度为0.001-0.05的铁镍基非晶软磁Fe4()Ni38M04B,8 导磁膜,蒸镀镀膜时用气相冷凝法,采用电子枪加热铁镍基非晶软磁 Fe40Ni38Mo4B18,在真空(l(T5Pa)条件下,使气相合金Fe4。Ni38Mo4B18原子沉 积在基体上,形成三维帽状屏蔽器件。该结构屏蔽器件也可用于制备PCB电 路中微处理器、单片机的外层抗电磁干扰封闭屏蔽罩。
权利要求
1.一种制备PCB电路用抗电磁干扰屏蔽器件的方法,其特征在于,包括如下步骤1)采用柔性高导磁材料作为PCB电路用电磁屏蔽器件的材料;所述柔性高导磁材料包括铁镍软磁合金、铁钴软磁合金和铁镍基非晶软磁材料,相对磁导率为103~105数量级;2)将步骤1)中铁镍软磁合金或铁钴软磁合金采用拉拔工艺,加工成单根线径为0.05mm~0.5mm柔性导磁线材,然后经压接或焊接工艺制成平面二维结构或空间三维结构的电磁屏蔽器件;包括以下几种a.二维多芯排线结构,b.二维平面网格结构,c.三维空间网格结构;或者将步骤1)中的铁镍软磁合金、铁钴软磁合金之一采用浇铸工艺,直接加工成所述三维空间网格结构的电磁屏蔽器件;或者将步骤1)中的铁镍软磁合金、铁钴软磁合金之一轧制加工成厚度为0.05mm~0.2mm导磁薄片,然后采用冷冲压成型工艺制成三维空间帽状结构的电磁屏蔽器件;或者先将厚度为0.1-0.5mm塑料膜片热压成型为所述三维空间帽状结构的基体,然后在该基体的里面或外面采用真空镀膜工艺镀上一层厚度为0.001-0.05mm的步骤1)所述铁镍基非晶软磁材料导磁膜,形成三维帽状屏蔽器件;3)将步骤2)制得的二维结构的电磁屏蔽器件应用于制备PCB电路板上信号布线、信号排线的外层抗电磁干扰屏蔽网;电感线圈、含有永磁材料元件的外层抗电磁干扰屏蔽网罩;将步骤2)制得的三维空间网格结构的电磁屏蔽器件应用于制备PCB电路中集成IC芯片外层的抗电磁干扰屏蔽网罩;将步骤2)制得的三维空间帽状结构的电磁屏蔽器件应用于制备PCB电路中微处理器、单片机的外层抗电磁干扰封闭屏蔽罩。
2.如权利要求1所述的制备PCB电路用抗电磁干扰屏蔽器件的方法,其 特征在于,所述的铁镍软磁合金采用的牌号为U76、 U46;所述的铁钴软磁 合金采用的牌号为1J22;所述的铁镍基非晶软磁材料的化学式为 Fe40Ni38Mo4B18。
全文摘要
本发明公开了一种制备PCB电路用抗电磁干扰屏蔽器件的方法,其特征在于,采用柔性高导磁材料作为PCB电路用电磁屏蔽器件的材料,用拉拔工艺,加工成单根柔性导磁线材,经过压接、焊接工艺制成平面二维多芯排线结构、二维或三维网格结构的屏蔽器件,其三维网格结构也可采用浇铸工艺制成。柔性高导磁材料也可采用轧制加工成导磁薄片,经过冷冲压成型工艺制成三维空间帽状结构的屏蔽器件,三维空间帽状结构也可采用塑料基体镀膜工艺制成。这些多种结构的电磁屏蔽器件可应用于制备PCB电路板上信号布线及排线、电感线圈、含有永磁材料元件、集成IC芯片、微处理器、单片机等的外层抗电磁干扰屏蔽网、屏蔽网罩或封闭屏蔽罩。
文档编号B23P15/00GK101252823SQ20081001763
公开日2008年8月27日 申请日期2008年3月6日 优先权日2008年3月6日
发明者娄建勇, 梁得亮, 陈以通 申请人:西安交通大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1