一种抗跌落托盘保护端盖的制作方法

文档序号:4354265阅读:278来源:国知局
专利名称:一种抗跌落托盘保护端盖的制作方法
技术领域
本实用新型属于半导体行业的包装领域,涉及ー种抗跌落的托盘保护端盖。
背景技术
目前在精密半导体元件的包装材料中多使用托盘,托盘一般采用塑胶材料制成,可多次循环使用。但是,由于托盘材质或结构的原因,托盘的机械强度并不能满足在贮运过程中保护精密半导体元件完全不受损坏的要求,因意外跌落造成自身损坏及所包装精密半导体元件的损坏,既降低了托盘的使用周期,又带来成本压力。托盘保护端盖为解决该问题提供了可行的方法和路径。托盘保护端盖的使用方法请參照图I所示,精密半导体元件放置在托盘A的格槽内,多个托盘A可叠放,托盘保护端盖B卡装在层叠后的托盘A两侧端部,随层叠后的托盘 A包装在一起储运。传统的托盘保护端盖B的结构简单,包括底壁及侧壁,侧壁由底壁向上延伸,形成类似于一端开ロ的盒子形状,传统的托盘保护端盖B的底壁及侧壁上仅设置若干个包装用的卡槽或突起。传统的托盘保护端盖可以对托盘的储运起到一定的保护作用,降低托盘的损坏程度,在一定程度上起到保护托盘的内装精密半导体元件的作用。然而,传统的托盘保护端盖由于设计的局限性,对冲击压カ传递和冲击压カ分散的效果受限,不能彻底解决因托盘保护端盖意外跌落造成自身损坏及所包装精密半导体元件损坏的问题。

实用新型内容本实用新型所要解决的技术问题在于提供一种抗跌落的托盘保护端盖,其具有优异的抗冲击强度和抗跌落损伤能力。本实用新型是这样实现的,一种抗跌落托盘保护端盖,包括底壁及侧壁,侧壁由底壁向上延伸,并且围设形成ー用于容纳托盘的容置空间,抗跌落托盘保护端盖的外壁面上突设有若干缓冲筋。进ー步,缓冲筋包括若干第一缓冲筋,第一缓冲筋突设在侧壁的外侧面上。进ー步,第一缓冲筋的底端突出底壁的下表面。进ー步,底壁的下表面对应第一缓冲筋的底端位置处突设有连接各第一缓冲筋底端的底部缓冲筋。进ー步,抗跌落托盘保护端盖的横截面呈多边形,缓冲筋包括多个第二缓冲筋,第ニ缓冲筋突设在侧壁转角处的外侧面上。进ー步,缓冲筋包括若干第三缓冲筋,第三缓冲筋突设在底壁的上表面。进ー步,抗跌落托盘保护端盖的内壁面上还设有若干凹陷的缓冲槽。进ー步,抗跌落托盘保护端盖的横截面呈多边形,缓冲槽包括多个第一缓冲槽,第一缓冲槽沿侧壁的壁厚方向凹陷设置在侧壁转角处的内侧面上。进一歩,缓冲槽包括若干第二缓冲槽,第二缓冲槽沿底壁的壁厚方向凹陷设置在底壁的上表面上。进一歩,缓冲槽包括多个第三缓冲槽,第三缓冲槽沿侧壁的壁厚方向凹陷设置在侧壁的内侧表面上。与现有技术相比较,本实用新型的抗跌落托盘保护端盖,在托盘保护端盖的结构上做优化设计,通过在托盘保护端盖上增设缓冲筋,可充分吸收、分散和传递装有精密半导体电子产品的托盘测试、贮运、撞击和震动过程中的冲击能量,提高托盘保护端盖的冲击强度及抗跌落损伤能力,既可保护托盘,延长托盘的使用周期,又可更好的保护托盘内装的精密半导体电子产品,简单实用。

图I是传统托盘保护端盖使用状态时的示意图;图2是本实用新型第一实施例的立体示意图;图3是图2所示第一实施例另一角度的立体示意图;图4是本实用新型较第二实施例的立体示意图;图5是图4所示第二实施例另一角度的立体示意图;图6是本实用新型第三实施例的立体示意图;图7是图6所示第三实施例另一角度的立体示意图;图8是本实用新型的实施例使用状态时的示意图。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,
以下结合附图及实施例,对本实用新型进行进一歩详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。请參阅图2及图3,是本实用新型的第一实施例,本实施例可用于半导体或微电子芯片和硅晶片等精密元件的放置、存储及运输。本实施例包括底壁I及侧壁2,侧壁2由底壁I向上延伸,并且围设形成一用于容纳托盘(图中未示出)的容置空间,于本实施例的外壁面上突设有若干缓冲筋。具体地,缓冲筋包括若干第一缓冲筋31、多个第二缓冲筋32及若干第三缓冲筋33。第一缓冲筋31突设在侧壁2的外侧面上,其外形呈条状或曲线状均可,若干第一缓冲筋31可设置为平行或非平行,且其顶端可以与侧壁2上端面平齐,也可以突出或低于侧壁2上端面,其底端突出或平齐底壁I的下表面。本实施例的横截面可以是各种形状,例如圆形、多边形等,本实施例中,其横截面呈方形。第二缓冲筋32突设在四个侧壁2转角处的外侧面上。第三缓冲筋33突设在底壁I的上表面。上述实施方式通过在托盘保护端盖上增设缓冲筋,可充分吸收、分散和传递装有精密半导体电子产品的托盘测试、贮运、撞击和震动过程中的冲击能量,提高托盘保护端盖的冲击强度及抗跌落损伤能力,既可保护托盘,延长托盘的使用周期,又可更好的保护托盘内装的精密半导体电子产品,简单实用。为了增强抗跌落托盘保护端盖的抗跌落能力,本实用新型于内壁面上可以设有若干凹陷的缓冲槽。缓冲槽包括多个第一缓冲槽41及若干第二缓冲槽42。第一缓冲槽41沿侧壁2的壁厚方向凹陷设置在本实施例的四个侧壁2转角处的内侧面上,第二缓冲槽42沿底壁I的壁厚方向凹陷设置。请參阅图4及图5,是本实用新型的第二实施例,第二实施例与上述第一实施例的主要在干第一缓冲筋31'、第二缓冲筋32'的外形不同,本实施例中的第一缓冲筋31'及第ニ缓冲筋32'的横截面外形皆呈半圆弧形(或呈正弦波浪形状),第一缓冲筋31'与侧壁2'连接处为圆弧角过度;另外,第一缓冲筋31'的底端突出本实施例底壁Γ下表面的部分通过弧形斜面与底壁Γ下表面过度连接;再有,本实施例中的缓冲槽还包括若干第三缓冲槽43,第三缓冲槽43沿侧壁2'的壁厚方向凹陷设置在侧壁2'的内侧表面。请參阅图6及图7,是本实用新型的第三实施例,其与上述第二实施例的主要区别在干在本实施例底壁I,的下表面对应第一缓冲筋31'的底端位置处突设有连接各第一缓冲筋31'底端的底部缓冲筋34。底部缓冲筋34高出底壁I'的下表面,且通过弧形斜面过度与底壁P下表面连接在一起。
可以理解,本实用新型通过分别设置在其侧壁、底壁及转角表面上的若干缓冲筋及缓冲槽,既可以提高其机械强度,又可提高其抗跌落能力。在上述三个实施例中的缓冲筋及缓冲槽可以根据需要相互任意组合互換,达到既可充分吸收托盘受到的外部冲击カ又可提闻其强度的目的。请比较图I及图8,本实用新型的实施例仅分别在其侧壁、底壁及转角表面上设置若干缓冲筋及缓冲槽,并没有影响其内置空间的实际容积,所以不会影响其原有的包装方式。本实用新型的实施例B'卡装在层叠后的托盘A两侧端部,也随层叠后的托盘A包装在一起储运,与原有包装方式完全相同,但是,其自身的抗冲击能力却大大提高了。以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。
权利要求1.一种抗跌落托盘保护端盖,包括底壁及侧壁,所述侧壁由所述底壁向上延伸,并且围设形成一用于容纳托盘的容置空间,其特征在于,所述抗跌落托盘保护端盖的外壁面上突设有若干缓冲筋。
2.如权利要求I所述的抗跌落托盘保护端盖,其特征在于,所述缓冲筋包括若干第一缓冲筋,所述第一缓冲筋突设在所述侧壁的外侧面上。
3.如权利要求2所述的抗跌落托盘保护端盖,其特征在于,所述第一缓冲筋的底端突出所述底壁的下表面。
4.如权利要求3所述的抗跌落托盘保护端盖,其特征在于,所述底壁的下表面对应所述第一缓冲筋的底端位置处突设有连接各第一缓冲筋底端的底部缓冲筋。
5.如权利要求I所述的抗跌落托盘保护端盖,其特征在于,所述抗跌落托盘保护端盖 的横截面呈多边形,所述缓冲筋包括多个第二缓冲筋,所述第二缓冲筋突设在所述侧壁转角处的外侧面上。
6.如权利要求I所述的抗跌落托盘保护端盖,其特征在于,所述缓冲筋包括若干第三缓冲筋,所述第三缓冲筋突设在所述底壁的上表面。
7.如权利要求I至6中任意一项所述的抗跌落托盘保护端盖,其特征在于,所述抗跌落托盘保护端盖的内壁面上还设有若干凹陷的缓冲槽。
8.如权利要求7所述的抗跌落托盘保护端盖,其特征在于,所述抗跌落托盘保护端盖的横截面呈多边形,所述缓冲槽包括多个第一缓冲槽,所述第一缓冲槽沿所述侧壁的壁厚方向凹陷设置在所述侧壁转角处的内侧面上。
9.如权利要求7所述的抗跌落托盘保护端盖,其特征在于,所述缓冲槽包括若干第二缓冲槽,所述第二缓冲槽沿所述底壁的壁厚方向凹陷设置在所述底壁的上表面上。
10.如权利要求7所述的抗跌落托盘保护端盖,其特征在于,所述缓冲槽包括多个第三缓冲槽,所述第三缓冲槽沿所述侧壁的壁厚方向凹陷设置在所述侧壁的内侧表面上。
专利摘要本实用新型涉及一种抗跌落托盘保护端盖,包括底壁及侧壁,侧壁由底壁向上延伸,并且围设形成一用于容纳托盘的容置空间,在托盘保护端盖的外壁面上增设若干缓冲筋及缓冲槽。上述托盘保护端盖通过缓冲筋及缓冲槽的设置,可充分吸收、分散和传递装有精密半导体电子产品的托盘测试、贮运、撞击和震动过程中的冲击能量,提高托盘保护端盖的冲击强度及抗跌落损伤能力,既可保护托盘,延长托盘的使用周期,又可更好的保护托盘内装的精密半导体电子产品,简单实用。
文档编号B65D85/30GK202642409SQ20112056073
公开日2013年1月2日 申请日期2011年12月1日 优先权日2011年12月1日
发明者谭明华, 王惠民, 江志广 申请人:优博企业有限公司, 东莞优博实业有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1