利用大规模fet阵列测量分析物的方法和装置的制作方法

文档序号:5832727阅读:1528来源:国知局

专利名称::利用大规模fet阵列测量分析物的方法和装置的制作方法利用大,FET阵列测量分析物的方法和装置
技术领域
本公开内容一般性涉及与利用电子传感器检测和测量一种或多种分析物有关的发明方法和装置。
背景技术
:已经发现电子器件和元件在化学和生物学(一般称为"生命科学,,)领域具有多种应用,特别适用于对化学反应和物质组成的各个方面的检测和测量。这些电子器件中的一种称作离子敏感场效应晶体管,其在有关文献中通常表示为ISFET(或pHFET)。ISFET通常主要由学术和研究团体研发用以简化溶液的氢离子浓度(通常称为"pH")的测量。更具体地,ISFET是一种阻抗变换器件,其以类似于MOSFET(金属氧化物半导体场效应晶体管)的方式工作,并特别设置为选择性测量溶液中的离子活性(例如溶液中的氢离子就是"分析物,,)。"ThirtyyearsofISFETOLOGY:whathappenedinthepast30yearsandwhatmayhappeninthenext30years,"P.Bergveld,iSews;J"Mfltora,88(2003),pp,1-20中给出了ISFET4细的工作原理,该出版物通过引用并入本文。图l示出利用常规CMOS(互补金属氧化物半导体)工艺制造的p型(p沟道)ISFET50的截面图。基于p型硅衬底52来制造p型ISFET,其中形成构成晶体管"体"的n型阱54。构成ISFET的源极56和漏极58的高掺杂p型(p+)区域S和D形成在n型阱54中。还在n型阱中形成高掺杂n型(n+)区域B,以为n型阱提供导电体(或"块")连接62。氧化层65设置在源极、漏极和体连接区域上方,形成穿过这些区域的开口从而为这些区域提供电连接(经由电导体)。例如,作为导体的金属接触66为漏极58提供电连接,而作为导体的金属接触68通过高导电的体连接62为源极56和n型阱54提供公用连接。多晶硅栅极64形成在源极56和漏极58之间的n型阱54的区域60上方位置处的氧化层上。因为氧化层65设置在多晶硅^(f极64和晶体管体(即n型阱)之间,所以其通常称为"栅极氧化物"。与MOSFET类似,ISFET50是基于由多晶珪栅极64、栅极氧化物65和源极与漏极之间的n型阱54的区域60构成的MOS(金属-氧化物-半导体)电容所引起的电荷浓度调制来工作的。当跨接栅极和源极区域施加负电压时(VGS<0伏特),在栅极氧化物65和区域60的界面处通it^C^该区域的电子而产生"p沟道"63。p沟道63在源极和漏极之间延伸,当栅极-源极电位VGS负到足以从源极将空穴吸引到沟道中时,电流传导通过p沟道。沟道63开始传导电流时的栅极-源极电位称作晶体管的阈值电压VTH(当Vcs的绝对值大于阈值电压ViH时,导通晶体管)。源极之所以称为源极是因为其是流过沟道63的电荷载流子(对于p沟道来说是空穴)的来源;类似地,漏极是电荷栽流子离开沟道63的位置。在图1的ISFET50中,如金属接触68同时连接源极56和体连接62所示,通过体连接62将n型阱54(晶体管体)强制偏压到与源极56相同的电位(即VSB=0伏特)。这种连接避免了p+源极区域和n型阱的正向偏压,并因此有助于将电荷载流子限制到其中可形成沟道63的区域60的区域中。根据非线性关系,源极56和体/n型阱54之间的任何电位差(非零源-体电压VsB)都会影响ISFET的阈值电压VTH,且其通常称作"体效应",这在许多应用中是不希望出现的。图1中还示出ISFET的多晶硅栅极64连接到设置在一个或多个置于栅极氧化物65上以构成"浮栅,,结构70的附加氧化物层75中的多层金属层。之所以称为浮栅结构,是因为其与ISFET有关的其他导体电绝缘;即,其夹在栅极氧化物65和钝化层72之间。在ISFET50中,钝化层72构成产生器件离子敏感性的离子敏感膜;即,接触钝化层72,特别是接触浮栅结构70上的敏感区域78中的钝化层72的"分析溶液"74(包含目标离子的溶液)中离子的存在改变了ISFET的电特性,从而调节流过源极56和漏极58之间p沟道63的电流。钝化层72可以包含有助于对特定离子敏感的各种不同材料中的任意一种;例如,包含氮化硅或氮氧化硅的钝化层通常提供对于分析物溶液74中的氢离子浓度(pH)的敏感性,而包含含有缬氨霉素的聚氯乙烯的钝化层提供对于分析物溶液中的钾离子浓度的敏感性(例如适用于钝化层并对诸如钠、银、铁、溴、碘、钙和硝酸根的其他离子敏感的材料是公知的)。对于离子敏感性来说,由于化学反应(例如通常包括由敏感区域78附近的分析物溶液中的离子导致的氧化表面基团的分解),使得在钝化层72和分析物溶液74的固/液界面处出现的通常称作"表面电势"的电势差成为敏感区域78中离子浓度的函数。这种表面电势进而影响ISFET的阈值电压VTH;因此,ISFET的阈值电压Vth随着敏感区域78附近的分析物溶液74中的离子浓度的改变而变化。图2示出图l所示的p沟道ISFET50的等效电路。再次参考图1,分析物溶液74中的参比电极76(常规Ag/AgCl电极)测定分析物溶液本身的本体电位,并类似于常规MOSFET的栅极接线端,如图2所示。在ISFET的线性或不饱和工作区域中,漏电流lD由下式给出<formula>formulaseeoriginaldocumentpage18</formula>其中VDs是漏极和源极之间的电压,且/是跨导#(单位为安培/伏特2),其由下式给出<formula>formulaseeoriginaldocumentpage18</formula>其中//表示载流子迁移率,C。x是每单位面积的栅极氧化物电容,比率『/L是沟道63的宽长比。如果参比电极76提供基准电压或接地电压(VG=0伏特),且漏电流lD和漏极-源极电压Vds保持恒定,则根据等式(l),ISFET的源极电压Vs的变化直接跟踪阈值电压Vm的变化;这可以通过重排等式(1)观察到<formula>formulaseeoriginaldocumentpage18</formula>如上所述,因为ISFET的阈值电压VTH对离子浓度敏感,所以根据等式(3),源极电压Vs提供了与ISFET的敏感区域78附近的分析物溶液74中的离子浓度直接相关的信号。在使用氮化硅或氮氧化珪的钝化层72用于检测pH灵敏度的典型常规ISFET中,已经观察到阈值电压灵敏度AVTH(即随着分析物溶液的pH变化而变化的阈值电压)为约30mV/pH至50mV/pH(298绝对温度下,理论最高灵朝:度为59.2mV/pH)。先前的研究致力于制逸基于常规CMOS工艺技术的用于pH测量的ISFET,其通常旨在实现1-14的pH的范围下的高信号线性度。具有约50mV/pH的典型阈值灵敏度,并考虑到上文的等式(3),这就要求源极电压Vs具有约700mV的线性工作范围。如结合图1的以上讨论,ISFET(以及MOSFET)的阈值电压Vth受到源板和体(n型阱54)之间的任意电压VsB的影响。更具体地,阈值电压VTH是非零源-体电压VsB的非线性函数。因此,为了避免由于源极和体电位之间的差异而导致的折衷线性度(即緩和"体效应"),如图1所示,ISFET50的源极56和体连接62通常通过金属接触68连接至公用电位。这种体-源连接还在图2所示的ISFET50的等效电路中示出。制造基于图1的ISFET设计的ISFET的二维阵列的先前工作已经制造出最大256的ISFET传感元件或阵列中的"像素"(即16乘16的像素阵列)。ISFET阵列制造的典型研究在出版物"Alargetransistor-basedsensorarraychipfordirectextracellularimaging",M.J.Milgrew,M.O.Riehle,andD.R.S.Cumming,5^wsorsflwdJ"wfltors,5:C7ie附/cfl/,111-112,(2005),pp.347-353,和"ThedevelopmentofscalablesensorarraysusingstandardCMOStechnology",M.J.Milgrew,P.A.Hammond,andD.R.S.C腿ming,5^wws做""w她5.'CA簡cfl/,103,(2004),pp.37-42中报道,这些出版物通过引用并入本文并在下文中简称为"Milgrew等人"。其他与实现ISFET阵列有关的研究工作在出版物"AverylargeintegratedpH-ISFETsensorarraychipcompatiblewithstandardCMOSprocesses",T.C.W.Yeow,M.R.Haskard,D.E.Mulcahy,H.I.SeoandD.H.Kwon,S醋歸5:C7i柳/cfl/,44,(1997),pp.434-440,以及"Fabricationofatwo-dimensionalpHimagesensorusingachargetransfertechnique",Hizawa,T"Sawada,K.,Takao,H.,Ishida,M.,awdj5:C7ie附/ai/117(2),2006,pp.509-515中报道,这些出版物也通过引用并入本文。图3示出根据Milgrew等人的设计的二维ISFET阵列的一列85」。该列85j包括十六(16)个像素8(h至8016,并且如下文参考图7进一步讨论的,完整的二维阵列包括十六(16)个并排排列的这种列85j(j=1,2,3,….16)。如图3中所示,给出的列85j包括电流源ISOURCEj,其由该列中所有《象素共用,且ISFET的偏置/读出电路82j(包括电流宿ISINKj)也由该列中所有像素共用。ISFET像素8(^至8016中的每一个都包括具有电连接源极和体的p沟道ISFET50(如图1和2所示),加上对十六个行选择信号(RSEL至RSEI^,以及它们的补码)之一响应的开关S1和S2。如下文参考图7所讨论的,行选择信号及其补码同时产生"启用"或选择列85j中的一个给定像素,且这种信号对以某种序列产生从而每次一个地顺序启用列中的不同像素。如图3中所示,Milgrew等人的设计中的各个像素80的开关S2如常规n沟道MOSFET的情况一样执行,即当接收到相应的行选择信号时将电流源ISOURCEj连接至ISFET50的源极。各个像素80的开关SI如传输门电路(transmissiongate)即包括n沟道MOSFET和p沟道MOSFET的CMOS对的情况一样执行,即当接收到相应的行选择信号及其补码时将ISFET50的源极连接至偏置/读出电路82j。图4中示出^f象素8(h的开关的一个实例,其中传输门的p沟道MOSFET表示为Sl1P,n沟道MOSFET表示为S11N。在Milgrew等人的设计中,各个像素的开关SI都使用传输门电路,因而对于启用的像素而言,在VDD至Vss的电源范围内的任何ISFET源极电压都可以施加到偏置/读出电路82j,并且按列输出为信号VSj。从上述内容中可以认识到Milgrew等人的ISFET传感器阵列设计中的各个像素80都包括四个晶体管,即p沟道ISFET、包括n沟道MOSFET和p沟道MOSFET的用作开关SI的CMOS对传输门电路、以及用作开关S2的n沟道MOSFET。还如图3中所示,偏置/读出电路82j使用了开尔文电桥形式的源-漏极跟踪器构造,以保持恒定漏-源极电压VDSj并使源极电压Vsj的测量与列85j中的启用l象素的ISFET的恒定漏电流IsouRCEj隔离。为此,偏置/读出电路82j包括两个运算放大器Al和A2、电流宿IsmKj和电阻RsDj。运算放大器迫使由于电流ISINKj流过电阻产生的跨电阻RSDjm的电压表现为跨越启用像素的ISFET的漏极和源极而成为恒定漏-源极电压VDSj。因此,再次参考等式(3),由于恒定的Vdsj和恒定的Isourcej,所以启用〗象素的ISFET的源极电压Vsj提供对应于ISFET阈值电压VTH的信号,并因此实现ISFET的敏感区域附近的pH的测量(参见图1)。通过传输门SI提供给源极电压Vsj宽的动态范围,确保了可以测量从1-14的pH的全量程,且各个ISFET的源-体连接确保ISFET阈值电压在全pH量程范围下的足够线性度。在如图3中所示的Milgrew等人的列设计中,应当认识到对于发挥适当功能的列偏置/读出电路82j的开尔文电桥构造来说,必须在每个像素中使用如图1所示的p沟道ISFET50;更具体地,基于开尔文电桥构造的替代实现方式不可能使用n沟道ISFET。再次参考图l,对于基于常规CMOS工艺的n沟道ISFET来iJL无需n型阱54,并且将在p型硅衬底52(其将构成晶体管体)中直接形成用于漏极和源极的高掺杂n型区域。对于n沟道FET器件来说,晶体管体通常连接至电接地端。由于体效应的原因,所以Milgrew等人的设计中的ISFET的源极和体需要电连接在一起以緩和非线性特性,这将致使n沟道ISFET的源极也连接到电接地端(即Vs=VB=0伏特),由此从启用的像素中排除了任何有用的输出信号。因此,图3中所示的Milgrew等人的列设计需要p沟道ISFET正常工作。还可以认识到,在图3中所示的Milgrew等人的列设计中,需要在各个像素中实现开关Sl和S2的两个n沟道MOSFET不能形成在图1中所示的n型阱54中,其中形成用于像素的p沟道ISFET;相反,n沟道MOSFET直接形成在p型珪衬底52中,超出了ISFET的n型阱54的范围。图5是与图l类似的图,示出与图3中所示的列85j的一个像素80对应的p型珪衬底52的一部分的宽截面图,其中在对应于开关S2的第一n沟道MOSFET和构成图4中所示的传输门Sh的两个晶体管中一个的第二n沟道MOSFETS11N的旁边示出了包含ISFET50的漏极58、源极56和体连接62的n型阱54。而且,在Milgrew等人的设计中,在各个像素中实现传输门Sl所需的p沟道MOSFET(例如参见附图4中的S11P)不能形成在其中形成有用于像素的p沟道ISFET50的同一n型阱中。具体而言,因为p沟道ISFET的体和源极电连接在一起,所以在与p沟道ISFET50相同的n-阱中实现p沟道MOSFETShp将导致传输门不可预测的操作,或阻碍整体的操作。因此,Milgrew等人的设计中,需要两个隔离的n型阱来实现各个像素。图6是与图5类似的图,示出对应于一个像素80的p型硅衬底52的另一部分的截面,其中在形成有构成图4中所示的传输门Sh的两个晶体管之一的p沟道MOSFETSlw的第二n型阱55旁边示出对应于ISFET50的n型阱54。应当认识到图5和6中的图示并未按比例绘制,并且不能完全代表Milgrew等人的设计中的特定像素的实际布局;相反地,这些附图是概念性的,主要是为了说明Milgrew等人的设计中对于多个n-阱以及在n-阱之外制造隔离的n沟道MOSFET的需求。Milgrew等人的阵列设计利用0.35微米(fim)常规CMOS制造工艺来实现。在这种工艺中,各种设计规则规定了特征之间的最小间隔距离。例如,根据0.35jimCMOS设计规则,参考图6,相邻n-阱之间的距离"a"必须为至少三(3)微米。图6中还示出到n-阱54的左边和到n-阱55的右边的距离"a/2",其表示将图6所示的像素80与左右分别相邻的其他列中的像素隔离所需的最小距离。而且,根据0.35nmCMOS设计规则,图6中所示的表示n型阱54的截面宽度的距离"b"和表示n型阱55的截面宽度的距离"c,,都为约3nm至4nm(在n型阱中,n-阱边缘与源极和漏极之一间的公差为1.2nm,且源极和漏极本身的宽度为约0.7nm)。因此,图6中所示的表示截面图中的像素80的宽度的总距离"d"大致为约12nm至14jim。在一个实现方式中,Milgrew等人报道了一种基于图3中所示的列/像素设计的阵列,其包括几何方形的像素,每个像素都具有12.8pmx12.8jim的尺寸。总之,Milgrew等人的ISFET像素设计旨在确保在1-14的pH范围内的氢离子浓度的精确测量。为了确保测量的线性度,各个像素的ISFET的源极和体电连接在一起。为了确保pH测量的全量程,在各个像素中使用传输门Sl来传送启用像素的源极电压。因此,Milgrew的阵列中的各个像素都需要四个晶体管(p沟道ISFET、p沟道MOSFET和两个n沟道MOSFET)以及两个隔离的n-阱(图6)。基于0.35微米常规CMOS制造工艺和相应的设计规则,这种阵列中的像素具有略大于10fim的最小尺寸,即为约12nm至14jim。图7示出了根据Milgrew的设计的完整的二维像素阵列95以及附带的列译码器电路和测量读出电路。阵列95包括从85i至85^的十六个列像素,各列都具有上文中结合图3所讨论的十六个像素(即16像素乘16像素的阵列)。#^码器92提供十六对互补码行选择信号,其中各对行选择信号都同时启用列85i至85w各列中的一个像素,以基于ISFET的启用行的各个源极电压VS1至VS16,从阵列95提供一组列输出信号。#码器92如常规四至十六位译码器(即,四位二进制输入ROWi-ROW4,以选择24输出中的一个)那样执行。用于阵列的启用行的列输出信号组V^至Vw6施加到开关逻辑电路96,其包括十六个传输门Sl至S16(—个传输门对应一个输出信号)。如上所述,利用p沟道MOSFET和n沟道MOSFET来实现开关逻辑电路96的各个传输门电路,以确保各个输出信号VS1至VsM足够的动态范围。列译码器94与*码器92类似,如常规四至十六位译码器那样执行,并通过四位二进制输入COL广COL4来控制,以在任何给定时间处启用开关逻辑电路96的传输门S1至S16中的一个,从而从开关逻辑电路96提供一个输出信号Vs。该输出信号Vs施加到10位格数转换器(ADC)98,以提供相应于阵列的给定像素的输出信号Vs的数字表示Di-D10。如前所述,与前述相类似的独立ISFET和ISFET的阵列在涵盖化学和生物学的各种应用中已经用作传感装置。具体而言,ISFET已在涵盖诸如DNA的核酸的各种处理过程中用作pH传感器。下列出版物给出了在各种与生命科学有关的应用中使用ISFET的一些实例,这些出版物通过引用并入本文MassimoBarbaro,AnnalisaBonfiglio,LuigiRaffo,AndreaAlessandrini,PaoloFacciandImrichBar&k,"FullyelectronicDNAhybridizationdetectionbyastandardCMOSbiochip,"5"ews^rafl/irfJ"wfltors5..C7ieAw/c"fl/,Volume118,Issues1-2,2006,pp.41-46;ToshinariSakuraiandYuzuruHusimi,"Real-timemonitoringofDNApolymerasereactionsbyamicroISFETpHse歸r,,,J朋/.C7i亂,"(17),1992,pp1996一1997;S.Purushothaman,C.Toumazou,J.Georgiou,"TowardsfastsolidstateDNAsequencing,"C7mi/teflwrfiSy他附s,vol.4,2002,pp.IV-169toIV-172;S.Purushothaman,C.Toumazou,C.P.Ou,"Protonsandsinglenucleotidepolymorphismdetection:AsimpleusefortheIonSensitiveFieldEffectTransistor,"5^ws^rsflt/^4CMflZors5:CAe附/cfl/,Vol.114,no.2,2006,pp.964-968;A丄.Simonian,A.W.Flounders,J.R.Wild,"FET-BasedBiosensorsforTheDirectDetectionofOrganophosphateNeurotoxins,"£/^^wm"/Ws,Vol.16,No.22,2004,pp.1896國1卯6;C.Toumazou,S.Purushothaman,"SensingApparatusandMethod,"UnitedStatesPatentApplication2004-0134798,publishedJuly15,2004;andT.W.Koo,S.Chan,X.Su,Z.Jingwu,M.Yamakawa,V.M.Dubin,"SensorArraysandNucleicAcidSequencingApplications,"UnitedStatesPatentApplication2006-0199193,publishedSeptember7,2006.通常,使用自动DNA定序器的快速且灵敏的核酸序列分析方法的发展已经显著推进了对于生物学的理解。术语"序列分析"是指无支链生物高分子的一级结构(或一级序列)的测定,其产生一种^4i性的线性描述,称为"序列,,,其简明地归纳了序列分子大量的原子级结构。"DNA序列测定"具体是指测定给定DNA碎片的核苷酸顺序的过程。现在,对于病毒、细菌、真菌、动物和植物的完整基因组的分析已经成为可能,但是由于序列测定的成本和容许能力的原因,这种分析通常受到限制。更具体而言,目前的常规序列测定方法在定序准确率、可以定序的独立^S板的长度、定序的成本和序列测定速度方面受到限制。尽管在样本制备和序列测定技术方面已经得到了改进,但是目前的常规序列测定策略,包括迄今可能涵盖ISFET的那些,已经提供了将容许能力提高到分析大量个体人类基因组所需的水平而需要的成本降低。有必要对大量个体基因组进行序列测定以了解疾病和衰老的遗传基础。此外,需要对大量的癌症进行序列测定以了解在癌症下的身体变化。近来的一些研究工作已经在制备用于序列测定的基因组的能力和同时对大量模板进行定序的能力方面取得了明显进步。但是,这些和其他研究工作仍然受到制备这些系统可检测的模板所需的相对大尺寸的反应体积的限制,以及对用以读出威基的复杂的生化酶或荧光方法和特定核苷酸类似物的需要。
发明内容申请人已经验证并认识到可特别地设置并应用大规模ISFET阵列以促进基于监测与DNA合成有关的化学过程中的变化的DNA序列测定技术。一般来说,申请人已经验证并认识到化学敏感FET的大恥漠阵列可用于检测和测量在许多化学和/或生物学过程(化学反应、细胞培养、神经活动、核酸序列测定等)中的各种分析物(例如氢离子、其他离子、非离子的分子或化合物、结合相互作用等等)的浓^/水平,其中基于这种分析物的测量可以获得有价值的信息。因此,^/>开内容的各个实施方案一般性涉及与用于测量一种或多种分析物的大,FET阵列有关的发明方法和装置。在本文公开的各个实施方案中,FET阵列包括作为化学传感器的多个"化学FET"或化学敏感场效应晶体管。上述的ISFET是一种设置用于离子检测的特定类型的化学FET,且ISFET可用于本文公开的各个实施方案中。由;$^>开内容所披露的其他类型的化学FET包括ENFET,其设置用于特定酶的感测。但M当认识到,^//^开内容并不限于ISFET和ENFET,而是更一般地涉及设置用于某些类型的化学敏感性的任意FET。根据其他实施方案,本公开内容一般性涉及与将合适的化学样本递送至上述大,化学FET阵列以引起相应响应有关的发明方法和装置。化学样本可以包括小反应体积的(液体)分析物样本,以有助于对分析物进行高速、高密度的化学物(例如离子或其他组分)浓度或其他测量的检测。例如,一些实施方案涉及"非常大M^"二维化学FET传感器阵列(例如大于256k个传感器),其中构成这种阵列的传感器的一个或多个包含化学FET的元件或叫象素"设置用以监测在阵列的像素附i^生的一个或多个独立的化学反应或事件。在一些示例性实施方式中,阵列可以连接到一个或多个在阵列的独立传感器或传感器組上形成一个或多个反应腔或"孔腔(well)"或"微孔腔(microwdl)"的微流体结构和在测量过程之间将分析物样本递送到所述孔腔并将其从所述孔腔移除的装置。即4吏未使用微孔腔,传感器阵列也可以连接到用于在测量过程之间将一种或多种分析物递送到像素并移除该分析物的一个或多个微流体结构。因此,本公开内容的希望被保护的发明方面包括可以用于使试剂/分析物流动到孔腔或像素中以及使其从孔腔或像素中流出的各种微流体结构、孔腔阵列的制造方法、,,使阵列的像素与孔腔连接的方法和结构以,用,在装,用于DNA序还示出一种独特的参比电UL其与流动腔的连接。在各个实施方案中,特别关心的分析物是氢离子,并且才艮据^/〉开内容的大恥溪ISFET阵列特别设置为测量pH。在其他实施方案中,故监测的化学反应可以与DNA合成过程或其他化学和/或生物学过程有关,并且化学FET阵列可特别地设置为测量pH或一种或多种提供涉及感兴趣的特定化学过程的有关信息的其他分析物。在各个方面中,利用常规CMOS工艺技术制造化学FET阵列,并且化学FET阵列特别地设置为有助于快速获取来自整个阵列的数据(扫描所有像素以获得相应的像素输出信号)。对于分析物检测和测量来说,应当认识到在下文详细讨论的各个实施方案中,根据本公开内容通过化学FET测量的一种或多种分析物可以包括提供关于所感兴趣的一个或多个化学过程(例如,多个核酸链的结合、抗体与抗原的结合等)的相关信息的任意多种化学物质。在某些方面中,除了仅检测分析物的存在之外,测量一种或多种分析物的水平或浓度的能力提供了与一个或多个化学过程有关的有价值的信息。在其他方面中,M所感兴趣的一种或多种分析物是否存在的检测可以提供有价值的信息。根据本公开内容的各个发明实施方案的化学FET阵列可以设置为对任意一种或多种不同分析物/化学物质具有敏感性。在一个实施方案中,阵列的一个或多个化学FET可以特别设置为对代表一种或多种结合事件(例如,与核酸序列测定过程有关的事件)的一种或多种分析物具有敏感性,并且在其他实施方案中,给定阵列的不同化学FET可以设置为对不同分析物具有敏感性。例如,在一个实施方案中,阵列的一个或多个传感器U象素)可以包^i殳置为对第一分析物化学敏感的第一类型化学FET,并且阵列的一个或多个其他传感器可以包括"i殳置为对与第一分析物不同的第二分析物化学敏感的第二类型化学FET。在一个示例性实施方式中,第一分析物可以代表与核酸序列测定过程有关的第一结合事件,第二分析物可以代表与核酸序列测定过程有关的第二结合事件。当然,应当i人识到可以在任意给定的阵列中使用多于两种的不同类型的化学FET以检测和/或测量不同类型的分析物/结合事件。一般来说,应当认识到,本文讨论的传感器阵列的任意实施方案中,给定的传感器阵列可以是"同质,,的并且包括用以检测和/或测量相同类型的分析物(例如pH或其他离子浓度)的基本类似或相同类型的化学FET,或者传感器阵列可以是"异质,,的并且包括用以检测和/或测量不同分析物的不同类型的化学FET。在另外的方面中,申请人特别对与图1-7有关的上述Milgrew等人的ISFET阵列设计以及其他常规ISFET阵列设计加以改进,以^更显著降低像素尺寸,并因此增加对于给定半导体芯片尺寸的化学FET阵列的像素数量(即增加像素密度)。在各个实施方案中,在实现像素密度增加的同时,增加对应于涉及所监测的化学过程的相应测量的输出信号的信噪比(SNR)以及增加从阵列读取这种输出信号的速度。特别地,申请人已经验证并认识到通it^L松对化学FET线性度的要求并将注意力集中在进一步限制测量输出信号范围(例如对应于从约7至9而不是从1至14的pH范围的输出信号),可以显著降低独立像素的复杂性和尺寸,由此有助于实现非常大恥漠密集的化学FET阵列。申请AJi發汪并认识到针对化学FET阵列中的像素选择的替代性简单方法(可替代如图7中所示的Milgrew等人的设计中所使用的复杂性与阵列规模成比例的行和列译码器的方法)有助于快速获取来自非常大和密集的阵列中的数据。对于化学FET阵列的制造来说,申请人进一步验证并认识到常规CMOS制造工艺中使用的各种技术以及各种后制造工艺步骤(晶片传送、清洗、切割、封装等)会在某些情况下对所得的化学FET阵列的性能产生不利影响。例如,再次参考图1,一个潜在的问题涉及到俘获电荷,其可能在与浮栅结构70有关的金属的蚀刻期间在栅极氧化物65中产生,以及这种俘获电荷会怎样影响化学FET的阈值电压VTH。另一个潜在的问题涉及到由在铝基金属CMOS制造中所通常使用的低温材料沉积工艺制得的化学FET钝化层(例如参见图1中的ISFET钝化层72)的密>(1/孔隙度。虽然这种低温工艺通常为常规CMOS器件提供适宜的钝化层,但是它们可能导致可观的低密度和多孔的钝化层,其可能对接触分析物溶液的化学FET构成潜在的问题;特别是随着时间的流逝,低密度多孔钝化层会吸附溶液中的分析物或其他物质并被其饱和,这进而可能导致不希望的化学FET的阈值电压ViH的时变漂移。这种现象进而又阻碍所感兴趣的一种或多种特定分析物的精确测量。鉴于前述情况,本文公开的其它发明实施方案涉及用于减少对化学FET性能具有潜在不利影响的方法和装置,这可从化学FET阵列的制造和后制造工艺/处理的不同方面获得。因此,本发明的一个实施方案涉及一种装置,其包括CMOS制造的传感器阵列,每个传感器包括一个化学敏感场效应晶体管(化学FET)并且在阵列表面上占据10x10微米或更小的面积。另一实施方案涉及一种传感器阵列,其包括二维电子传感器阵列,该阵列包括至少512行和至少512列的电子传感器,每个传感器包括一个化学敏感场效应晶体管(化学FET),其设置为提供表示二维阵列的表面附近的分析物的存在和/或浓度的至少一个输出信号。另一实施方案涉及一种装置,其包括CMOS制造的传感器阵列,每个传感器包括一个化学敏感场效应晶体管(化学FET)。CMOS制造的传感器阵列包括多于256个传感器,并且来自阵列的所有化学FET的化学FET输出信号的集合构成数据帧。该装置还包括控制电路,其连接到阵列并设置为产生至少一个阵列输出信号从而以至少1帧每秒的帧速提供来自阵列的多个数据帧。在一个方面中,帧速可以是至少10帧每秒。在另一方面中,帧速可以是至少20帧每秒。在其他方面中,帧速可以是至少30、40、50、70或直至100帧每秒。另一实施方案涉及一种装置,其包括CMOS制造的传感器阵列,每个传感器包括化学敏感场效应晶体管(化学FET)。该化学FET包括浮栅结构以及具有第一半导体类型并制造在具有第二半导体类型的区域中的源极和漏极,其中不存在将具有第二半导体类型的区域电连接至源极或漏极中任意其一的电导体。另一实施方案涉及一种装置,其包括电子传感器阵列,每个传感器由包括一个化学敏感场效应晶体管(化学FET)的三个场效应晶体管(FET)构成。另一实施方案涉及一种装置,其包括电子传感器阵列,每个传感器包括三个或更少的场效应晶体管(FET),其中所述三个或更少的场效应晶体管(FET)包括一个化学敏感场效应晶体管(化学FET)、另一实施方案涉及一种装置,其包括电子传感器阵列,每个传感器包括多个场效应晶体管(FET),所述多个场效应晶体管(FET)包括一个化学敏感场效应晶体管(化学FET),并且多个电导体电连接到所述多个FET,其中所述多个FET设置为使得所述多个电导体包括横穿被阵列的各个传感器所占据的区域并互连多个传感器的不多于四个电导体。另一实施方案涉及一种装置,其包括CMOS制造的传感器阵列,每个传感器包括多个场效应晶体管(FET),所述多个场效应晶体管(FET)包括一个化学敏感场效应晶体管(化学FET),其中每个传感器中所有的FET都具有相同的沟道类型并且在阵列衬底的单一半导体区域中实现。另一实施方案涉及一种传感器阵列,其包括排列成多个行和多个列的多个电子传感器。每个传感器包括一个化学敏感场效应晶体管(化学FET),其设置为提供表示阵列的表面附近的分析物的存在和/或浓度的至少一个输出信号。对多个列中的每一列来说,阵列还包括列电路,其设置为对该列中相应的化学FET提供恒定的漏电流和恒定的漏-源极电压,列电路包括两个运算放大器和与相应的化学FET排列成开尔文电桥构造的二极管连接FET以提供恒定的漏-源极电压。另一实施方案涉及一种传感器阵列,其包括排列成多个行和多个列的多个电子传感器。每个传感器包括一个化学敏感场效应晶体管(化学FET),其设置为提供表示阵列的表面附近的分析物中离子浓度的至少一个输出信号。该阵列还包括用以开启多个行中相应的行的至少一个行选择移位寄存器,以及用以从多个列中相应的列获取化学FET输出信号的至少一个列选择移位寄存器。另一实施方案涉及一种装置,其包括CMOS制造的传感器阵列,每个传感器包括化学敏感场效应晶体管(化学FET)。该化学FET包括浮栅结构以及具有第一半导体类型并制造在具有第二半导体类型的区域中的源极和漏极,其中不存在将具有第二半导体类型的区域电连接至源极或漏极的电导体。该阵列包括至少512行和至少512列的CMOS制造的传感器的二维阵列。每个传感器由包括化学FET的三个场效应晶体管(FET)构成,并且每个传感器包括电连接到所述三个FET的多个电导体。所述三个FET设置为使得所述多个电导体包括横穿过被阵列的各个传感器所占据的区域并互连多个传感器的不多于四个电导体。各个传感器中所有的FET都具有相同的沟道类型并且在阵列衬底的单一半导体区域中实现。来自阵列中所有化学FET的化学FET输出信号的集合构成数据帧。该装置还包括连接到阵列的控制电路并且设置为产生至少一个阵列输出信号,从而以至少20帧每秒的帧速提供来自阵列的多个数据帧。另一实施方案涉及一种加工CMOS制造的传感器的阵列的方法,每个传感器包括一个化学敏感场效应晶体管(化学FET)。该方法包括A)切割包括阵列的半导体晶片以形成包括阵列的至少一个切割部分;以及B)对所迷至少一个切割部分实施合成气体(forminggas)退火。另一实施方案涉及一种加工CMOS制造的传感器的阵列的方法。每个传感器包括一个化学敏感场效应晶体管(化学FET),其具有通过等离子体增强化学气相沉积(PECVD)而沉积的氮化硅和/或氮氧化硅的化学敏感钝化层。该方法包括A)在化学敏感钝化层上沉积至少一种附加钝化材料以降低钝化层的孔隙度和/或增加钝化层的密度。另一方面,本发明提供一种用于核酸序列测定的方法,其包括将多个模板核酸设置在多个反应腔中,其中所述多个反应腔接触化学敏感场效应晶体管(化学FET)阵列,该阵列包括每个反应腔至少一个的化学FET,其中每个模板核酸与序列测定引物杂交并结合至聚合酶,通过在序列测定引物的3,端处顺序加入一种或多种公知的核苷三磷酸来合成新的核酸链,通过所述至少一个化学FET的电流变化来检测一种或多种i^p的核苷三磷酸的加入。另一方面,本发明提供一种用于核酸序列测定的方法,其包括将多个模板核酸设置在多个反应腔中,其中所述多个反应腔接触化学敏感场效应晶体管(化学FET)阵列,该阵列包括每个反应腔至少一个的化学FET,其中每个模板核酸与序列测定引物杂交并结合至聚合酶,通过在序列测定引物的3,端处顺序加入一种或多种公知的核苷三磷酸来合成新的核酸链,通过至少一个化学FET的电流变化来检测一种或多种公知的核普三磷酸的加入,其中该化学FET阵列是前述阵列中的任意一种。另一方面,本发明提供一种用于核酸序列测定的方法,其包括将多个模板核酸设置在多个反应腔中,其中所述多个反应腔接触化学敏感场效应晶体管(化学FET)阵列,该阵列包括每个反应腔至少一个的化学FET,其中每个模板核酸与序列测定引物杂交并结合至聚合酶,通过在序列测定引物的3,端处顺序加入一种或多种公知的核苷三磷酸来合成新的核酸链,通过序列测定反应副产物的产生来检测一种或多种公知的核苷三磷酸的加入,其中(a)化学FET阵列包括多于256个传感器,或(b)相邻反应腔之间的中心距离(或"间距")是l10fim。为了简要起见,等同适用于本文所公开的方法的各种实施方案只叙述一次。在某些实施方案中,相邻反应腔之间的中心距离是2-9fim、约2jim、约5jim或约9nm。在某些实施方案中,化学FET阵列包括多于256个传感器(且4壬选地多于256个对应的反应腔(或孔腔)、多于103个传感器(且任选地多于103个对应的反应腔)、多于104个的传感器(且任选地多于104个对应的反应腔)、多于105个的传感器(且任选地多于105个对应的>^应腔)、或多于106个的传感器(且任选地多于106个对应的反应腔))。在某些实施方案中,化学FET阵列包括至少512行和至少512列的传感器。在某些实施方案中,序列测定反应副产物是无机焦磷酸盐(PPi)。在某些实施方案中,PPi是直接测量的。在某些实施方案中,在不存在PPi受体的情况下测量PPi。在某些实施方案中,序列测定反应副产物是氢离子。在某些实施方案中,序列测定反应副产物是无机磷酸盐(Pi)。在某些实施方案中,化学FET检测副产物任选地与如本文所述的其他^组合的任意组合而变化。在另一方面中,本发明提供一种用于核酸序列测定的方法,其包括将多个模板核酸i殳置在多个反应腔中,其中所述多个反应腔接触化学敏感场效应晶体管(化学FET)阵列,该阵列包括每个反应腔至少一个的化学FET,其中每个模板核酸与序列测定引物杂交并结合至聚合酶,通过在序列测定引物的3,端处顺序加入一种或多种公知的核苷三磷酸来合成新的核酸链,直接检测作为一种或多种公知核苷三磷酸的加入的指示剂的无机焦磷酸盐(PPi)的释放。在某些实施方案中,通过结合至固定在化学FET上的PPi受体来直接检测PPi。在某些实施方案中,在不存在PPi受体的情况下通过化学FET直接检测PPi。在另一方面中,本发明提供一种用于核酸序列测定的方法,包括使模板核酸片段化以产生多个核酸片段,将来自多个核酸片段中每一个的一个链单独附着至微珠,以产生各自附着有单链核酸片段的多个微珠,将附着有单链核酸片段的多个微珠递送至化学FET阵列,该阵列具有在同一区域中用于各个传感器的分离的反应腔,其中每个反应腔中仅有一个微珠,并且同时在多个腔中实施序列测^应。在另一方面中,本发明提供一种装置,其包括在其表面上设置有PPi受体的化学敏感场效应晶体管(化学FET)。在某些实施方案中,PPi选择性受体是图11B中所示的化合物1、化合物2、化合物3、化合物4、化合物5、化合物6、化合物7、化合物8、化合物9或化合物10。在某些实施方案中,化学FET存在于学FET的阵列中,其中每一个化学FET的表面上都设置有PPi选择性受体。在某些实施方案中,在阵列的每个化学FET上设置相同的PPi选择性受体。在某些实施方案中,阵列包括多于256个传感器。在某些实施方案中,阵列包括至少512行和至少512列的传感器。在某些实施方案中,化学FET位于反应腔的底部。在另一方面中,本发明提供一种装置,其包括在其表面上设置有生物阵列的化学敏感场效应晶体管(化学FET)。该生物阵列可以是核酸阵列、包括但不限于酶阵列、抗体阵列和抗体片段阵列的蛋白质阵列、细胞阵列等。化学阵列可以是有机小分子阵列或无机分子阵列,但并不限于此。化学FET阵列可以包括至少5、10、102、103、104、105、106或更多的传感器。在某些实施方案中,生物或化学阵列可设置在多个"隔室"或空间限定的区域中,且这些区域中的每一个均位于化学FET阵列中的不同传感器上。在又一方面中,本发明提供一种用于测定核酸的方法,包括使设置在化学FET阵列上的核酸阵列与样本接触,并检测来自样本的核酸与核酸阵列上的一个或多个区域的结合。在另一方面中,本发明提供一种用于检测蛋白质的方法,包括使设置在化学FET阵列上的蛋白质阵列与样本接触,并检测来自样本的蛋白质与蛋白质阵列上的一个或多个区域的结合。在又一方面中,本发明提供一种用于检测核酸的方法,包括使设置在化学FET阵列上的蛋白质阵列与样本接触,并检测来自于样本的核酸与蛋白质阵列上的一个或多个区域的结合。在另一方面中,本发明提供一种用于检测抗原的方法,包括使设置在化学FET阵列上的抗原阵列与样本接触,并检测来自样本的抗原与抗原阵列上的一个或多个区域的结合。在另一方面中,本发明提供一种用于检测酶底物或抑制剂的方法,包括使设置在化学FET阵列上的酶阵列与样本接触,并检测来自样本的部分与酶阵列上的一个或多个区域的结合。应当认识到上述概念和将要在下文详细讨论的其他概念(假定这些概念相互之间不矛盾)的所有组合都视为本文公开的发明主题的一部分。特别是,本文最后记载的权利要求的主题的所有组合都视为本文公开的发明主题的一部分。还应当认识到,还可以出现在通过引用并入本文的任何公义最大限度的一致。附图中,相同的附图标记一般指的是所有不同附图中的相同部分。而且,附图不必按比例绘制,其重点在于普逸良映本文公开的各种概念。图l示出利用常规CMOS工艺制造的p型(p沟道)离子敏感场效应晶体管(ISFET)的截面图。图2示出图1中所示的p沟道ISFET的等效电路图。图3示出基于图1中所示的ISFET的二维ISFET的一列。图4示出应用在图3中所示的阵列列的各个像素中的包括p沟道MOSFET和n沟道MOSFET的传输门电路。图5是与图l相似的示意图,其示出对应于图3中所示的阵列列的一个像素的衬底的一部分的宽截面图,其中ISFET示出在也包括在像素中的两个n沟道MOSFET旁边。图6是与图5相似的示意图,其示出对应于图3中所示的阵列列的一个像素的衬底的另一部分的截面图,其中ISFET示出在图4中所示的传输门电路的p沟道MOSFET旁边。图7示出基于图3的列设计的完整二维ISFET像素阵列连同附属的行和列译码器电路和测量读出电路的实例。图8—般性示出一种核酸处理系统,其包括根据;$^>开内容的一个发明实施方案的大,化学FET阵列。图9示出根据>$^>开内容的一个发明实施方案,与图8中所示类似的化学FET阵列的一列。图9A示出根据4^^开内容的一个发明实施方案,用在图9中所示的阵列列中的示例性放大器的电路图,图9B是放大器偏压对带宽的曲线图。图10示出根据^^开内容的一个发明实施方案,图9中所示的化学FET阵列的列的《象素的芯片布图设计的俯视图。图IIA示出沿着图10中所示的4象素的I-I线的复合截面图,包括在II-II线和in-iil线之间的图io右半部的其他元件,其示出根据;^5^开内容的一个发明实施方案的像素制造的层叠结构图。图11B提供十个PPi受体的化学结构(化合物1至10)。图11C是图11B中化合物4的合成过程的示意图。图11D是示出可应用于钝化层以结合分子识别化合物(例如但不限于PPi受体)的各种化学反应的示意图。图IIE是图11B中的化合物10与金属氧化物表面结合的示意图。图12A至12L提供根据^^开内容的一个发明实施方案,图11A中所示的各个制造层的俯视图。图13示出根据^^开内容的一个发明实施方案,基于图9-12中所示的列和像素设计实现类似于图8中所示的化学FET传感器阵列的一个示例性CMOSIC芯片的框图。图14示出根据>$^>开内容的一个发明实施方案,图13中所示的阵列的行选择移位寄存器。图15示出才艮据^/〉开内容的一个发明实施方案,图13中所示的阵列的两个列选择移位寄存器中的一个。图16示出根据^^开内容的一个发明实施方案,图13中所示的阵列的两个输出驱动器器中的一个。图17示出根据4^>开内容的一个发明实施方案,连接到阵列控制器的图13的化学FET传感器阵列的框图。图18示出根据^^开内容的一个发明实施方案,由图17的阵列控制器提供的不同信号的示例性时序图。图19-20示出根据本公开内容的其他发明实施方案,实现化学FET传感器阵列的可替代CMOSIC芯片的框图。图20A示出根据4L/^开内容的另一发明实施方案,图20中所示的化学FET阵列的一个像素的芯片布图设计的俯视图。图21-23示出根据^^开内容的其他发明实施方案,实现化学FET传感器阵列的另一可替4戈CMOSIC芯片的才匡图。图24示出根据^^开内容的另一发明实施方案,利用n沟道化学FET和附属的n沟道MOSFET实现的图9的像素设计。图25-27示出根据^^开内容的其他发明实施方案,用于化学FET阵列的可替代像素设计和相关的列电路。图28A和28B是如本文使用的微孔腔阵列的部分的等比例示图,其示出了圆孔腔和矩形孔腔,以帮助理解阵列结构的三维显象。图29是显示CMOS芯片上的独立ISFET的阵列的芯片布图的一个角(即左下角)的俯视图的图解说明。图30是对应于图29中所示的芯片的部分,用于上述传感器阵列的每孔腔一个传感器的实施方案的(典型地为铬)掩模的一部分的布图的实例图解。图31是用于每孔腔4个传感器的实施方案的掩模的布图。图32是用于掩蔽围绕阵列的区域,以构建围绕衬底上的传感器的有源阵列的光刻胶的凸缘或壁(或使用地理学意义中的术语盆形构造)的第二掩模的图解,如图33A中所示。图33是所得的盆形构造的图解。图33A是用于制it微孔腔阵列的三层PCM工艺的图解。图34-37图解示出将流体界面与传感器阵列合并的合适的试验装置的第一实例,图35拔映沿着35-35'线的图34的装置的截面图,且图36是放大了图35的一部分的透视图,图37进一步放大了该结构的一部分以使流体流动变得更直观。图38是开始形成特定构造的实例流动腔的具有蚀刻光刻胶层的衬底的示意图。图39-41是适于制造与图38—致的流动腔的第一构造的掩模的图。图42-54和57-58是实例装置及其放大的成对局部等比例的截面图,其示出了引入参比电极至流动腔和流动室中的方式和利用诸如塑料和PDMS的材料形成流动腔和流动室。图55和56是用于如本文所教导的应用的制造安装在芯片上的流体装置的双层玻璃(或塑料)设置的示意截面图。图59A-59C是用于形成流动腔的两件式注塑件的两个实例的部件的图解6图60是将作为电极的不锈钢毛细管引入诸如图59A-59C中的流动腔或其他流动腔的流动腔下游端口的示意截面图。图61是示出dNTP并入合成核酸链中伴随无机焦磷酸盐(PPi)释放的示意图。图62-70示出装载#发明的微流体阵列的微珠。图71A是屏幕截图,其示出具有在添加(第一次)dATP导致模板4中的4g延伸(参见表1和2)之后出现的信号的像素(左侧的屏幕),以及标以箭头的像素的电压对帧(或时间)的曲线图(右侧的屏幕)。图71B是屏幕截图,其示出具有在再次添加dCTP导致模板1中的44延伸(参见表1和2)之后出现的信号的像素(左侧的屏幕),以及标以箭头的4象素的电压对帧(或时间)的曲线图(右侧的屏幕)。图71C是屏幕截图,其示出具有在再次添加dCTP导致模板1、2和4延伸(参见表1和2)之后出现的信号的像素(左侧的屏幕),以及标以箭头的像素的电压对帧(或时间)的曲线图(右侧的屏幕)。图71D是屏幕截图,其示出具有在添加dTTP并且在所有4个模板中发生全长转录(run-off)(由于存在所有4种dNTP)(参见表1、2)之后出现的信号的像素(左侧的屏幕),以及标以箭头的像素的电压对帧(或时间)的曲线图(右侧的屏幕)。具体实施例方式以下内容是涉及与用于分析物检测的大,化学FET有关的发明方法和装置的各种概念及其实施方案的更详细的说明。应当认识到,上文引入的且在下文更详细说明的各种概念可以任意多种方式来实施,所公开的概念并不限于实施方式任何特定模式。特定实施方式和应用的实例主要用于"i兑明性的目的。根据本公开内容的各个发明实施方案至少部分涉及半导体基/微流体混合系统,其结合了微电子动力和微流体系统的生物相容性。在下文中的某些实例中,为了说明的目的,混合系统的微电子部分由CMOS技术实现。但M当认识到,;$^>开内容并不限制在这方面,其他的半导体基技术也可用于实现本文所讨论的系统的微电子部分的各个方面。本文公开的一个实施方案涉及一种化学敏感场效应晶体管(化学FET)的大,传感器阵列(例如二维阵列),其中阵列的单个^ft学FET传感器元件或"像素"设置为检测发生在阵列附近的大量的化学和/或生物学过程(化学反应、细胞培养、神经活动、核酸序列测定过程等)中的分析物浓度的变化。下文详细讨论的各个实施方案所设想的化学FET的实例包括但不限于离子敏感场效应晶体管(ISFET)和酶敏感场效应晶体管(ENFET)。在一个示例性实施方式中,在化学FET传感器阵列上制造一个或多个微流体结构,以为可能生成所感兴趣的分析物的化学反应提供容器和/或密封。例如,在一个实施方式中,微流体结构可构造为^:置在阵列的一个或多个传感器上的一个或多个"孔腔"(例如小的反应腔),以4吏其上设置有给定孔腔的一个或多个传感器检测和测量在给定孔腔中的分析物浓度。在某些实施方案中,这种化学FET阵列/微流体混合结构可用于分析包含核酸的感兴趣的溶'^/材料。例如,这种结构可用于以大批量序列测定核酸的方式来处理核酸。在不同方面中,这种序列测定可实施来检测核^f列的同一性,用于核酸片段的单核普酸同质多晶检测、用于核M达镨绘制(在两个或更多状态之间比较核^达谱,例如在患病和正常组织之间比较或在未经治疗的组织和用药物、酶、射线或化学处理方式治疗的组织之间比较)、用于单体型(比较存在于人对象中的两等位基因的每一个上的基因和变异基因)、用于染色体组型(识别比较测试组织(典型的是从受孕前的胚胎/胎儿获得以检测出生缺陷)中的一种或多种基因和从"正常"的染色体组型体获得的相同基因)以及用于基因型(比较一个物质的第一个体中的一种或多种基因和相同物质的其他个体中的相同基因)。但是应当认识到,虽然本文公开的概念的某些说明性实例适用于核酸处理范畴,但是本文公开的涉及化学FET传感器阵列的概念的应用并不局限于这些实例。图8—般性示出根据4^>开内容的一个发明实施方案,包括大皿化学FET阵列的核酸处理系统1000。在以下讨论中,为了说明的目的,将阵列的化学FET传感器描述为对氢离子浓度敏感的ISFET。但是,当认识到,^^开内容并不限于这个方面,且本文讨论的任何实施方案中的ISFET都用作说明性实例,其他类型的化学FET也可以类似地用于替代性的实施方案中,如下文进一步详细讨论的那样。一方面,系统1000包括半导体/微流体混合结构300,其包括ISFET传感器阵列100和微流体流动腔200。另一方面,流动腔200设置为通过使多个序列测定试剂272(例如基质dATP,dCTP,dGTP,dTTP和其他试剂)可控地i^X流动腔来促进设置在流动腔中的核酸模板的序列测定。如图8中所示,序列测定试剂进入到流动腔200可通过由计算机260控制的一个或多个阀270和一个或多个泵274来实现。在图8的系统1000中,才艮据一个实施方案,ISFET传感器阵列100监测发生在流动腔200的不同部位的pH的变化,这种变化是由一种或多种构成序列测定试剂272的基质和核酸模板之间的化学反应引起的。在下文详细讨论的其他实施方案中,FET传感器阵列可特别地设置成对可以提供与感兴趣的化学反应有关的相关信息的其他分析物具有敏感性。通过阵列控制器250(也受控于计算机260),可以控制ISFET阵列以l更获得与分析物测量有关的数据,并且可通过计算机260来处理所采集的数据,以得到与核酸模板的处理有关的有意义的信息。例如,在一个实施方式中,pH的变化量通常与添加到核酸模板的特定类型的基质(例如dATP,dCTP,dGTP,dTTP中的一种)的数量成比例。这种pH的变化可由在给定类型的基质和模板之间反应附近的阵列100的一个或多个ISFET的输出电压的变化来表示。因此,阵列的给定像素的输出信号的电压变化量可用于检测添加到设置在位于给定像素上方的流动腔内的模板中的特定类型的基质的数量。一方面,图8中所示的系统1000的流动腔200可以包拾没置在ISFET阵列100的相应传感器上的多个孔腔(图8中未示出)。许多技术都可用于将多种处理材料导入这种流动腔的孔腔中。例如,流动腔可以首先装载通过将包含核酸模板的"微珠"离心进孔腔中来进行测序的核酸模板;作为替代方案,这种微珠可以依靠重力而tV孔腔中。在另一实例中,没有使用微珠,而是用一组引物对M盖孔腔,并且用适配器将核酸模板提供到流动腔以补足引物对(可将固定材料添加到传感器阵列100或添加到作为芯片封装一部分的分立芯片或可正好在核酸处理之前添加)。包括溶胶凝胶的其他方法可用于将核酸模板固定到ISFET阵列100的表面附近。一M酸^^板装载进流动腔200的相应孔腔中,接着就可在孔腔中实施桥接扩增,接着通过合成或连接反应来实施产物变性和序列测定。可以预见孔腔中的其他扩增方法(和在孔腔中俘获产物的方法),其包括滚环扩增或其他利用诸如PCR的等温或非等温扩增技术的方法。如图8中所示,包含基质的试剂可导入流动腔(例如通过计算机控制的阀270和泵274),并扩散进孔腔中,或者试剂可通过诸如喷墨打印的其他方法添加到流动腔。在另一实例中,流动腔200可不包含任何孔腔,且可采用试剂的扩散特性来限制ISFET阵列100的各个传感器之间的串扰。总之,图8的系统中的流动腔200可采取任意方式设置为在ISFET阵列100附近提供一种或多种分析物;例如,核酸模板(DNA)可直接固定或施加到适当接近传感器阵列IOO的一个或多个像素的位置处,或在位于传感器阵列上的载体材料(例如一个或多个"^t珠,,)上。处理试剂(例如酶)还可以直接置于传感器上或阵列附近的一个或多个固相栽体上,用于多种生物传感器应用的未使用孔腔或微珠的装置中的酶产生传感器可检测到的产物(例如离子浓度的变化)。对于图8中所示的系统1000的ISFET阵列100来^L,一个实施方案中,阵列100是作为利用标准CMOS工艺(例如0.35微米工艺、0.18微米工艺)设计和制造的集成电路而实现的,其包括需要用于检测/测量一种或多种分析物的所有传感器和电子装置。再次参考图1,用于连接ISFET阵列100的一个或多个参比电极76可置于流动腔200中(例如i殳置在流动腔的"未使用"的孔腔中),或其可暴露于参比物(例如一种或多种序列测定试剂172)以建立基线,以用来比较阵列100的相应ISFET附近的分析物浓度的变化。参比电极76可电连接到阵列100、阵列控制器250或直接连接到计算机260,以利于进行基于从阵列IOO获得的电压信号的分析物测量;在某些实施方式中,参比电极可连结至电接地或其他预定电位,或者可测量相对于地电位的参比电极电压,从而为ISFET输出信号的测量建立电基准,如下文进一步讨论的那样。作为一维或二维阵列,ISFET阵列IOO并不限于任何特定尺寸,包括少至2-256^f象素(例如在二维实施方式中的16x16〗象素)或多至54兆像素(例如在二维实施方式中的7400x7400像素)或更大,且可用于依照本文公开的概念的各种化学/生物检测目的。在图8所示的典型系统的一个实施方案中,阵列的单个ISFET传感器可以设置为对氢离子敏感;但是,还应当认识到^^开内容并不限于这方面,例如ISFET传感器阵列的单个传感器可特别设置为对用于各种应用(例如对公知的诸如钠、银、铁、溴、碘、钙和硝酸盐的其他离子敏感的材料)的其他类型离子浓度具有敏感性。一般地说,根据^^开内容的各个实施方案的化学FET阵列可设置为对各种分析物/化学物质中的任意一种或多种具有敏感性。在一个实施方案中,阵列的一个或多个化学FET可特别^:置为对表示一种或多种结合事件(例如与核酸序列测定有关)的一种或多种分析物具有敏感性,且在其他实施方案中,给定阵列的不同化学FET可设置为对不同分析物具有敏感性。例如,在一个实施方案中,阵列的一个或多个传感器(像素)可包括第一类型的化学FET,其设置为对第一分析物化学敏感,而阵列的一个或多个其他传感器包括第二类型的化学FET,其设置为对不同于第一分析物的第二分析物化学敏感。在一个典型实施方式中,第一分析物可以表示与核酸序列测定处理有关的第一结合事件,第二分析物可以表示与核酸序列测定有关的第二结合事件。当然,应当认识到,可以在任何给定阵列中使用多于两种不同类型的化学FET,以检测和/或测量不同类型的分析物/结合事件。通常,应当认识到在本文讨论的传感器阵列的任何实施方案中,给定的传感器阵列可以是"同质"的并且包括用以检测和/或测量相同类型的分析物(例如pH或其他离子浓度)的基本类似或相同类型的化学FET,或者传感器阵列可以是"异质"的并且包括用以检测和/或测量不同类型的分析物的不同类型的化学FET。为了简化所讨论的内容,在下文的传感器阵列的各个实施方案中,再次用ISFET作为实例,但是4^>开内容并不限于这方面,并且对于分析物敏感性的几个其他选择将进一步在下文讨论(例如结合图11A)。在基于0.35微米CMOS工艺技术(或具有更小特征尺寸的CMOS工艺技术)的典型实施方式中,ISFET阵列100的各个像素可包括ISFET和附属的启用/选择部件,并且可以占据阵列表面上的约十微米乘十微米(即100微米2)或更小的面积;换句话说,可以获得具有约10微米或更小间距(像素到像素的间隔)的阵列。相对于使得像素尺寸至少为12微米或更大的制造ISFET的现有尝试来说,利用0.35微米CMOS工艺技术的约10微米的阵列间距在尺寸缩小方面取得了显著的进步。更具体地说,在根据本公开内容的发明概念在下文进一步讨论的某些实施方案中,约九(9)微米的阵列间距使ISFET阵列可以包括256000以上的l象素(即512乘512的阵列),该阵列与相应的行和列选择和偏置/读出电子器件可制造在7毫米乘7毫米的半导体晶片上,而包括四百万个<象素(即2048乘2048的阵列,大于4兆〗象素)的类似传感器阵列可制造在21毫米乘21毫米的半导体晶片上。在其他实例中,约5微米的阵列间距使得ISFET阵列可以包括1.55兆个4象素(即1348乘1152的阵列),该阵列与相应的电子部件可制造在9毫米乘9毫米的晶片上,并且包括大于14兆个像素的ISFET传感器阵列和相应的电子部件可制造在22毫米乘20毫米的晶片上。在其他实施方式中,利用小于0.35微米的特征尺寸的CMOS制造工艺(例如0.18微米的CMOS工艺技术)可以制造具有显著低于5微米的间距的ISFET传感器阵列(例如2.6微米的阵列间距或小于8或9微米2的像素面积),其用于非常密集的ISFET阵列。当然,应当认识到,大于10微米的像素尺寸(例如约20、50、IOO微米或更大)也可在根据^^开内容的化学FET阵列的各个实施方案中实现。在图8所示的系统的其他方面中,一个或多个阵列控制器250可用测量的输出信号)。在各个实施方式中,构成一个或多个阵列控制器的一个或多个部件可与这些阵列的像素元件一起实现在与阵列相同的同一集成电路(IC)芯片上但在IC芯片的不同部分中,或者在芯片外实现。就阵列控制而言,ISFET的输出信号的樣数转换可通过在与ISFET阵列相同的集成电路芯片上但位于传感器阵列区域之外实现的电路来实施(将模-数转换电路设置在传感器阵列区域之外获得了更小的间距并因此既实现了更大数量的传感器又降低了噪声)。在下文进一步讨论的各个示例性实施方式中,蔡数转换可以是4位、8位、12位、16位或根据所需的信号动态范围的其他的位分辨率。已经提供了用于测量与核酸处理有关的一个或多个分析物的示例性系统1000中的化学FET(例如ISFET)阵列100的一般概述,以下将对根据>$^>开内容的示例性化学FET阵列进行更详细的说明,该化学FET阵列可用于各种应用中,其包括但不限于核酸处理。此外,为了"i兌明的目的,以下利用ISFET阵列的特定实例来讨论才艮据>^/>开内容的化学FET阵列,但其他类型的化学FET也可用于其他实施方案中。如上所述,本文公开的各个发明实施方案都是特别地针对与图l-7有关的上述Milgrew等人的ISFET阵列设计以及其他现有ISFET阵列设计所作的改进,以便明显降低像素尺寸和阵列间距,且由此对于给定半导体晶片尺寸增加ISFET阵列的像素数量(即像素密度)。在某些实施方式中,在4象素密度增加的同时伴随有对应于涉及一种或多种分析物的一种或多种化学性质的相应测量的输出信号的信噪比(SNR)的增加以及可从阵列读取的这种输出信号的速度增加。特别是,申请人已经验证并认识到通itit松对ISFET线性度的要求,而将重点集中在进一步限制信号输出/测量的范围(例如对应于从约7至9而不是1至14的pH范围的信号输出)上,可以显著降低单个像素的复杂度和尺寸,由此有助于实现非常大,密集的ISFET阵列。为此,图9示出了根据4^>开内容的一个发明实施方案的ISFET阵列100的一列102j,其中明显简化了ISFET像素设计以利于实现小的像素尺寸。列102j包括ii个像素,其中第一和最后一个像素在图9中示出为像素10^和105n。如结合图13在下文进一步讨论的,基于图9中所示的列设计的完整二维ISFET阵列100包括m个这种列102j(j=1,2,3,….附),其一般是并排排列的连续〗象素列。在图9中所示的实施方案的一个方面中,列102j的像素105i至105n中的每一个仅包括三个部件,即ISFET150(也标记为Ql)和两个MOSFET开关Q2和Q3。MOSFET开关Q2和Q3响应于n个行选择信号(RowSd至5^i:,逻辑低激活)中的一个,以启用或选择列102j的一个给定像素。用像素105i作为应用于列的所有像素的实例,在经由线11&接收到相应的行选择信号后,晶体管开关Q3通过线112i将可控电流源106j连接到ISFET150的源极。在接收到相应的行选"^信号后,晶体管开关Q2通过线11^将ISFET150的源极连接到列偏置/读出电路U0j。ISFET150的漏极通过线U^直接连接到偏置/读出电路110j。因此,每个像素只需要四条信号线,即线112pIIA、116i和118i来操作像素105x的三个部件。在m列的阵列中,给定的行选择信号同时施加到各列的一个像素(例如在相应列的相同位置)上。如图9所示,才艮据一个实施方案的列102j的i殳计是基于与图3中所示的Milgrew等人的列设计有关的基本原则。具体而言,当各个像素的ISFET启用时,其设置具有恒定的漏电流Iuj和恒定的漏-源极电压VDSj,以便根据上述等式(3)来获得来自于启用像素的输出信号Vsj。为此,列102j包括一个可控电流源106j,其连接到模拟电路的正电源电压VDDA且响应于偏压VBl,该偏压VB1由列中的所有〗象素共享,从而为启用像素的ISFET提供恒定的漏电流lDj。一方面,电流源106j执行实现为电流镜像,其包括两个长沟道长度且高输出阻抗的MOSFET。列还包括偏置/读出电路110j,其也由列中的所有像素共享,以向启用像素的ISFET提供恒定的漏-源极电压。偏置/读出电路UOjU于开尔文电桥构造的,且包括两个运算放大器107A(Al)和107B(A2),上述两个运算放大器设置为緩冲放大器并连接到模拟电路正电源电压VDDA和模拟电源接地电压VSSA。偏置/读出电路还包括可控电流宿108j(类似于电流源106j)和连接二极管的MOSFETQ6,可控电流宿108j连接到模拟接地电压VSSA且响应于偏置电压VB2。设定/控制偏置电压VB1和VB2以协同提供互补源和反向电流。由于电流宿108j拉电流所产生的跨连接二极管的MOSFETQ6的电压被运算放大器强制产生在启用像素的ISFET的漏极和源极两端,成为恒定的漏-源极电压VDSj。通过在图9的偏置/读出电路110j中使用连接二极管的MOSFETQ6,而不是图3中示出的Milgrew等人的设计中所示的电阻RsDj,从而在CMOS制造工艺中提供了明显的优点。具体而言,匹配电阻一般可以制造为具有约±20%的容错率,然而与CMOS制造工艺匹配的MOSFET的容错率为约±1%或更好。负责提供恒定的ISFET漏-源极电压VDSj的部件的匹配程度可从列到列显著影响从列到列的测量精度(例如偏差)。因此,使用MOSFETQ6而不使用电阻明显降低了从列到列的测量偏差。而且,尽管电阻和ISFET的热偏移特性可以略微不同,但是MOSFET和ISFET的热偏移特性即便不是实质上相等也是基本类似的;因此,MOSFETQ6中的任意热偏移实质上消除了ISFETQl的任意热偏移,这就导致在阵列温度变化时更好的测量稳定性。图9中,列偏移/读出电路110j还包括釆样/保持和緩冲电路,用于提供来自列的输出信号Vc叫。具体而言,在通过各个像素中的晶体管Q2和Q3启用或选择像素105i至105n中的一个之后,放大器107A(Al)的输出,即緩冲的Vsj通过响应于列取样和保持信号COLSH的开关(例如传输门电路)操作存储到列取样和保持电容Csh中。用于取样和保持电容的合适电容值的实例包括但不限于从约500fF至2pF的范围。取样电压通过列输出緩冲放大器lllj(BUF)被緩冲并提Wt为列输出信号Vcolj。还如图9中所示的,基准电压VREF可通过响应于控制信号CAL的开关而施加到緩冲放大器lllj,以利于由于緩冲放大器lllj造成的列到列的非均匀性的特性化,且因此允许后读出数据校正。图9A示出了用于偏置/读出电路110j的放大器107A的其中一个的示例性电路图(与放大器107B的电路图相同),且图9B是放大器107A和107B的放大器偏压对带宽的曲线图。如图9A中所示,放大器107A使用了基于九个MOSFET(Ml至M9)的多电流镜像的设置,且设置为统一增益緩冲器,其中放大器的输入和输出分别概括标记为IN+和VOUT。偏压VB4(表示相应的偏置电流)控制放大器的互阻抗并作为带宽控制(即随着电流的增大而增加带宽)。再次参照图9,由于采样和保持电容C化的存在,当采样和保持开关关闭时,放大器107A的输出实质上驱动滤波器。因此,为了实现可观地高数据速度,可以调节偏压VB4以提供较高的偏置电流并增加放大器带宽。从图9B中可以观察到,在某些示例性实施方式中,可以实现至少40MHz甚至更大的放大器带宽。在某些实施方式中,高达100MHz的放大器带宽可适于容易获得高数据采集速度和相对低的像素釆样或"暂停"时间(例如约10至20微秒)。在图9中所示的实施方案的另一方面中,与图3中所示的Milgrew等人的像素设计不同的是,像素10&至105n都不包括任何同时需要n沟道和p沟道FET部件的传输门电路或其他器件;具体而言,本实施方案中的像i105i至105n仅包括同一类型(仅为n沟道或仅为p沟道)的FET器件。为了说明的目的,图9中示出的像素105i至105n都表示为仅包括p沟道部件,即两个p沟道MOSFETQ2和Q3以及p沟道ISFET150。不通过使用传输门电路将ISFET的源极连接到偏置/读出电路llOj,这可能会牺牲ISFET输出信号(即ISFET源极电压Vs)的某些动态范围。但是,申请人:验证并认识到,通过上述潜在的某些输出信号动态范围(由此潜在地限制了给定化学特性例如pH的测量范围),可以消除对各个^L素中的不同类型(n沟道和p沟道)的FET器件的需求,且减少了像素部件的数量。如结合附图10-12进一步在下文讨论的,这明显有助于〗象素尺寸的降低。因此,在一个方面中,这是一种在减小的动态范围和较小的像素尺寸之间有益的权衡。在图9所示的实施方案的另一方面中,与Milgrew等人的像素设计不同的是,各个像素105i至105n的ISFET150都没有将其体连接连接到其源极(即,没有连接ISFET的体连接和源极的电导体,这种电导体迫使ISFET的体连接和源极在工作期间处于相同的电位)。相反,阵列的所有ISFET的体连接都彼此连接且连接到体偏压VBODY。虽然没有在图9中明确示出,但是用于MOSFETQ2和Q3的体连接同样也没有连接到它们各自的源极,而是连接到体偏压VBODY。在基于具有所有p沟道部件的像素的一个示例性实施方式中,体偏压VBODY连接到阵列可具有的最高电压电位(例如VDDA),如结合附图17在下文进一步讨论的那样。通过将各个ISFET的体连接都不连接到它们的源极,某些非零的源至体电压VsB有可能会产生"体效应",如结合附图1在上文所讨论的那样,其才艮据非线性关系而影响ISFET的阁值电压VTH(因此,才艮据等式(3),会影响诸如pH的化学性质的测量)。但是,申请人已经验证并认识到,通过将重点集中在降低ISFET输出信号的动态范围上,因非零的源至体电压而可能发生在ISFET中的任何体效应都可被相对地最小化。因此,可能导致降低的动态范围的任何测量的非线性度可因不重要而被忽略或予以考虑并补偿(例如通过阵列校准和数据处理技术,如结合图17在下文进一步讨论的那样)。申请AJi验证并认识到,通过将各个ISFET的体连接都不连接到它们的源极,构成像素的所有FET都可以共享一个公用的体连接,由此进一步促进像素尺寸的削减,如结合图10-12在下文进一步讨论的那样。因此,在另一方面中,这是一种在减小的动态范围和较小的像素尺寸之间有益的权衡。图IO示出了才艮据^^>开内容的一个发明实施方案的图9中所示的《象素10&的芯片布图设计的俯视图。图IIA示出了沿着图10中所示的像素的I一I线的组合截面图,包括在II一II线和III一III线之间的图10右半部的其他元件,其示出《象素制造的层叠结构图,并且图12A至12L提供了图11A中所示的各个制造层的俯视图(图12A至12L中的各个图象顺序叠置以形成图10中所示的像素芯片的布图设计)。在一个示例性实施方式中,图10-12中示出的像素设计可利用标准的4-金属、2-多晶珪的0.35微米CMOS工艺来实现,以提供几何正方形的像素,其具有在图10中示出为约9微米的尺寸"e",以及对应于ISFET的敏感区域的约为7微米的尺寸"f,。在图IO的俯视图中,ISFET150(在图IO中标记为QI)通常占据了像素图示的右中部,且ISFET的栅极、源极和漏极区域的相应位置表示为Ql(j、Q1s和Q1d。MOSFETQ2和Q3通常占据了像素图示的左中部;MOSFETQ2的栅极和源^L^示为Q2g和Q2s,MOSFETQ3的栅极和源^L^示为Q3g和Q3s。在图10所示的布图的一个方面中,MOSFETQ2和Q3共用漏极,其表示为Q2/3n。在另一方面中,通常从图10的俯视图中可以观察到ISFET形成为其沟道位于沿着像素的第一轴的方向(例如平行于线I-I),而MOSFETQ2和Q3形成为它们的沟道位于沿着垂直于第一轴的第二轴的方向。图10还示出了四条用于操作〗象素的线,即,连接到Q3的源极的线112p连接到Q2的源极的线114"连接到ISFET的漏极的线116i和连接到Q2和Q3的栅极的行选择线118lB参考图9,可以认识到给定列中的所有像素都共用线112、114和116(例如图10中垂直跨过像素的线),且给定行中的所有像素都共用线118(例如图10中水平跨过像素的线);因此,根据图9的像素设计和图10中所示的布图,仅需要四条横跨各个像素的金属线。现在参考图11A的截面图,n-阱154中的高掺杂p型区域156和158(沿着图10中线I-I设置)构成了ISFET的源极(S)和漏极(D),它们之间i更置n-阱的区域160,在该区域中ISFET的p沟道形成在ISFET的多晶硅栅极164和栅极氧化物165下方。根据图10和11中所示的发明实施方案的一个方面,像素105i的所有FET部件都制造为p沟道FET,其形成在p型半导体衬底152中的单一n型阱154中。能够实现这种与Milgrew等人的设计不同的结构是因为,1)在像素中不需JMt输门电路;以及2)ISFET的源极没有连接到n-阱的体连接。更具体地说,高掺杂的n型区域162为n-阱154提供了体连接(B),且如图10中所示,体连接B连接到围绕像素10^周边的金属导体322。但是,体连接既没有直接电连接到ISFET的源极区域156(即,没有连M连接和源极以使它们在工作期间具有相同电位的电导体),也没有直接电连接到像素中任何部件的栅极、源极或漏极。因此,像素的其他p沟道FET部件,即Q2和Q3,可制it^同一n-阱154中。在图IIA的组合截面图中,还可观察到对应于MOSFETQ2和Q3的共用漏极(D)的高掺杂p型区域159(沿着图10中的线I-I设置)。为了说明的目的,在图11A+还可观察到MOSFETQ3的多晶珪栅极166,虽然这个栅极没有沿着图10中的线I-I设置,但是其设置在沿着线I-I的截面的"平面之后"。但是,为了简化,图10中所示的MOSFETQ2和Q3的各个源极,以及Q2的栅极都未在图IIA中示出,因为它们由于共用漏极因而都沿着相同的轴(即,垂直于图示的平面)设置(如果在图11A中示出它们,则这些元件将使图IIA的组合截面图变得非常复杂)。除图11A中所示的衬底、栅极氧化物和多晶硅层之外,提供多个附加层来为不同的像素部件建立电连接,其包括从中穿过形成导电通孔的交替的金属层和氧化层。才艮据4-金属CMOS工艺,图11A中的这些层标记为"接触"、"金属1"、"通孔1"、"金属2"、"通孔2"、"金属3"、"通孔3"和"金属4"。为了特别有助于对ISFET的电连接的理解,图11A的组合截面图示出了像素制造的其他元件,这些其他的元件位于图10线II-II和III-III之间的俯视图的右侧。对于ISFET的电连接来说,最上面的金属层304对应于ISFET的敏感区域178,在该敏感区域上设置有分析物敏感的钝化层172。最上面的金属层304以及ISFET的多晶硅栅164和中间导体306、308、312、316、320、326和338—同构成了ISFET的"浮栅"结构170,其模式与在上文讨论的结合图1中所示的常规ISFETi殳计类似。通过连接到线116i的导体340、328、318、314和310为ISFET的漏极提供电连接。通过导体334和336以及导体324将ISFET的源极连接到MOSFETQ2和Q3的共用漏极(其沿着图10中的线I-I设置)。通过导体330和332将连接到n-阱154的体连接162电连接到"金属l"层上的像素的外周周围的金属导体322。如上所指出的,图12A至12L提供了图IIA中所示的各个制造层的俯视图(图12A至12L中的各个图象顺序叠置形成图10中所示的像素芯片布图设计),图12中,各个层的印有字母的俯视图和图IIA的截面图之间的对应关系如下A)n型阱154;B)注入;C)扩散;D)多晶硅栅极164(ISFET)和166(MOSFETQ2和Q3);E)接触;F)金属1;G)通孔l;H)金属2;1)通孔2;J)金属3;K)通孔3;L)金属4(接触ISFET栅极的顶电极)。图12A至12L中表示的各个附图标记都对应于图IIA的组合截面图中存在的相同的部件。因此,图10、11和12A至12L中所示的像素芯片布图i殳计示出了,根据一个实施方案,相同类型的FET器件可用于像素的所有部件,且所有部件都可以在单一阱中实现。这显著降^(氐了^象素所需的面积,由此有助于增加给定区域中的像素密度。在一个示例性实施方式中,ISFET的栅极氧化物165可制造为具有约75埃的厚度,导致每单位面积的栅极氧化物电容C为4.5fF/ftm2。而且,多晶硅栅极164可制造为具有对应1.2nm的沟道宽度W和从0.35至0.6nm的沟道长度L(即W/L的范围从约2至3.5)的尺寸,且区域160的掺杂可以选择为使得p沟道的载流子迁移率为l卯cmVv.s(即1.9E10Hm2/V's)。从上文的等式(2)可知,这导致ISFET的跨导M)9为约170至300jiA/V2。在本示例性实施方式的其他方面中,模拟电源电压VDDA为3.3伏特,且偏置VB1和VB2以提供约5jiA的恒定ISFET漏电流IDj(在某些实施方式中,可以调整VB1和VB2以提供从约1jiA至20pA的漏电流)。而且,MOSFETQ6(参见图9中的偏置/读出电路110j)的尺寸设置为其沟道宽长比(例如W/L为约50)使得在5fiA的给定电流IDj下,Q6两端的电压为800mV(即Vosj-800mV)。从*式(3)可知,基于这些示例性M,这提供了在约0.5至2.5伏特范围内的像素输出电压VSj以及在约0至2伏特范围内的ISFET阈值电压变化。对于图11A中所示的分析物敏感钝化层172来说,在示例性的CMOS实现过程中,钝化层可特别对氢离子浓度敏感,并且可包括氮化硅(Si3N4)和/或氮氧化硅(ShN20)。在常规CMOS工艺中,钝化层可通过一次或多次连续沉积这些材料而形成,且通常用来处理或覆盖器件以保护器件免受污染和增加电稳定性。氮化硅和氮氧化硅所具有的材料性质使得包括这些材料的钝化层提供划伤保护并作为对水和钠的扩散能够起到有效阻挡的阻挡层,而水和钠的扩散会导致器件的金属化结构被腐蚀和/或器件的运行变得不稳定。包括氮化硅和/或氮氧化硅的钝化层还在ISFET器件中提供离子敏感性,这是由于钝化层包含的表面基团可给予或接受来自与其接触的分析物溶液的质子,由此改变了表面电势和器件的阈值电压VTH,正如结合图1在上文所讨论的那样。对于利用铝(其熔点约为650摄氏度)作为金属的CMOS工艺来说,一般通过等离子体增强化学气相沉积(PECVD)来形成氮化硅和/或氮氧化硅的钝化层,其中在250-350摄氏度的辉ib改电使得形成氮化硅或氮氧化硅的组分气体被离子化,产生了在晶片表面反应的活性种,从而形成了相应材料的叠层。在一个示例性工艺中,可通过氮氧化硅薄层的初始沉积(约0.2至0.4nm),IC^执行氮氧化珪的较厚层的沉积(约0.5nm)以及氮化珪的最后沉积(约0.5nm)来形成具有约1.0至1.5nm厚度的钝化层。因为PECVD工艺中采用低沉积温度,所以铝金属化不会受到不利影响。但是,申请人已经验证并认识到,虽然低温PECVD工艺为常规CMOS器件提供了充分的钝化,但是低温工艺通常产生低密度且Wt多孔的钝化层,其在某些情况下会不利地影响ISFET的阈值电压的稳定性。特别是在ISFET器件的工作期间,随着时间的流逝,低密度多孑L钝化层会从溶液中吸附离子并被这些离子所饱和,这进而会导致不希望出现的ISFET阈值电压VTH的时变偏移,从而使精密测量面临挑战。鉴于上述情况,在一个实施方案中,用金属钨代替铝的CMOS工艺可用来制造根据4^>开内容的ISFET阵列。鴒的高熔点(3400摄氏度以上)允许使用具有较高温度的低压化学气相沉积(LPCVD)工艺(例如约700至800摄氏度)来制造氮化硅或氮氧化硅钝化层。通常,LPCVD工艺会产生用于钝化层的较大密度和较少孔隙的膜,由此緩解从分析物溶液吸附离子导致ISFET的阈值电压偏移的潜在不利影响。在j吏用铝基CMOS工艺制造根据^^开内容的ISFET阵列的另一实施方案中,图11A中所示的钝化层172可以包括除用于常规CMOS工艺中的典型的沉积方法和/或材料之外的其他沉积方法和/或材料。例如,钝化层172可包括如上所述的氮化硅和/或氮氧化硅的初始低温等离子体辅助沉积(PECVD);对本讨论内容来说,图11A中说明的这些常规的沉积物作为钝化层172的第一部分172A。在一个实施方案中,第一部分172A形成之后,沉积一种或多种其他钝化材料以形成至少第二部分172B,以增加整个钝化层172的密度并降低孔隙度(和吸附性)。但是所示的附加部分172B主要用于对图11A的i兌明,应当认识到4^Hf内容不局限于这方面,因为整个钝化层172可包括两个或多个组成部分,其中各个部分都可包括由相同或不同材料构成的一个或多个层,并JJt目应的部分可具有相似或不同的结构。适用于钝化层172的第二部分172B(或其他部分)的对氢离子特别敏感的材料的实例包括但不限于氮化硅、氮氧化硅、氧化铝(Al20"、氧化钽(Ta30s)、氧化锡(Sn02)和二氧化硅((Si02)。一方面,可通过各种相对低温的工艺来沉积第二部分172B(或其他部分),其包括但不限于RF濺射、DC磁控賊射、热或电子束蒸发和离子辅助沉积。另一方面,可在第二部分172B的沉积之前使用预溅射蚀刻工艺,以移除第一部分172A上的任何天然氧化物(作为替代方案,诸如高温氢氛围的还原性氛围可用于移除第一部分172A上的天然氧化物)。又一方面,如上所述,第二部分172B的厚度可为约0.04nm至0.06nm(400至600埃),且第一部分的厚度可为约1.0至1.5nm。在某些实施方式中,第一部分172A可包括氮氧化硅和氮化硅的多层,该多层的组合厚度为1.0至1.5nm,且第二部分172B可包括氧化铝或氧化钽的单层,该单层厚度约为400至600埃。此外,应当认识到提供上述示例性的厚度主要用于说明的目的,且4^>开内容并不限于这些方面。因此,可以理解的是,本文说明的化学FET阵列可用于检测多种分析物,且通过这种检测可以监测各种反应和/或相互作用。还可以理解的是,着重于氢离子的检测(以pH的变化的形式进行)是为了简便和简洁起见,其他分析物(包括其他离子)可代替这些说明中的氢。本文公开的包括ISFET的化学FET能够检测任何其本身能够诱发电场变化的分析物。分析物无需为了被传感器检测而带电。例如,根据一个实施方案,分析物可以带正电(即阳离子)、带负电(即阴离子)、为两性离子(即能够具有两电量相等且电性相反的电荷,但整体呈电中性)以及为极化但仍呈中性。这个列表并不完备,本领域技术人员根据本文的公开内容可以预期其他分析物质类以及每个种类中的物质。在本发明的最广泛地意义中,钝化层可以覆盖或不覆盖,且分析物可以结合或可以不结合钝化层。作为一个实例,钝化层可由氮化珪构成,且分析物可以是除氢离子外的其他物质。作为一个特定实例,钝化层可由氮化硅构成,且分析物可以是无机焦磷酸盐(PPi)。在这些实例中,直接检测PPi(即,没有直接或间接附着到钝化层的PPi受体)。如果所要检测的分析物是氢(或可替换为氢氧化物),则优选使用弱緩沖剂,以便在钝化层处可检测到离子物质的任何变化。如果所要检测的分析物是除氢(或氢氧化物)以外的其他物质,M反应或检测步骤期间存在pH变化的某些可能性,则优选使用强緩冲剂,以便pH的变化不会干4W分析物的检测。緩冲剂是一种抵抗pH变化的离子分子。緩冲剂能够中和添加到或产生于溶液中的酸或碱,这致使溶液中没有显著的pH变化。可以理解的是只要具有所需范围内的pKa,则任意緩冲剂都是适当的。合适的緩冲剂是能在约6至9的pH范围内发挥功能的緩沖剂,且更优选地在6.5至8.5的范围内。緩冲剂的强JLA相对的,因为其取决于添加到或产生于感兴趣的溶液中的酸或碱的性质、强度和浓度。弱緩冲剂是一种允许检测(因此不能控制)至少约为+/-0.005、0.01、0.015、0.02、0.03、0.04、0.05、0.10、0.15、0.20、0.25、0.30、0.35、0.45、0.50或更大的pH变化的緩冲剂。在某些实施方案中,pH的变化大约为0.005(例如每个核苷酸合并),且优选为pH增加。强緩冲剂是一种控制至少约为+/-0.005、0.01、0.015、0.02、0.03、0.04、0.05、0.10、0.15、0.20、0.25、0.30、0.35、0.45、0.50或更大的pH变化的緩冲剂。可通过改变緩冲物质本身的浓度来改变緩沖剂强度。因此低浓度緩冲剂可以是低强度緩冲剂。实例包括那些具有小于1mM(例如50-lOOjiM)緩冲物质的緩沖剂。适用于本文说明的读出pH变化的序列测定反应的弱緩冲剂的一个非限制实例是O.lmMTris或Tricine。实例中提供的可适用的弱緩冲剂的实例在本领域也是公知的。緩冲剂浓度越高则緩沖剂的强度可能越强。其实例包括具有1-25mM緩沖物质的那些。适用于本文说明的PPi直接读出的序列测^应的强緩冲剂的一个非限制实例是1.5或25mM(或更大)Tris或Tricine。本领域技术人员将能确定用于本发明所涵盖的反应和检测方法的最优緩冲剂。在某些实施方案中,钝化层和/或覆盖在其上的分子指示出阵列读出装置的分析物特异性。氢离子(以pH的形式)的检测可利用由氮化硅(Si3N4)、氮氧化硅(Si2N20)、氧化硅(Si02)、氧化铝(AM33)、五氧化二钽(Ta2Os)、氧化锡或二氧化锡(Sn02)等制成的钝化层来实施。钝化层还能直接检测的其他离子物质包括但不限于钙、钾、钠、碘、镁、氯、锂、铅、银、镉、硝酸根、磷酸根、二氩磷酸根等。在某些实施方案中,钝化层覆盖有用于所感兴趣的分析物的受体。受体选择性结合目标分析物。如这里使用的,选择性结合分析物的受体是优先结合该分析物(即,其对该分析物的结合亲和力大于其对任何其他分析物的结合亲和力)的分子。其对于目标分析物的结合亲和力可以是对任何其他分析物的结合亲和力的2倍、3倍、4倍、5倍、6倍、7倍、8倍、9倍、10倍、15倍、20倍、25倍、30倍、40倍、50倍、100倍或更大。除其相对结合亲和力之外,受体还必须具有绝对结合亲和力,该绝对结合亲和力是足以有效结合目标分析物的结合亲和力(即,其必须具有足够的灵敏度)。具有在皮摩尔至微摩尔范围内的结合亲和力的受体是适宜的。优选地,这种相互作用是可逆的。受体可以是任何自然物质(例如,化学物、核酸、肽、脂类、其组合等等)。分析物也可以是任何自然物质,只要存在选择性与其结合且在某些情况下特特异性与其结合的受体即可。但是可以理解的是,本发明还考虑到了在不存在受体的情况下分析物的检测。这样的一个实例是不存在PPi或Pi受体的情况下通过钝化层对PPi和Pi的检测。一方面,本发明所关注的受体是离子载体。如这里所^^用的,离子载体是一种选择性结合离子物质无论是阳离子或阴离子的分子。在本发明的范畴中,离子栽体是受体,与其结合的离子是分析物。本发明的离子载体包括本领域公知的来源于微生物的栽流子离子栽体(即,结合到特定离子的小脂类可溶分子)。可从例如Calbiochem的来源那里市购各种离子载体。可通过利用钝化层本身或通过利用覆盖在钝化层上的受体来实现某些离子的检测。例如,利用聚硅氧烷、缬氨霉素或盐霉素可选择性地检测钾;利用莫能菌素、制霉菌素或SQI-Pr可选择性地险测钠;利用ionomycin、钓霉素(A23187)或CA1001(ETH1001)可选择性地检测4丐。在某些情况下,还可使用能够结合多于一种离子的受体。例如,白僵菌毒素可用于检测钙和/或钡离子,尼日利亚菌素可用于检测钾、氢和/或铅离子,克杀汀(gramicidin)可用于检测氢、钠和/或钾离子。本领域技术人员将能认识到这些化合物可用于不要求单一离子特异性或其中不会(或不可能)存在或产生与化合物结合的其他离子的应用中。其他实施方案包括但不限于核酸序列测定应用,可利用选择性结合无机焦磷酸盐(PPi)的受体。PPi受体的实例包括图11B中所示的化合物(化合物1-10)。化合物1记栽于AngewChemIntEd200443:4777-4780和US2005/0119497Al中,称为p-萘基-二(二(2-氮苯基甲基)M)甲基酚。化合物2记载于JAmChemSoc2003125:7752-7753和US2005/0119497Al中,称为p-(p-硝基苯偶氮基)-二[(二(2-氮苯基甲基-l)^Jo甲基酚(或其双核Zn配合物)。化合物3记载于SensorsandActuatorsB199529:324-327中。化合物4记载于AngewChemIntEd200241(20):3811-3814中。化合物5记载于WO2007/002204中,其中称为二^!12+-二吡啶甲基胺(Zn2+-DPA)。化合物1和2的合成方案在US2005/0119497Al中提供并示出。图11C中示出化合物4的示例性合成。图HE中示出化合物10与金属氧化物表面的附着。作为另一实例,用于神经毒素的受体记栽于SimonianElectroanalysis2004,16:1896-1卯6。受体可以共价的或非共价的连接到钝化层。受体对钝化层的共价连接可以是直接的或间接的(例如,通过连接剂)。图UD示出利用珪烷醇化学将受体共价结合到钝化层。受体例如可以利用脂族伯胺(左下部)或芳基异硫氰酸盐(右下部)而固定在钝化层上。在这些和其他实施方案中,钝化层本身可由氮化硅、氧化铝、氧化硅、五氧化二钽等构成,并通过其反应表面基团而结合到硅烷层。为了更详细描述用于共价结合到FET表面的硅烷醇的化学处理,至少下列公开内容可作为参考对于氮化硅来说,参见SensorsandActuatorsB199529:324-327,JpnJApplPhys199938:3912-3917andLangmuir200521:395-402;对于氧化珪来i兌,参见ProteinSci19954:2532-2544andAmBiotechnolLab200220(7):16-18;且对于氧化铝来说,参见ColloidsandSurfaces199263:1-9,SensorsandAccuatorsB200389:40-47,以及BioconjugateChem19978:424-433。接着将受体共轭到硅烷化层的反应基团。这种后续的结合可通过利用双官能团连接剂而直接或间接发生,如图11D中所示的那样。双官能团连接剂是一种具有可以结合两个部分的至少两个反应基团的化合物。在某些情况下,反应基团位于连接剂的两端。在某些实施方案中,双官能团连接剂是通用双官能团连接剂,如图11D中示出的那些。通用连接剂是能用于连接多种部分的连接剂。应当认识到图11D中所示的化学处理旨在说明而不是限制。双官能团连接剂可以是同质双官能团连接剂或异质双官能团连接剂,这取决于所要结合的分子的性质。同质双官能团连接剂具有两个相同的反应基团。异质双官能团连接剂具有两个不同的反应基团。可市购的各种连接剂可与下列基团的一种或多种反应伯胺、仲胺、巯基、氯基、羰基和烃。胺特异性连接剂的实例是辛二酸二(疏代琥珀酰亚胺)酯、二[2-(琥珀酰亚胺氧基羰氧基)乙基砜、辛二酸二琥珀酰亚胺酯、酒石酸二琥珀酰亚胺酯、二亚胺代己二酸二甲酯二盐酸盐(dimethyladipimate'2HC1)、庚二亚氨酸二甲酯二盐酸盐、辛二亚氨酸二曱酯二盐酸盐和双-[琥珀酰亚胺基-[琥珀酸乙二醇酯。可与巯基反应的连接剂包括二马来酰亚胺基己烷、1,4-二-[3'-(2'-吡咬基二硫基)-丙酰胺基)1丁烷、l-[p-叠氮基水杨酰胺基-4-祺代乙酰胺基丁烷以及N-[4-(p-叠氮基水杨酰胺基)丁基l-3'-[2,-吡^二M丙酰胺。优先与烃发生反应的连接剂包括叠氮基苯甲酰肼。优选地,优先与幾J^发生反应的连接剂包括4-[p-叠氮基水杨酰胺基丁胺。与胺和巯基反应的异质双官能团连接剂包括丙酸N-琥珀跣亚胺基-3-2-吡^二硫基脂、[4-碘代乙酰氨基苯甲酸琥珀酰亚胺酯、4-N-马来酰亚胺基甲基环己烷-l-羧酸琥珀酰亚胺酯、m-马来酰亚胺基苯曱酰基-N-羟基琥珀酰亚胺脂、6-3-[2-吡咬基二硫基丙酰胺基l己酸硫代马来酰亚胺酯和4-[N-马来酰亚胺基甲基环己烷-l-羧酸硫代马来酰亚胺酯。与羧基和胺基反应的异质双官能团连接剂包括l-乙基-3-[3-二甲基氨丙基碳二亚胺盐酸盐。与烃和巯基反应的异质双官能团连接剂包括4-[N-马来酰亚胺基甲基环己烷-l-g酰肼二盐酸盐、4-(4-N-马来酰亚胺基苯基)丁酸酰肼二盐酸盐和3-[2-吡^二硫基l丙酰肼。作为替代方案,受体可以是非共价地覆盖在钝化层上。受体在钝化层上非共价沉积可以包括利用聚合物母体。聚合物可以天然存在或非天然存在,且可以包括但不限于核酸(例如DNA、RNA、PNA、LNA等或其模拟物、衍生物或其组合)、氩基酸(例如缩氨酸、蛋白质(天然的或变性的)等,或者其模拟物、衍生物或其组合)、类脂、多糖和功能化嵌段共聚物的任何类型。受体可吸附在聚合母体上和/或嵌入在聚合母体内。作为替代方案,受体可共价共轭或交联到聚合物(例如,其可以"接枝"到功能化聚合物上)。合适的缩氨酸聚合物的一个实例是聚赖氨酸(例如聚左旋赖氨酸)。其他聚合物的实例包括嵌段共聚物,其包括聚乙二醇(PEG)、聚酰胺、聚碳酸酯、聚环烷、聚亚烷基二醇、聚环氧烷、^J"苯二甲酸亚烷基二醇酯、多乙烯醇、聚乙烯基醚、聚乙烯酯、聚卣乙烯、聚乙烯吡咯烷酮、聚二醇、聚硅氧烷、聚氨酯、烷基纤维素、羟烷基纤维素、纤维素醚、纤维素酯、硝基纤维素、丙烯酸和曱基丙烯酸酯的聚合物、曱基纤维素、乙基纤维素、羟丙基纤维素、羟丙甲基纤维素、羟丁甲基纤维素、乙酸纤维素酯、丙酸纤维素酯、丁酸乙酸纤维素酯、邻苯二甲酸乙酸纤维素酯、羧乙基纤维素、三乙酸纤维素酯、纤维素硫酸钠盐、聚(甲基丙烯酸曱酯)、聚(甲基丙烯酸乙酯)、聚(甲基丙烯酸丁酯)、聚(甲基丙烯酸异丁酯)、聚(甲基丙烯酸己酯)、聚(曱基丙烯酸异癸酯)、聚(甲基丙烯酸月桂酯)、聚(甲基丙烯酸苯酯)、聚(丙烯酸甲酯)、聚(丙烯酸异丙酯)、聚(丙烯酸异丁酯)、聚(丙烯酸十八烷基酯)、聚乙烯、聚丙烯、聚(乙二醇)、聚(环氧乙烷)、聚(对苯二甲酸乙二醇酯)、聚(乙烯醇)、聚乙酸乙烯酯、聚氯乙烯、聚苯乙烯、聚透明质酸、酪朊、凝胶、明胶、聚酐、聚丙烯酸、藻酸盐、壳聚糖、聚(曱基丙烯酸甲酯)、聚(甲基丙烯酸乙酯)、聚(曱基丙烯酸丁酯)、聚(甲基丙烯酸异丁酯)、聚(甲基丙烯酸己酯)、聚(曱基丙烯酸异癸酯)、聚(曱基丙烯酸月桂酯)、聚(甲基丙烯酸苯酯)、聚(丙烯酸甲酯)、聚(丙烯酸异丙酯)、聚(丙烯酸异丁酯)、聚(丙烯酸十八烷基酯)、聚(丙交酯-乙交酯)、草酸盐共聚物、聚己内酯、聚酯酰胺、聚原酸酯、聚羟基丁酸、聚酐、聚(苯乙烯-嵌段-异丁烯-嵌段-苯乙烯)(SIBS)嵌段共聚物、乙烯醋酸乙烯酯、聚(曱基)丙烯酸、乳酸和乙醇酸的聚合物、聚酐、聚(原酸)酯、聚氨酯、聚(丁酸)、聚(戊酸)、和聚(丙交酯-己内酯),和天然聚合物如藻酸盐,以及其他多糖包括葡聚糖和纤维素、M^、蛋白、白蛋白、和其他亲水蛋白质、玉米蛋白和其他醇溶谷蛋白和疏水蛋白质、共聚物和其混合物,及其化学衍生物包括化学基团的取代和/或添加,例如烷基化、亚烷基化、羟基化、氧化和其他本领域4支术人员进行的常规改性。与ISFET的阈值电压稳定性和/或可预见性有关的另一问题包括俘获电荷会在用CMOS工艺制造的金属层上积累,这是由于阵列制造期间或之后的各种工艺活动(例如生产线后段工艺,例如等离子体金属蚀刻、晶片清洗、切割、封装、输送等)造成的。特别是,参照图IIA,在某些情况下,俘获电荷会在构成ISFET浮栅结构170的一个或多个不同导体304、306、308、312、316、320、326、338和164上积累。这种现象在有关文献中还称作"天线效应"。积累俘获电荷的一个机会包括最顶端金属层304的等离子体蚀刻。申请人:已经验证并认识到俘获电荷在浮栅结构的一个或多个导体上积累的其他机会包括期间切割晶片的划片机的研磨过程会产生静电的晶片切割和/或各个后处理晶片输送/封装步骤,其中装卸/输送晶片的自动化机械可以是对浮栅结构的导体静电放电(ESD)的来源。如果没有为硅衬底(或其他半导体衬底)提供连接以构成移除这种电荷积聚的电通路,则电荷会增加到导致栅极氧化物165发生不期望的变化或损坏的程度(例如电荷注入进氧化物或击穿低级氧化物到达下方衬底)。栅极氧化物中或栅极氧化物-半导体界面处的俘获电荷还会导致不期望的和/或不可预见的ISFET操作和性能的变化。考虑到上述原因,本公开内容的其他发明实施方案涉及通过减少俘获电荷或緩解天线效应而提升ISFET性能的方法和装置。在一个实施方案中,可在传感器阵列制造完成之后减少俘获电荷,而在其他实施方案中,可以改进制造工艺本身来减少由某些常规工艺步骤感生的俘获电荷。在另外的实施方案中,可以组合使用"制造期间,,和"后制造"技术来减少俘获电荷,且由此提升ISFET的性能。对于改变制造工艺本身而减少俘获电荷来说,在一个实施方案中,可以特定地选择图11A中所示的栅极氧化物165的厚度,以利于移除衬底的积累电荷;特别是,较薄的栅极氧化物会使大量产生的电荷穿过栅极氧化物直至其下的衬底而不祐:俘获。在才艮据这种观点的另一实施方案中,可将像素设计为包括一个额外的"牺牲"器件,即,具有比ISFET的栅极氧化物165还薄的栅极氧化物的另一晶体管。然后,ISFET的浮栅结构可连接到牺牲器件的栅极,以使其用为"电荷移除晶体管"。当然,应当认识到某些包括这种牺牲器件的折中方案包括增加像素尺寸和复杂度。在另一实施方案中,在等离子体蚀刻之前,可用电介质覆盖图11A中所示的ISFET浮栅结构170的最顶端金属层304,以减少俘获电荷。如上所述,在某些情况下,浮栅结构上积累的电荷与用于金属蚀刻的等离子体有关。通常,光刻胶施加到待蚀刻的金属上,接着根据下方金属的所需几何图形而被图案化。在一个示例性实施方式中,在光刻胶施加之前,覆盖介电层(例如氧化物)可沉积到待蚀刻的金属上,以在金属表面提供用来阻挡等离子蚀刻工艺产生的电荷的一个额外的阻挡层。一方面,覆盖介电层可在后续工艺中继续保留,且其构成钝化层172的一部分。在另一实施方案中,用于最顶端金属层304的金属蚀刻工艺可改进为包括湿化学或离子束研磨,而不是等离子蚀刻。例如,可用对下方电介质具有选捧性的水性化学处理来蚀刻金属层304(例如参见http://www.transene.com/aluminum.html,在此其全部内容通过《1用并入本文)。另一替代方法是对金属层304使用离子研磨而不是等离子体蚀刻。离子研磨通常用于蚀刻不能容易地利用常规等离子体或湿化学处理移除的材料。离子研磨工艺不使用等离子体工艺中的振荡电场,因此不会在金属层中产生电荷。另一金属蚀刻替代方法包括最优化等离子体条件以降低蚀刻速度(即较小的功率密度)。在另一实施方案中,可以改变金属层的构造以利于在制造浮栅期间完全电绝缘。一方面,将金属设计为层叠的,以便大面积ISFET浮栅在其可能需要作为"跳线,,的后续金属层以实现对晶体管浮栅的电连接的最终制造期间没有连接任何结构。这种"跳线,,连接设计避免了电荷从大的浮栅流至晶体管。这种方法可通过以下步骤实现(M-金属层)i)Ml接触多晶硅栅电极;ii)M2接触Ml;iii)M3限定浮栅且利用隔离岛与M2断开连接;iv)具有非常小的面积的M4跳线,其在隔离岛上被蚀刻且连接浮栅M3,将M3浮栅连接到与正好在晶体管有源区域上的多晶硅栅连接的Ml/M2/M3叠层;以及v)仅移除浮栅上的M3和M4之间的层间电介质,以便暴露出棵露的M3浮栅。在上述方法概述中,可以不需要实施步骤v),因为才艮据上文讨论的某些实施方案的ISFET构造将M4的钝化层留在M4的浮栅上。一方面,移除仍然可以在其他方面提升ISFET的性能(即灵敏度)。总之,最终形成的化学敏感钝化层可以是薄的溅射沉积离子敏感金属氧化物层。应当认识到上文讨论的表层跳线构造可以在标准CMOS制造流程中实现,从而使得最初的三个金属层中的任意金属层用作浮栅(即Ml、M2或M3)。对于减少俘获电荷的后制造工艺来说,在一个实施方案中,"合成气体退火"可用作后制造工艺,以减小俘获电荷的潜在的不利影响。在合成气体退火中,在氢气和氮气混合物的氛围下热处理由CMOS制造的ISFET器件。混合物中的氢气扩散进栅极氧化物165且中和特定形式存在的俘获电荷。一方面,合成气体退火没必要解决由俘获电荷造成的所有栅极氧化物损伤;而是在某些情况下,对某些俘获电荷的部分中和已经足以显著提升ISFET的性能。在才艮据4^>开内容的示例性退火处理中,ISFET可在包括10%至15%的氢气的氢/氮混合气体中,在400至425摄-氏度下热处理约30至60分钟。在一个特定的实施方式中,在包括10%的氢气的氢/氮混合气体中,在425摄氏度下热处理约30分钟,可以观察到对提升ISFET的性能特别有效。对于铝CMOS工艺来说,退火温度应保持在450摄氏度或低于该温度,以避免破坏铝冶金性。在根据本公开内容的退火工艺的另一方面中,在切割制造好ISFET阵列的晶片之后实施合成气体退火,以便确保可有效地改善因为切割工艺本身引起的俘获电荷和/或其他预切割工艺步骤(例如金属的等离子体蚀刻)而造成的缺陷。在根据>^>开内容的实施方案的用于减小俘获电荷潜在不利影响的另外的工艺中,可在任意多种晶片后制造输送/封装步骤期间釆用各种"静电放电(ESD)-敏感方案"。例如,在一个示例性工艺中,可以使用抗静电切割带来将晶片衬底固定在适当位置(例如切割处理期间)。而且,虽然高电阻率(例如10MQ)的去离子水通常使用在划片机的冷却中,但是根据^^开内容的一个实施方案,较小电阻率/较大传导性的水可用于此目的,以利于电荷经水传导;例如,可用二氧化碳来处理去离子水,以降低电阻率并提高对于切割工艺所产生电荷的传导性。而且,可在各个晶片切割/输送/封装步骤期间使用具有良好接地的晶片弹出工具,再次为任意这些步骤中所产生的电荷提供有效的传导路径,由此减小阵列的各个ISFET的浮栅结构的一个或多个导体上积累电荷的机会。在涉及减少俘获电荷的后制造工艺的另一实施方案中,可用UV辐射来照射ISFET的栅极氧化物区域。再次参考图IIA,在基于本实施方案的一个示例性实施方式中,在ISFET阵列的制造过程中,阵列的各个像素的顶金属层304中可包括一个任选的孔或窗口302,其接近ISFET的浮栅结构。当UV辐射产生时,这个窗口旨在将UV辐射引入ISFET的栅极区域;特别是,如图11和12A-L中所示的像素10^的各个层设置为使进入窗口302的UV辐射得以基本无阻碍地撞击多晶硅栅极164和栅极氧化物165附近的区域。为了利于降低俘获电荷的uv辐射工艺,申请人已经mt并认识到通常需要在图11A中所示的钝化层172中使用除氮化硅和氮氧硅外的其他材料,这是因为氮化硅和氮氧化珪严重吸收UV辐射。鉴于上述问题,这些材料需要被其他对UV辐射非常透明的材料替换,这些可替换的材料的实例包括但不限于磷硅酸盐玻璃(PSG)和硼掺杂磷硅酸盐玻璃(BPSG)。但是PSG和BPSG能透过氢和氢氧离子;因此,为了使其能够使用在对pH敏感的ISFET设计的钝化层中,PSG和BPSG可与离子可透过材料一同使用而形成钝化层,该离子可透过材料例如氧化铝(A1203)也对UV辐射非常透明。例如,再次参考图11A,可在钝化层172的第一区域172A中使用PSG或BPSG来代替氮化硅或氮氧化硅,并可在钝化层172的第二部分172B中使用氧化铝薄层(例如400至600埃)(例如,可利用后CMOS剥离光刻工艺来沉积氧化铝)。在包括UV辐射的实施方案的另一方面中,传感器阵列的各个ISFET必须在UV辐射处理期间适当地偏置,以利于俘获电荷的减少。特别地,撞击其中形成ISFET的传导沟道的本体硅区域160的来源于UV辐射的高能光子产生电子空穴对,其有助于在电流流过ISFET的传导沟道时中和栅极氧化物中的俘获电荷。为此,结合图17在下文进一步讨论的阵列控制器在UV辐射处理期间产生适当的用于偏置阵列的ISFET的信号。特别地,再次参考图9,产生RowSd,至RowS《的各个信号以4更同时启用/选择(即开启)传感器阵列的所有行,且由此将阵列的所有ISFET连接至各个列中的相应的可控电流源106j。随着各个列的所有像素同时被选择,来自给定列的电流源106j被列中的所有像素所共享。通过移除偏置电压VB4而关闭列放大器107A和107B,同时,通过对应于控制信号"UV"的开关将连接到给定列中的各个ISFET的漏极的放大器107B的输出接地。而且,用于阵列的所有ISFET的共用体电压VBODY连接到电接地(即VBODY=0伏特)(如上所述,在阵列的一舶:操作中,体偏置电压VBODY连接到可用于阵列的最高电压电位,例如VDDA)。在一个示例性过程中,用于所有可控电流源106j的偏置电压VB1i殳置为〗吏各个像素的ISFET传导约lpA的电流。在ISFET阵列如此偏置之后,利用足够辐射量的UV辐射来辐射阵列(例如,在距阵列约一英寸的距离处,利用来自于产生约20milliWatts/ci^辐射的EPROM擦除器照射约1小时)。照射处理之后,在用于诸如离子浓度的化学性质的测量之前,使阵列静止并稳定几小时以上。图13示出了根据结合图9-12在上文讨论的列和像素设计的ISFET传感器阵列100的示例性CMOSIC芯片实施方式的框图。在本实施方案的一个方面中,阵列100包括512个列102i至102512,这些列都具有相应的列偏置/读出电路110i至110512(每一个对应一个列,如图9中所示),其中各个列包括512个几何正方形像素10^至105512,各个像素都具有约9微米乘9微米的尺寸(即阵列是512列乘512行)。另一方面,整个阵列(包括像素以及相应行和列选择电路和列偏置/读出电路)可制造在作为具有约7毫米乘7亳米尺寸的专用集成电路(ASIC)的半导体芯片上。当512乘512像素的阵列在图13的实施方案中示出时,应当认识到,根据其他实施方案,可用不同数目的行和列以及不同的像素尺寸来实现该阵列,正如结合图19-23在下文进一步讨论的那样。而且,如上所述,应当认识到根据本发明的各个实施方案的阵列都现本文讨论的化学FET阵列的各个功能化特性,诸如钝化材料的额外沉积、减少俘获电荷的工艺步骤等)以及除了在这些常规CMOS制造中使用的技术之外的其他半导体制造技术来制造。因此,可以使用各种光刻技术来作为阵列制造工艺的一部分。例如,在一个示例性实施方式中,可使用一种光刻技术,其中通过交叠台阶的边缘和在距晶片衬底约0.2微米的位置处反复光刻曝光而使适当设计的区块"缝合"在一起。在单次膝光中,最大的芯片尺寸示例性地为约21亳米乘21毫米。通过选择性啄光不同的区块(侧面、顶部和底部、核心等),可在晶片上限定很大的芯片(最大为每晶片一个芯片的极端最大尺寸,通常称为"晶片自集成")。在图13中所示的阵列100的一方面中,头两列和后两列102^1022、102511和102512,以及各个列1023至10251。的头两个<象素105i和1052以及最后两个像素105511和105512(例如围绕阵列周长的两行和两列像素)可设置为"基准"或"假"像素103。参考图11A,对于阵列的假像素来说,各个假像素ISFET的最顶部金属层304(最后连接到ISFET多晶硅^f极0164)连接到其他假像素的相同金属层并且可作为芯片的终端进入,其进而可以连接到参比电压VREF。如结合图9在上文所讨论的那样,参比电压VREF也可施加到阵列的相应的刊的偏置/读出电路。在下文进一步讨论的某些示例性实施方式中,初始测试/评估数据可基于施加的参比电压VREF和选择并读出假像素和/或基于直接施加VREF至相应的列緩冲器(例如通过CAL信号)读出列而从阵列获得数据,以有助于偏移检测(例如像素到像素和列到列的偏差)以及阵列校正。图13中,阵列操作(如结合图9在上文所讨论的)所需的各个电源和偏置电压通过电连接(例如引脚、金属衬垫)而提供给阵列,且为简单起见,在方框195中标记为"电源和偏置连接"。图13的阵列IOO还包括行选择移位寄存器192、两组列选择移位寄存器194"以及两个输出驱动器198i和1982,以提供来自阵列的两个表示传感器测量的并行输出信号Voutl和Vout2。通过阵列控制器提供图13所示的各个电源和偏置电压、用于行和列移位寄存器的控制信号以及用于列偏置/读出电路的控制信号,正如结合图17在下文进一步讨论的那样,阵列控制器还从阵列100读取输出信号Voutl和Vout2(以及其他可选的状态/识别信号)。在图13中所示的阵列实施方案的另一方面中,阵列设置为使阵列的多个区域(例如多个列)可通过有助于增加数据采集速度的多个并行阵列输出(例如Voutl和Vout2)同时读取,正如结合图17和18在下文进一步讨论的那样。虽然图13示出了具有两个列选择寄存器以及用来同时从两列获得数据的并行输出信号Voutl和Vout2的阵列,但M当认识到,在其他实施方案中,才艮据;^^Hf内容的阵列可i史置为仅具有一个测量信号输出,或多于两个测量信号输出;特别地,如结合图19-23在下文进一步讨论的,根据其他发明实施方案的更加密集的阵列可设置为具有四个以上的并行测量信号输出且可通过该四个以上的输出来同时启用阵列的不同区域以提供数据。根据一个示例性实施方式,图14示出了行选择移位寄存器192,图15示出了其中一个列选择移位寄存器1942以及图16示出了图13中所示的阵列100的其中一个输出驱动器1982。如图14和15中所示,行和列选择移位寄存器实施为一系列的D型触发器,其连接到数字电路正电源电压VDDD和数字电源接地VSSD。在行和列移位寄存器中,数据信号施加到各个串M列中的第一触发器的D输入,时钟信号同时施加到串M列中所有触发器的时钟输入。对于各个触发器来说,"Q"输出当时钟信号转变(例如下降沿)时复制D输入的状态。参考图14,行选择移位寄存器192包括512个D型触发器,其中第一触发器193接收垂直数据信号DV而所有触发器接收垂直时钟信号CV。第一触发器193的"Q"输出提供了第一行选择信号RowSeh且其连接到串联序列中的下一触发器的D输入。连续的触发器的Q输出连接到串M列中的下一触发器的D输入且随着垂直时钟信号CV的连续下降沿转变而提供行选择信号RowSeh至RowSel512,正如结合图18在下文所讨论的那样。最后一个行选择信号RowSelsu还被当作阵列100的任选输出作为信号LSTV(末级垂直),其提供一个阵列的最后一行已经被选择的指示(例如用于识别目的)。虽然在图14中没有明确示出,但是各个行选"^信号RowSeh至RowSel512都施加到相应的反相器,反相器的输出用于启用各个列中的已知像素(如图9中说明的,通过信号RowSelj至RowSel")。关于列选择移位寄存器19+和1942,它们都以与行选择移位寄存器相类似的方式来实施,各个列选择移位寄存器都包括256个串联的触发器,且负责启动对阵列的奇数列或阵列的偶数列的读出。例如,图15示出了列选择移位寄存器1942,其设置为通过列选择信号ColSel2、ColSeU.....ColSel512而连续地启动对阵列的所有偶数列的读出,然而,另一列选择移位寄存器194j殳置为连续地启动对阵列的所有奇数列的读出(通过列选择信号ColSeh、ColSel3、...、ColSd511)。上述两个列选择移位寄存器同时受水平数据信号DH和水平时钟信号CH的控制,以提供相应的列选择信号,正如结合图18在下文进一步讨论的那样。如图15中所示,最后的列选择信号ColSel^还可当作阵列100的一个可选输出作为信号LSTH(末级水平),其提供了一个阵列的最后列已经被选择的指示(例如用于识别的目的)。暂时再次参考图7,申请人已经验证并认识到,如结合图13-15在上文所讨论的,基于移位寄存器的用于阵列的行和列选择的实施方式是对于使用在包括了图7中所示的Milgrew等人的设计在内的各个现有技术的ISFET阵列设计中的行和列译码器方法的重大改进。特别地,对于图7中所示的g码器92和列译码器94来说,在集成电路阵列设计中这些部件的实现复杂度急剧增加同时增大阵列的尺寸,这是由于需要连接到上述两个ifr码器的额外输入。例如,如果这种设计用于行和列选择的话,则结合图13在上文讨论的具有512行和列的阵列的每个行和列译码器都将需要九个输入(29=512);类似地,如结合其他实施方案在下文讨论的具有7400行和7400列的阵列的每个行和列译码器都将需要13个输入(213=8192)。相反,随着阵列尺寸的增加,图14和15中所示的行和列选择移位寄存器却不需要额外的输入信号,而只是需要额外的D型触发器(其在CMOS工艺中常规实现)。因此,图14和15中所示的移位寄存器的实施方式提供了一种针对阵列行和列选择的简易地可缩放的解决方案。在图13的实施方案中,"奇数"列选择移位寄存器19一将奇数列选择信号提供给"奇数"输出驱动器198"而偶数列选择移位寄存器1942将偶数列选择信号提供给"偶数"输出驱动器1982。这两个输出驱动器具有类似的设置,图16中示出偶数输出驱动器1982的一个实例。特别地,图16示出了相应的偶数列输出信号VCOL2,VCOL4,…、VCOL512(参见图9的一般列信号输出Vcoij)施加到对列选择寄存器1942提供的偶数列选择信号ColSd2,ColSd4,".、ColSelsu响应的相应开关1912,1914,".191512,以将偶数列输出信号通过总线175而连续连接到緩冲放大器199(BUF)的输入。图16中,緩冲放大器199接收来自输出緩冲正电源电压VDDO和输出緩冲电源接地VSSO的电力,并响应于输出緩沖偏置电压VBO0,以对緩冲输出设定相应的偏置电流。对于具有高阻抗输入的緩冲放大器199,将响应于偏置电压VB3的电流宿197连接到总线175,以为选定列的列输出緩冲器的输出(参见图9的緩冲放大器lllj)提^适的驱动电流(例如约100nA)。緩冲放大器199基于阵列的选定偶数列来提供Vout2;同时,参考图13,"奇数"输出驱动器198i的相应緩冲放大器基于阵列的选定奇数列提供输出信号Voutl。在一个示例性实施方式中,偶数和奇数输出驱动器19&和1982的开关(例如图16中所示的开关1912,1914,....191512)可实现为CMOS对传输门电路(包括了n沟道MOSFET和p沟道MOSFET,参见图4),且可使用反相器以使各个列选择信号及其补码可施加到给定的传输门电路开关191而启用开关动作。各个开关191都具有串联电阻,其在启用或"开启"时将相应的列输出信号连接到总线175;同样地,当开关关闭时,各个开关将电容加至总线175。较大的开关减小串联电阻并使较高的驱动电流得以用于总线175,这通常使总线175更迅速地置位;另一方面,当开关关闭时,较大的开关增加了总线175的电容,这进而增加了总线175的置位时间。因此,这是一种开关的串联电阻和与开关尺寸有关的电容之间的权衡。在启用连续开关之后总线175迅速置位的能力又有利于从阵列快速获取数据。为此,在某些实施方案中,输出驱动器19&和1982的开关191特别地设置为显著降低总线175的置位时间。给定开关的n沟道和p沟道MOSFET都加到总线175的电容;但是,n沟道MOSFET通常具有比p沟道MOSFET更好的频率响应以及电流驱动能力。鉴于上述内容,申4人已经發汪并认识到,通过实现其中给定开关的n沟道MQSFET和p沟道MOSFET的对应尺寸不同的"非对称"开关,n沟道MOSFET的某些优良的特性可用于提升总线175的置位时间。例如,在一个实施方案中,参考图16,电流宿197可设置为当所有开关1912,1914,....191512都开启或关闭(不导电)对,总线175通常被"拉低"。假定基于ISFET的测量而为列输出信号设定被Wt限制的期望信号动态范围,当给定的开关启用或开启(导电)时,在大多数情况下,通过构成开关的CMOS对的n沟道MOSFET来实现大部分传导。因此,在本实施方案的一个方面中,各个开关191的n沟道MOSFET和p沟道MOSFET具有不同的尺寸;即,在一个示例性实施方式中,n沟道MOSFET的尺寸明显大于p沟道MOSFET的尺寸。更具体地,鉴于相等尺寸的n沟道和p沟道MOSFET被视为参考点,在一个实施方式中,n沟道MOSFET的尺寸可增加到约2至2.5倍,且p沟道MOSFET的尺寸可减小到约8至10倍,以使n沟道MOSFET为p沟道MOSFET的约20倍。由于明显减小了p沟道MOSFET的尺寸且相对适度的增加了n沟道MOSFET的尺寸,所以明显降低了处在关闭状态下的开关的总电容,并相应地显著降低了总线175的电容;同时,由于具有较大尺寸的n沟道MOSFET,所以显著增加了开关的电流驱动能力、频率响应和跨导,这又导致明显降^(氐了总线175的置位时间。虽然上述实例说明了用于输出驱动器19&和1982的其中n沟道MOSFET大于p沟道MOSFET的非对称开关191,但是应当认识到在另一实施方案中,可以执行与^M目反的设置,即,具有p沟道MOSFET大于n沟道MOSFET的非对称开关。在本实施方案的一个方面中,再次参考图16,电流宿197还可以作为电流源以适当地驱动选定列的列输出緩冲器(参见图9的緩沖放大器lllj)的输出,且该电流宿197设置为当所有开关1912,1914,....191512都开启或关闭(不导电)时,总线175通常被"拉低"。在这种情况下,可由构成开关的CMOS对的p沟道MOSFET来实现大部分开关的传导。可在本实施方案中得到降低开关电容(并因此降低了总线电容)的益处,虽然降低总线175的置位时间的总体有益的效果可能会略小于上文说明的情况,这是由于与n沟道MOSFET相比,p沟道MOSFET具有较低的频率响应。然而,基于较大的p沟道MOSFET的非对称开关仍然有助于显著降低总线置位时间,还可以提供一种电路实施方式,其中列输出緩冲放大器(图9的lllj)可以是具有显著增加的增益的体连接源极跟随器。在又一涉及利于图16中所示的总线175的快速置位的实施方案中,可以认识到连接到总线175的开关191越少则产生的总线电容就越小。鉴于此,并再次参考图13,在又一实施方案中,可在ISFET阵列100中使用大于两个的输出驱动器19&和1982,以便各个输出驱动器可以处理阵列的更少量的列。例如,不是用一个驱动器处理所有的偶数列而用另一驱动器处理所有奇数列,而是该阵列可包括四个列选择寄存器194^,3,4以及相应的输出驱动器19812,3,4,因而各个输出驱动器可处理阵列的所^列中的四分之一,而不是所有列中的一半。因此,在这个实施方式中,与结合图16在上文讨论的实施方案相比,各个输出驱动器将具有一半数量的开关191,且各个输出驱动器的总线175将具有相应的较低电容,由此改善了总线置位时间。虽然在本实例中出于说明目的讨论了四个输出驱动器的方案,但是可以认识到本公开内容并不限制在这方面,实际上,在上述方案中,大于两个的任何数量的输出驱动器都可用于改善总线置位时间。以下将详细讨论其中使用多于两个输出驱动器以利于从阵列快速获取数据的其他阵列实施方案(例如结合图19-23)。在结合图13-16在上文讨论的阵列设计的一个方面中,在阵列上提供分离的模拟电源电压连接(用于VDDA、VSSA)、数字电源电压连接(用于VDDD、VSSD)和输出緩沖器电源电压连接(用于VDDO、VSSO),以有助于噪声隔离以及降低各个阵列部件之间的信号串扰,由此增加了输出信号Voutl和Vout2的信噪比(SNR)。在一个示例性实施方式中,正电源电压VDDA、VDDD和VDDO都可以是约3.3伏特。另一方面,这些电压分别可通过一个或多个可编程电压源而"芯片外(off-chip)"提供,正如结合图17在下文进一步讨论的那样。图17示出了根据4^>开内容的一个发明实施方案,连接到阵列控制器250的图13的传感器阵列100的框图。在各个示例性实施方式中,阵列控制器250可制造为"自立式"控制器或制造为构成计算机260的一部分的计算机可兼容"卡",正如结合图8在上文所讨论的那样。一方面,阵列控制器250的功能可由计算机260通过接口部件252(例如串行接口,通过USB端口或PCI总线,以太网连接等)来控制,如图17中所示。在一个实施方案中,阵列控制器250制造为印刷电路板,其中插入与常规IC芯片类似的阵列100(例如阵列100设置为插入阵列控制器的ASIC)。在这个实施方案的一个方面中,所有或部分阵列控制器250可实施作为现场可编程门阵列(FPGA),其设置为实现进一步在下文详细讨论的各种阵列控制器功能。通常,阵列控制器250为阵列100提供各个电源电压和偏置电压,以及与行和列选择有关的各个信号、像素输出的采样和数据采集。具体而言,阵列控制器250读取两个包括来自于阵列100的多路相应像素电压信号的模拟输出信号Voutl(奇数列)和Vout2(偶数列),接着数字化这些相应的像素信号以将测量数据提供给计算机260,计算机260进而可存储和/或处理该数据。在某些实施方式中,阵列控制器250还可以设置为实施或利于各种阵列校正和识别功能,以及结合图11A在上文讨论的可选的UV照射处理。如图17中说明的,阵列控制器250—般为阵列IOO提供模拟电源电压和接地(VDDA、VSSA)、数字电源电压和接地(VDDD、VSSD)以及緩冲器输出电压和接地电压(VDDO、VSSO)。在一个示例性实施方式中,各个电源电压VDDA、VDDD和VDDO都是约3.3伏特。如上所述,一方面,这些电源电压中的每一个都通过分离的传导路径提供给阵列100以有助于噪声隔离。另一方面,这些电源电压可来自于各个电源/调节器,或一个或多个这些电源电压可来自于阵列控制器250的电源258的^^用源。电源258还为阵列操作提供多个偏置电压(例如,VB1,VB2,VB3,VB4,VBOO,VBODY)以及参比电压VREF用于阵列识别和校正。另一方面,电源258包括一个或多个数-模转换器(DAC),其可通过计算机260来控制,以使任何或全部偏置电压、参比电压和电源电压在软件的控制下变化(即可编程偏压设定)。例如,响应于计算机控制的电源258可有助于调整用于像素漏电流的偏压VB1和VB2、用于列总线驱动的VB3、用于列放大器带宽的VB4和用于列输出緩冲器电流驱动的VBOO。在某些方面中,可以调整一个或多个偏压来最优化来自启用像素的信号的置位时间。而且,用于阵列的所有ISFET的共用体电压Vbody可在用来降低俘获电荷的可选后制造UV照射处理期间接地,接着在用于测量/数据采集的阵列的识别分析、校正和一般操作期间连接到较高的电压(例如VDDA)。同样地,可改变参比电压VREF以利于实现各种识别和校正功能。还如图17中所示,通常用在通过阵列IOO进行的分析物溶液的测量方面的参比电极76(结合图1在上文所讨论的)可连接到电源258,从而为像素输出电压提供参比电位。例如,在一个实施方式中,参比电极76可连接到电源接地(例如模拟接地VSSA),从而为基于上述等式(3)的像素输出电压提供基准。在其他实施方式中,可通过将具有给定pH水平的目标溶';l样本放置于传感器阵列100附近来设置参比电极的电压,并调整参比电极的电压直至阵列输出信号Voutl和Vout2提供处于所需基准水平的像素电压,像素电压相对于基准水平的后续变化反映了相对于已知参比pH水平的局部变化。通常,应当认识到虽然在某些实施方式中,由电源258提供的参比电压VREF可用于设定参比电极76的电压,但是与参列识别和校正功能)相同。对于从阵列IOO采集数据来说,在一个实施方案中,图17的阵列控制器250可包括一个或多个前置放大器253,以进一步緩冲来自传感器的输出信号Voutl和Vout2并提供可选择的增益。一方面,阵列控制器250可包括一个用于各个输出信号的前置放大器(例如,用于两个模拟输出信号的两个前置放大器)。其他方面中,前置放大器可设置为接收从0.0至3.3伏特的输入电压,可具有可编程/计算机可选择的增益(例如l、2、5、10和20以及低噪声输出(例如〈10nV/sqrtHz),并且可提供低通滤波(例如5MHz和25MHz的带宽)。另一方面,前置放大器可具有用于输入和/或输出电压信号的可编程/计算机可选择的偏置,从而为任意所需范围设定一个标称水平。图17的阵列控制器250还包括一个或多个模拟-数字转换器254(ADC),以将传感器阵列输出信号Voutl和Vout2转换为数字输出(例如10位或12位),从而将数据提供给计算机260。一方面,一个ADC可用于传感器阵列的各个模拟输出,并且各个ADC都可连接到相应的前置放大器的输出(如果前置放大器用于给定实施方式中)。另一方面,ADC可具有计算机可选择的输入范围(例如50mV、200mV、500mV、IV),以有利于与阵列输出信号和/或前置放大器M的不同范围的兼容性。又一方面,ADC的带宽可大于60MHz,且数据采集/转换速度大于25MHz(例如高达100MHz或更大)。在图17的实施方案中,可通过时序发生器256来控制ADC采集时序和阵列的行和列选捧。特别地,时序发生器将数字垂直数据和时钟信号(DV、CV)提供给控制行选择,并将数字水平数据和时钟信号(DH、CH)提供给列选择,并且提供列采样和保持信号COLSH以对启用行采样相应像素电压,正如结合图9在上文所讨论的那样。在某些实施方式中,时序发生器256可通过执行代码的微处理器来实现,设置为多路数字模式发生器,以提供适当地定时控制信号。在一个示例性实施方式中,时序发生器256可实施为现场可编程门阵列(FPGA)。图18示出了如时序发生器256提供的用来从传感器阵列100采集像素数据的这种信号的示例性时序图。对下述讨论来说,"帧"定义为包括阵列中各个像素的数值(例如输出信号或电压Vs)的数据集,且"帧频"定义为可从阵列采集连续帧的速度。在图18的实例中,选择20帧/秒的示例性帧频来说明阵列的操作(即行和列选择以及信号采集);但是,应当认识到根据4^>开内容的阵列及其控制器并不局限在这方面,也可以采用包括了较低帧频(例如1至10帧/秒)或较高帧频(例如25、30、40、50、60、70至100帧/秒等)的不同帧频和具有相同或更多l象素的阵列。在某些示例性应用中,可以釆集包括对给定的一种或多种分析物进行几秒以上试验的多帧的数据集。可连续实施若干这种试验,在某些情况下,在试验期间停顿以允许数据传送/处理和/或传感器阵列ASIC的清洗以及后续试验的试剂制备。在一个实施方式中,阵列控制器250控制阵列100—次一行地顺序启用行。例如,再次暂时参考图9,通过行选择信号^^;启用像素的第一行。允许启用的像素停留一段时间,这之后,COLSH信号被暂时中断以关闭各个列中的采样/保持开关并存储到列釆样/保持电容Csh,通过列中的第一像素输出电压值。接着这个电压可作为施加到两个阵列输出驱动器19&和1982(奇数和偶数列)中的一个的列输出电压Vcoy(参见图16)。接着禁用COLSH信号,由此开启各个列中的采样/保持开关并将列输出緩沖器111j与列放大器107A和107B断开。不久之后,通过行选择信号R0WSel2启用像素的第二行。在像素的第二行允许设置期间,一次产生两个列选择信号(一个奇数一个偶数;奇数列选^^信号连续施加到奇数输出驱动器,偶数列选择信号连续施加到偶数输出驱动器)来读取与第一行有关的列输出电压。因此,在启用和设置阵列中的给定行的同时,一次两列,读取前一行。通过交错行选择以及取样/读出,并通过一次读取给定行的多个列,可以通过明显改进的方式从阵列采集数据帧。图18示出了用于20帧/秒的示例性帧频的上述处理的详细时序。假设阵列中具有这种帧频和512行,每一行必须在约98微秒内读出,如图18中的垂直区分所表示。因此,垂直时钟信号CV具有98微秒的周期(即超过10kHz的时钟频率),且在CV信号的下降沿(负转变)启用一个新的行。图18的左侧反映了一个新的帧周期的开始,在该点,在CV信号的第一下降沿之前垂直数据信号DV有效,在CV信号的下一下降沿之前无效(对于来自连续帧的数据釆集来说,仅在行512启用之后垂直数据信号再次有效)。而且,在CV信号的各个下降沿(即新的##_启用)之前,COLSH信号有效2微秒,且离CV信号的下降沿约50纳秒。图18中,COLSH信号的第一次出现实际上是采样阵列的行512的像素值。因此,根据CV信号的第一下降沿,启用了第一行且将其保持(约96微秒)直至COLSH信号第二次出现。在第一行的保持时间期间,行512的像素值经由列选择信号而被读取。因为同时产生两个列选择信号来读取512列,所以水平时钟信号CH必须在这个周期中产生256个循环。CH信号的各个下降沿产生一个奇数和一个偶数列选择信号。如图18中所示,给定行中的CH信号的第一下降沿在行选择之后的两微秒发生,以允许设置储存在采样/保持电容Csh上并由列输出緩冲器提供的电压值。而且对于各个行来说,水平数据信号DH在CH信号的第一下降沿之前是有效的,且在CH信号的下一下降沿之前禁用。在COLSH信号出现之前选择最后两列(例如511和512),如上所述,该COLSH信号出现在下一行启用之前的约两微秒。因此,在约94微秒(即每行98微秒,减去各个行开始和结束的两微秒)的周期内,每次读取两个512列。这使得各个阵列输出信号Voutl和Vout2的数据速度约为2.7MHz。另一方面,可通过时序发生器256控制ADC254,以在明显较高的速度下采集输出信号Voutl和Vout2,从而对各个像素测量提供多重数字采样,接着可取其平均值(例如,ADC数据釆集速度可约为100MHz以对2.7MHz的阵列输出信号釆样,由此对每个像素测量提供多达约35-40次采样)。除了控制传感器阵列和ADC之外,时序发生器256还可i殳置为有助于各种阵列校正和识别功能以及可选的UV照射处理。为此,时序发生器可利用指示阵列的最后一行的选择的信号LSTV和信号LSTH来表示阵列的最后一列的选择。时序发生器256还可负责用于产生将参比电压VREF施加到列緩冲放大器的CAL信号,以及产生在UV照射工艺期间将阵列中所有ISFET的漏极接地的UV信号(参见图9)。时序发生器还可在各种校正和识别功能或UV照射期间为电源258提供某些控制功能,来适当地控制电源或偏置电压;例如,在UV照射期间,时序发生器可控制连接到体电压VBODY的电源接地,同时激活UV信号以将ISFET的漏极接地。对于阵列校正和识别以及UV照射来说,在某些实施方式中,时序发生器可接收来自计算机260的特定程序以提供适当的控制信号。一方面,计算机260可使用各种从阵列的假像素获得的数据以及基于CAL信号和参比电压VREF的应用获得的列信息,来确定与给定阵列有关的各种校正^t和/或用于校正和识别功能的特定程序。对于阵列控制器250的计算机接口252来说,在一个示例性实施方式中,接口设置为有助于计算机260的约200MB/sec的数据速度,且可以包括高达400MB或更大的本地存储器。计算机260设置为以200MB/sec的速度接收数据,并处理该数据以重构4象素图象(例如,其可以假彩色的形式显示在监视器上)。例如,计算机可设置为执行用C+十或VisualBasic编写的常规通用程序以处理数据并根据需要进行显示。根据4^>开内容,已经讨论了示例性ISFET阵列和阵列控制器的若千方面,图19-23说明了根据其他发明实施方案的具有较大数量像素的ISFET传感器阵列的另一CMOSIC芯片实现方式的框图。一方面,结合图19-23在下文进一步讨论的各个ISFET阵列可由类似于图17中所示的阵列控制器来控制,在某些情况下,可以改进监视器来适应较高数量的像素(例如附加前置放大器253和樣数转换器254)。图19示出了才艮据一个发明实施方案的基于结合图9-12在上文讨论的列和像素设计以及0,35微米CMOS制造工艺的ISFET传感器阵列100A的框图。阵列100A包括2048个列102i至1022。48,其中每个列都包括2048个几何正方形的像素105i至1052。48,其中的每一个都具有约9微米乘9微米的尺寸。因此,该阵列包括超过四百万个像素(〉4M像素),并且在一个示例性实施方式中,整个阵列(ISFET像素和有关电路)可制造为具有约20.5毫米乘20.5毫米尺寸的集成电路芯片。在图19中所示的实施方案的一个方面中,阵列IOOA可至少部分地设置为可分别控制的多组像素。例如,像素的各列可分成顶部和底部半区,并且在列的相应的顶部半区的像素集合可形成第一行组40(^(例如顶部组,行1-1024),且在列的相应的底部半区的像素集合可形成第二行组4002(例如底部组,行1025-2048)。而第一和第二行组中的每一个(例如顶部和底部)都与相应的行选择寄存器、列偏置/读出电路、列选择寄存器和输出驱动器相关联。以这种方式,从第一和第二组行40(h和4002中每一个的像素选择和数据釆集都基本上与图13中所示的整个阵列100的像素选择和数据釆集类似;换句话说,一方面,图19的阵列IOOA基本上包括两个被同时控制的具有不同像素组的"子阵列",从而为较高数量的4象素提供显著改进的数据采集。特别地,图19示出了第一行组40(h的行选择可由第一行选择寄存器192i控制,第二行组4002的行选择可由笫二行选择寄存器1922控制。一方面,各个行选择寄存器192i和1922都可设置为如结合图14在上文讨论的那样,来接收垂直时钟(CV)和垂直lt据(DV)信号且产生信号^ii;至RowSd,,且第二行选择寄存器1922会产生信号R。wSel膨至R。wSel扁。另一方面,行选择寄存器192t和1922都可同时接收共用垂直时钟和数据信号,以在任何给定时间下启用阵列的两行,其中一个来自于顶部组,而另=一个来自于底部组。对于第一和第二行组中的每一个来说,图19的阵列100A还包括列偏置/读出电路110订-110204盯(用于第一行组40(M以及110『1102。柳(用于第二行组4002),以使各个列都包括两个图9中所示的偏置/读出电路110j的实例。阵列100A还包括用于第二行组4002的两个列选择寄存器192^(奇数和偶数)以及两个输出驱动器198^(奇数和偶数),以及用于第一行组40(h的两个列选择寄存器1923,4(奇lt和偶数)以及两个输出驱动器1983,4(奇数和偶数)(即,总共四个列选择寄存器和四个输出驱动器)。列选^寄存器接收水平时钟信号(分别用于第一行组和第二行组的CHT和CHB)以及水平数据信号(分别用于第一行组和第二行组的DHT和DHB)来控制奇数和偶数列选择。在一个实施方式中,CHT和CHB信号可提供为共用信号,且DHT和DHB可提供为共用信号,以每次同时从阵列读出四列(即从各个行组中读出一个奇数和一个偶数列);特别地,如结合图13-18在上文所讨论的那样,对于每个启用的行来说可同时读取两个列,JL4目应的像素电压提供为两个输出信号。因此,通过在任意给定时间的两个行的启用,以及在任意给定时间的两列每行的读取,阵列IOOA可提供四个同时的输出信号Voutl、Vout2、Vout3和Vout4。在图19的阵列IOOA的一个示例性实施方式中,其中以20帧/秒的帧频获得完整数据帧(来自第一和第二^f亍组40(h和4002的所有4象素),在每个约49微秒的周期内连续启用1024对行。对于各个启用的行来说,在约45微秒的时间内由各个列选择寄存器/输出驱动器来读出1024个像素(在各个行开始和结束处容许2微秒,正如结合图18在上文所讨论的那样)。因此,在本实例中,各个阵列输出信号Voutl、Vout2、Vout3和Vout4都具有约23MHz的数据速度。此外,应当认识到在其他实施方式中,可不以20帧/秒的帧频iM^图19的阵列100A中获取数据(例如50~100帧/秒)。与图13的阵列IOO相同,在其他方面中,图19的阵列IOOA可包括围绕阵列周边的假4象素或参比4象素103的多个行和列,以有助于初始测试/评估数据、偏移测定和/或阵列校正。而且,用于阵列操作的各个电源和偏置电压(如结合图9在上文讨论的那样)都以与结合图13在上文描述的相似的方式提供给方框195中的阵列IOOA。图20示出了根据另一发明实施方案的基于035微米CMOS制造工艺并具有与图19中讨论的阵列100A的构it^目类似的ISFET传感器阵列100B的框图。虽然阵列100B—般还基于结合图9-12在上文讨论的列和像素设计,但阵列100B中的像素尺寸/间距小于图10中所示的像素尺寸/间距。特别地,再次参考图lO和ll,图10中所示的尺寸"e"实质上在图20的实施方案中从约9微米减小至约5微米,但没有影响设置于像素的中心区域中的有源像素部件的完整性;类似地,图10中所示的尺寸"f,从约7微米减小到约4微米。换句话说,围绕有源部件的像素的某些外围区域实际上相对于图10中的给定尺寸被减小了,但是没有影响如图10和11中所示的像素有源部件的俯视图和截面图及其设计。图20A中示出这种像素105A的俯视图,其中尺寸"e"是5.1微米且尺寸"f,是4.1微米。在这种像素设计的一方面中,为了有助于尺寸削减,与图10中所示的包括存在于围绕像素的整个周边的若干体连接B的像素相比,像素105A包括较少的体连接B(例如像素的各个角落都有一个)。如图20中所标注的,阵列100B包括1348个列102i至1021348,其中每个列都包括1152个几何正方形的像素105Ai至105AU52,其中的每一个都具有约5微米乘5微米的尺寸。因此,该阵列包括超过150万个像素(〉1.5M像素),且在一个示例性实施方式中,整个阵列(ISFET像素和有关电路)可制造为具有约9毫米乘9毫米尺寸的集成电路芯片。与图19的阵列IOOA相同,在一个方面中,图20的阵列100B分成两个行组40(K和4002,正如结合图19在上文所讨论的那样。在一个示例性实施方式中,以50帧/秒的帧频获取完整数据帧(第一和第二行组40(K和4002的所有像素),由此需要在每个约35微秒的周期内连续启用576对行。对于各个启用的行来说,在约31微秒的时间内,由各个列选择寄存器/输出驱动器读取674个像素(在各个行开始和结束处容许2微秒,正如结合图18在上文所讨论的那样)。因此,在本实例中,各个阵列输出信号Voutl、Vout2、Vout3和Vout4都具有约22MHz的数据速度。此外,应当认识到在其他实施方式中,可不以50帧/秒的帧频来从图20的阵列100B中获得数据。图21示出了根据另一个发明实施方案的基于0.35微米CMOS制造工艺并引入了结合图20和20A在上文讨论的较小像素尺寸(5.1微米正方形像素)的ISFET传感器阵列100C的框图。如图21中所标注的,阵列100C包括4000个列102i至1024。。。,其中各个列都包括3600个几何正方形的像素105&至105A36。。,其中的每一个都具有约5微米乘5微米的尺寸。因此,该阵列包括超过1400万个像素(>141\^象素),且在一个示例性实施方式中,整个阵列(ISFET像素和有关电路)可制造为具有约22毫米乘22毫米尺寸的集成电路芯片。与图19和20的阵列IOOA和IOOB相同,在一个方面中,图21的阵列100C分成两个行组40(^和4002,但是,与阵列IOOA和IOOB不同,对于各个行组来说,阵列100C包括十六个列选择寄存器和十六个输出驱动器,以一次同时在一个启用行中读取十六个像素,以提供来自阵列100C的三十二个输出信号Voutl-Vout32。在一个示例性实施方式中,以50帧/秒的帧频获取完整数据帧(第一和第二行组40(K和4002的所有像素),由此需要在每个约11微秒的周期内连续启用1800对行。对于各个启用的行来说,在约7微秒的时间内,由各个列选择寄存器/输出驱动器读取250个(4000/16)像素(在各个行开始和结束处容许2微秒)。因此,在本实例中,各个阵列输出信号Voutl-Vout32都具有约35MHz的数据速度。如同上述实施方案那样,应当认识到在其他实施方式中,可不以50帧/秒的帧频来从阵列100C中获取数据。虽然结合图13-21在上文讨论的示例性阵列都基于0.35微米常规CMOS制造工艺,但M当认识到,根据4^Hf内容的阵列并不限制在这方面,因为可以使用具有小于0.35微米的特征尺寸的CMOS制造工艺(例如0.18微米CMOS制造工艺)来制造这种阵列。因此,可以制造具有显著低于5微米的像素尺寸/间距的ISFET传感器阵列,由此提供非常密集的ISFET阵列。例如,图22和23分别示出了根据另外的实施方案的基于0.18微米CMOS制造工艺的ISFET传感器阵列100D和100E的框图,其中可以实现2.6微米的像素尺寸。该像素本身的设计基本基于图20A中所示的像素105A,除了具有由于0.18微米CMOS制造工艺的原因而产生的小尺寸以外。图22的阵列100D包括2800个列102丄至102誦,其中各个列都包括2400个几何正方形的像素,其中的每一个都具有约2.6微米乘2.6微米的尺寸。因此,该阵列包括超过650万个像素(>6.51\!像素),且在一个示例性实施方式中,整个阵列(ISFETN象素和有关电路)可制造为具有约9毫米乘9毫米尺寸的集成电路芯片。与图19-21的阵列100A、100B和100C相同,在一个方面中,图22的阵列100D分成两个行组40(h和4002,但是,与阵列100A、100B和100C不同,对于各个行组来说,阵列100D包括八个列选择寄存器和八个输出驱动器,以一次同时在一个启用行中读取八个4象素,以提供来自阵列100D的十六个输出信号Voutl-Vout16。在一个示例性实施方式中,以50帧/秒的帧频获取完整数据帧(第一和第二行组40(^和4002的所有像素),由此需要在每个约16-17微秒的周期内连续启用1200对行。对于各个启用的行来说,在约14微秒的时间内,由各个列选择寄存器/输出驱动器读取350个(2800/8)像素(在各个行开始和结束处容许1至2微秒)。因此,在本实例中,各个阵列输出信号Voutl-VoutM都具有约25MHz的数据速度。如同上述实施方案那样,应当认识到在其他实施方式中,可不以50帧/秒的帧频来从阵列100D中获取lt据。图23的阵列100E包括7400个列102!至10274。。,其中各个列都包括7400个几何正方形的像素,其中的每一个都具有约2.6微米乘2.6微米的尺寸。因此,该阵列包括超过5400万个像素(〉54M像素),且在一个示例性实施方式中,整个阵列(ISFET像素和有关电路)可制造为具有约21毫米乘21毫米尺寸的集成电路芯片。与图19-22的阵列100A-100D相同,在一个方面中,图23的阵列100E分成两个行组40(h和4002,但是,与阵列100A-100D不同的是,对于各个行组来说,阵列100E包括三十二个列选择寄存器和三十二个输出驱动器,以一次同时在一个启用行中读取三十二个^(象素,以提供来自阵列100E的六十四个输出信号Voutl-Vout64。在一个示例性实施方式中,以100帧/秒的帧频获取完整数据帧(第一和第二行组40(h和4002的所有^象素),由此需要在每个约3微秒的周期内连续启用3700对行。对于各个启用的行来说,在约700纳秒的时间内,由各个列选择寄存器/输出驱动器读取230个(7400/32)像素。因此,在本实例中,各个阵列输出信号Voutl-Vout64都具有约328MHz的数据速度。如同上述实施方案那样,应当i^识到在其他实施方式中,可不以100帧/秒的帧频来从阵列100D中获得数据。因此,在根据本文公开的发明概念的ISFET阵列的各个实例中,具有约九(9)微米的阵列间距(例如,小于十微米乘十微米的表面面积的传感器)使得ISFET阵列包括256000个像素(即512乘512的阵列),同时相应的行和列选择和偏置/读出电子器件可制造在7毫米乘7毫米的半导体晶片上,并且包括超过四百万4象素(即2048乘2048的阵列,大于4Mega-斗象素)的类似传感器阵列可制造在21毫米乘21亳米的晶片上。在其他实例中,具有约5微米间距的阵列使得ISFET包括约1.55M像素(即1348乘1152的阵列)Jbf目应的电子器件可制造在9毫米乘9毫米的半导体晶片上,且可以制造包括超过14M像素的ISFET传感器阵列并以及在22毫米乘20亳米的晶片上制造与^目应的电子器件。在其他实施方式中,能够使用小于0.35微米(例如0.18微米CMOS工艺技术)的特征尺寸的CMOS制造工艺,可以制造具有显著低于5微米的像素尺寸/间距的ISFET传感器阵列(例如2.6微米的阵列间距或小于8或9微米2的像素/传感器面积),以提供非常密集的ISFET阵列。在本文讨论的ISFET的实施方案中,阵列像素使用p沟道ISFET,正如结合图9在上文所讨论的那样。但M当认识到,根据4^>开内容的ISFET阵列并不限制在这方面,用于ISFET像素设计的其他实施方案可以基于n沟道ISFET。特别地,结合图13和19-23在上文讨论的任何阵列都可根据n沟道ISFET的像素来实现。例如,图24示出了根据4^Hf内容的另一发明实施方案的利用n沟道ISFET及其附带的n沟道MOSFET来实现图9的像素设计。更具体地,图24示出了阵列列的一个示例性4象素105t(即列的第一4象素),以及列偏置/读出电路110j,其中ISFET150(Ql)是n沟道ISFET。与图9的4象素设计相同,图24的像素设计包括三个部件,即,ISFET150和两个n沟道MOSFET开关Q2和Q3,其响应于n行选#^信号(RowSe^至RowSeln,逻辑高有效)的其中一个。图24的像素中不需要传输门电路,并且像素的所有器件都是"同一类型"的,即n沟道器件。而且与图9的像素设计相同,每个像素仅有四个需要操作图24中所示的像素10&的三个部件的信号线,即线112pU4pU6i和118i。在其他方面中,图9和图24的4象素设计是类似的,这是因为它们都设置了恒定漏电流lDj和恒定漏-源极电压VDSj,以从启用的像素获取输出信号Vsj。图24的n沟道ISFET《象素i殳计与图9的p沟道ISFETi殳计的主要区别在于电流流过像素的方向相反。为此,在图24中,元件106j是连接到模拟电路电源接地电压VSSA的可控电流宿,而偏置/读出电路110j的元件108j是连接到模拟正电源电压VDDA的可控电流源。而且,ISFET150的体连接未连接到它的源极,而是连接到阵列的其他ISFET的体连接,其又连接到模拟接地VSSA,如图24中所标示的那样。除了图9和24中所示的像素i殳计(基于恒定ISFET漏电流和恒定ISFET漏-源极电压)之外,根据^^开内容的其他发明实施方案,可以预期用于ISFET阵列的基于p沟道ISFET和n沟道ISFET的其他〗象素设计,如图25-27中所说明的。如下所述,某些其他的像素设计需要来自阵列控制器250的额外和/或改变的信号,以有助于数据获取。特别地,图25-27中所示的像素设计的共有特征包括除了用于阵列的各个列的采样和保持电容之外,各个像素本身还具有采样和保持电容。虽然图25-27的替代像素设计通常包括大于图9和24的像素设计的部件数量,但是l象素采样和保持电容能够用于"瞬象"型阵列,其中该阵列的所有^象素都可以同时启用,以采样一个完整的帧并获取代表阵列的各个ISFET附近的一种或多种分析物测量的信号。在某些应用中,这可以提供较高的数据釆集速度和/或改善的信号灵敏度(例如较高信噪比)。图25示出了这种单一像素105C以及有关的列电路110j的一个这种替代设计。像素105C利用n沟道ISFET且其一般基于在ISFETQl的两端提供基于反馈放大器(Q4、Q5和Q6)的恒定电压的前提。特别地,晶体管Q4构成了反馈放大器的负载,并由偏压VB1(由阵列控制器提供)来设定放大器的电流。晶体管Q5是共用栅机故大器,晶体管Q6是共用源机故大器。而且,使用反馈放大器的目的是通过调节由晶体管Q3提供的电流而保持ISFETQl上的电压恒定。晶体管Q2限制了ISFETQl能够引起的最大电流(例如,用以避免像素的大目阵列过热引起的损坏)。这个最大电流由偏压VB2(也由阵列控制器提供)设定。在图25中所示的像素设计的一方面中,施加到像素105C的电压可通过将偏压VB2设定为0伏特且偏压¥81设定为3.3伏特而关闭。这样,提供到这种像素的大,阵列的电压可被调制(短时间周期被开启且接着被阵列控制器关闭),以获取离子浓度测量,同时降低阵列的总功耗。施加到像素的调制功率还减小了阵列的热耗散以及对分析物溶液的潜在加热,由此还降低了由于样本加热而导致的任意潜在有害效应。图25中,反馈放大器的输出(晶体管Q3的栅极)由MOS开关Q7采样并储存在像素本身的像素采样和保持电容Csh中。开关Q7由像素采样和保持信号pSH(通过阵列控制器提供到阵列芯片)控制,该信号pSH同时施加到阵列的所有像素,以便同时存储对各个采样和保持电容的所有像素的读数。这样,根据图25的像素设计可被认为是"瞬象"阵列,因为在任意给定时间采样完整的数据帧,而不是顺序采样阵列的行。在各个像素值存储在相应的像素采样和保持电容Csh中之后,各个像素105C(ISFET和反馈放大器)能够自由获取另一pH读数或其通过关闭而节电。图25中,存储在所有像素采样和保持电容Csh上的像素值通过源极跟随器Q8而被一次一行的施加到列电路110j,源极跟随器Q8通过响应于行选择信号(例如RowSell)的晶体管Q9而启用。特别地,在选定行且已经设定后,存储在像素采样和保持电容中的值接着又存储在列采样和保持电容Csh2上,因为其通过列采样和保持信号COLSH而被启用,并提Wt为列输出信号VCOLj。图26示出了才艮据>$^>开内容的一个实施方案的单一像素105D及相关的列电路110j的另一设计。在本实施方案中,ISFET示出为p沟道器件。在数据采集循环开始的时候,关闭由信号pSH(像素采样/保持)以及pRST(像素复位)控制的CMOS开关(这些信号由阵列控制器提供)。这将ISFET(Ql)的源极拉到电压VRST。此后,开启由信号pRST控制的开关,ISFETQl的源极将像素采样和保持电容Csh拉至由pH设定的水平之下的阁值。接着开启由信号pSH控制的开关,且将像素输出值通过响应于行选择信号RowSell的开关的搮作而连接到列电路110j,以提供列输出信号Vco!j。与图25中说明的实施方案中的像素设计相同,基于像素105D的阵列是"瞬象"型阵列,因为阵列的所有像素可被同时操作。一方面,这种设计使得在对所有像素进行长时间同步积分之后,进行整个数据帧的高度读取。图27示出了根据^2MHf内容的一个实施方案的用于单一像素105E及相关的列电路110j的另一设计。在本实例中,ISFET再次示出为p沟道器件。在数据采集循环开始的时候,由控制信号pl和pRST操作的开关被暂时关闭。这就清除了存储在采样电容Csh上的值,并使得电荷存储在ISFET(Q1)上。此后,关闭由信号pSH控制的开关,使得存储在ISFETQl上的电荷存储到像素采样和保持电容Csh上。接着开启由信号pSH控制的开关,将像素输出值通过响应于行选择信号RowSell的开关的操作而连接到列电路110j,以提供列输出信号VCOLj。通过ISFET电容与Csh电容的比率,即增益-C(jWCsh,或通过多次启用像素(即取得分析物测量的多个样本)并在没有将电容复位的情况下,求施加到像素采样和保持电容Csh的ISFET输出的和(即增益是积累数量的函数),可在像素105E中提供增益。与图25和26的实施方案相同,基于像素105D的阵列是"瞬象"型阵列,因为阵列的所有4象素可被同时操作。从传感器的讨论中转移出来,现在我们将探讨ISFET阵列和微孔腔阵列的组合以及相应的微流体学。因为微孔腔阵列结构的大多数附图都以截面图的方式存在或仅仅将阵列示出为简图中的一个框图,所以拔映了图28A和28B以协助读者开始直观化所得的三维装置。图28A示出排列成阵列的一组圆柱体孔腔2810,同时图28B示出排列成阵列的一组矩形柱体孔腔2830。将可以看到,通过形成孔腔壁的材料2840而将阱彼此分开(隔离)。虽然确定能够制造具有其他截面的孔腔,但是具有其他截面的孔腔未必可以方便地制造。这种微孔腔阵列位于上文讨论的ISFET阵列上,每个孔腔具有一个或多个ISFET。在后续附图中,当微孔腔阵列都相同时,可以仅绘出这些阵列中的一个。流体系统与高密度电子传感器阵列一同使用的装置和方法对于多种应用来说,为了实现利用上述高密度电子阵列来完成用于感测化学反应或化学物的系统,需要将包含用于感测的化学或生物学试剂的流体传送到阵列元件(称为"像素")的技术和装置。在本节中,将说明示例性的技术和方法,这些技术和方法都适用于这个目的,并具有令人满意的特性。因为可能需要系统高速工作,所以优选流体传送系统在尽可能的限度内不会限制整体系统的工作速度。因此,在足够小的反应量实质上促进了对于各种感测的检测速度和质量的情况下,不仅需要高速、高密度的ISFET阵列或其他对离子浓度或其他化学属性或化学属性变化敏感的元件,而且还需要用于将待评估的样本供应至阵列元件的有关机械的装置和技术。提供两种或有时三种部件或子系统及其相关方法,其包括将对象化学样本递送给阵列元件(1)试剂与洗涤流体的供应和适宜的阀和辅助装置的微流体系统,(2)流动腔,以及(3)许多应用中的微孔腔阵列。将讨论这些子系统中的每一个,但讨论顺序相反。微孔腔阵列如在别处所讨论的那样,对于诸如DNA序列测定的多种应用来^兌,希望在半导体传感器阵列上提供相应的微孔腔阵列,每个微孔腔足够小,优选仅能容纳一个负载DNA的#*,与微孔腔相连接的阵列中的下方像素将提供相应的输出信号。这种微孔腔阵列的使用包括三个制造和制备阶段,分别讨论其中的每一个阶段(1)制造微孔腔阵列以形成具有包括微孔腔阵列层的涂层的芯片;(2)在DNA序列测定的情况下,将被涂覆的芯片安装到流体界面,(3)在孔腔中装载负载有DNA的一个或多个^:。当然,可以理解的是,在其他应用中微珠可以是非必需的或可以使用具有不同特性的M。微孔腔阵列的制造可采用多种方法实现微孔腔的制造。制造的实际细节会需要某些试验过程,并随着可获得的处理能力而变化。一般来说,微孔腔的高密度阵列的制造包括使用蚀刻工艺在诸如光刻胶(有机或者无机)、电介质的材料的一层或多层上光刻图案化孔腔阵列的构造。可用传感器阵列上的材料来实现或可独立地实现图案化,接着将其转移到传感器阵列芯片上,或者组合上述两种方法来实现图案化。但是,光刻之外的技术如果能够提供可接受的结果,则这些技术不能被排除在外。现在讨论用于形成微孔腔阵列的方法的一个实例,首先参考图29,其图解示出了芯片布图一角(即左下角)的俯视图,其示出了CMOS晶片2914上的分立的ISFET传感器2912的阵列2910。信号线2916和2918用于寻址阵列并读取其输出。方块2920代表如上所述的用于阵列的某些电子器件,层2922代表成为微流体结构、流动腔的一部分的壁的一部分,如下文更全面解释的那样;流动腔是为使流体直接流过微孔腔阵列或如果没有微孔腔结构则流过传感器表面的结构。在芯片表面上,例如图29的下部左侧处所示的图案2922的图案可在加工半导体以形成ISFET及其相关电路期间形成,用作在电介质已经覆盖芯片表面时在传感器像素上定位孔腔的对准标记。如图所示的半导体结构形成之后,将微孔腔结构施加到芯片。即,微孔腔结构可形成在芯片上的右侧,或可独立地形成微孔腔结构,接着将其安装到芯片上,这两种方法都是可取的。为了在芯片上形成微孔腔结构,可利用多种工艺。例如,可以利用例如Microchem,sSU-82015的负光刻胶或例如HDMicrosystemsHD8820的正光刻^/聚酰亚胺来旋涂整个芯片直至达到微孔腔所需的高度。微孔腔在光刻胶层中的所需高度(例如,在每个孔腔一个像素的实例中为约4-12jtm,虽然没有特别限制为一般情况)可通过在一个或多个层中以预定速度(通过参考相关文献和制造商i兌明书或通过经验来确定)旋涂适当的光刻胶来实现(示例性地,孔腔的高度可选择为与传感器像素的横向尺寸对应,优选为标称1:1~1.5:1的纵横比,高:宽或直径。鉴于对信噪比的考虑,尺寸和所需数据釆样率之间存在一个关系,以实现所需的性能等级。因此存在为给定应用选择最优^L的多个因素。作为替代方案,可以施加不同光刻胶的多层或可沉积另一形式的介电材料。还可将各种类型的化学气相沉积方法用于构建适于微孔腔形成的材料层。一旦在适当的位置形成了光刻胶层(未加数量词修饰的"层,,也用于包括累积的多层),通过在覆盖光刻胶的芯片上设置掩模(例如铬)并将光刻胶暴露于交联(示例性地为uv)辐射可生成单独的孔腔(示例性地,绘制成每个孔腔具有一个或四个ISFET)。暴露于辐射的所有光刻胶都(即掩模不阻挡辐射的位置处)变得交联,结果将形成结合到芯片表面的永久塑性层。没有反应的光刻胶(即未曝光区域中的光刻胶,这是由于掩模阻挡了光使之不能到达光刻胶从而阻碍了交联)可通过在适当溶剂(例如显影剂)中清洗芯片而移除,适当的溶剂例如是曱基乙基丙烯酸丙二醇酯(PGMEA)或其他适当的溶剂。所产生的结构限定了微孔腔阵列的壁。图30示出了用于每孔腔一个传感器的实施方案的铬掩模3010的一部分的布图的实例,该部分对应于图29中所示的芯片的部分。灰色区域3012、3014遮挡UV辐射。白色部分3016中的对准标记位于图30的左下部象限中,在灰色区域3012中,对准标记用于在芯片表面上将孔腔的布图与ISFET对准。位于掩模右上象限的圆形阵列3014阻挡辐射到达孔腔区域,以留下能够溶解形成壁的未反应的光刻胶。图31示出用于每孔腔四传感器的实施方案的掩模3020的相应布图。注意,仍然使用对准图案3016并且阵列2910中的单个孔腔掩蔽圏3014A是图30中的孔腔3014直径的两倍,这就满足了每孔腔四传感器而不是每孔腔一个传感器。在将芯片/光刻脱暴露于UV辐射之后,光刻胶的第二层可涂覆到芯片的表面上。光刻胶的第二层可相对地加厚,示例性地,例如约400~450pm厚。也可由铬构成的第二掩模3210(图32)用于掩蔽围绕阵列的区域3220,以构建光刻胶的卡團或壁(或者使用地质学中的术语,盆地)3310,其围绕衬底3312上的传感器的有源阵列,如图33中所示。在所描述的特定实例中,在阵列的每侧上,在x的方向上,卡圏比传感器阵列宽150fim,且在y方向上,在阵列的每侧上,比阵列宽9pm。掩模3210上的对准标记(大部分未示出)与第一层上的对准标记以及CMOS芯片本身相匹配。当然,其他的光刻方法可用于形成微孔腔阵列,上述内容仅仅是其中的一个实例。例如,可以使用各种分辨率的接触光刻以及各种蚀刻剂和显影剂。其中形成微孔腔的层可以同时使用有机和无机材料。可在芯片上蚀刻该层,该芯片具有位于传感器阵列中的像素结构上的介电层,例如钝化层,或者可以单独形成该层并接着施加到传感器阵列之上。特定的选择和处理方法取决于诸如阵列尺寸、孔腔尺寸、可利用的制造设备、可接受的成本等因素。在可以用于某些实施方案中以形成微孔腔层的各种有机材料中,包括上述的SU-8型负性光刻胶、常规的正性光刻胶和正性光可限定的聚酰亚胺。其中每一个都有优点和缺点,这些都是熟悉光刻技术的本领域4支术人员所熟知的。当然,在生产环境中,可进行适当地改进。接触光刻具有局限性,并且其不能作为制造最大密度的孔腔的制造方法,即,其会在横向上产生大于所需最小间距极限的距离。其他技术,例如深UV分步和重复工艺,能够提供较高的光刻分辨率且可用于制造小的间距以及可能更小的孔腔直径。当然,对于不同的所需技术条件(例如每个芯片的传感器和孔腔的数量)来说,可以使用不同技术中最佳的技术。而且,实际因素例如制造商可利用的制造工艺,可以推动特定制造方法的应用。虽然讨论了上述新方法,但是本发明的各个方面都限于这些新方法的应用。优选地,具有ISFET的CMOS晶片将在最后的金属化工艺之后被平坦化。氮化硅钝化之前进行化学机械电介质平坦化。这将使得后续光刻步骤在非常平坦的表面上进行,从而避免后端CMOS形貌。通过利用深UV分步和重复光刻系统,能够解析具有高分辨率、对准和重复精度的小特征。但是,这些系统的高分辨率和大数值孔径(NA)阻碍它们具有大的焦深。同样地,当使用这种制造系统时,有必JH吏用较薄的光可限定旋涂层(即使用约1~2pm的光刻胶而不是用于接触光刻中的较厚层)来实施图案转移,接着蚀刻微孔腔特征至下方的一个或多个层。例如,可以顺序实施四个lnm等离子体增强化学气相薄膜沉积(标准工厂工艺)以提供厚度为4jim的目标微孔腔。接着可将高分辨率光刻工艺用于图案化微孔腔结构并且可以使用常规Si02蚀刻化学物-其每次可用于键合焊垫区域接着用于微孔腔区域-具有选择性蚀刻停止;接着可分别在铝键合焊垫和氮化硅钝化层(等)上停止蚀刻。作为替代方案,可以使用其他合适的替代图案转移和蚀刻工艺,以提供无机材料的微孔腔。另一方法用于形成有机材料的微孔腔。例如,可使用双光刻胶"软掩模,,工艺,由此在较厚的有机材料(例如,固化聚酰亚胺或相反性质的光刻胶)顶部上使用薄的高分辨率深uv光刻胶。图案化顶部光刻胶层。该图案可利用氧等离子体反应离子蚀刻工艺转移。这种工艺步骤有时也称为"可移植保形掩模"(portableconformablemask,PCM)技术。参见SeeB.J.Linetal""PracticingtheNovolacdeep隱UVportableconformablemaskingtechnique",JournalofVacuumScienceandTechnology19,No.4,1313-1319(1981);和A.Cooperetal,"Optimizationofaphotosensitivespin-ondielectricprocessforcopperinductorcoilandinterconnectprotectioninRFSoCdevices"。作为替代方案,可以使用"钻孔聚焦"技术,由此实现不同聚焦深度的连续分步和重复曝光,以在图案化厚光刻胶层时,补偿高分辨率步进机的聚焦深度(DOF)限制。这种技术取决于步进机NA和DOF以及光刻胶材料的对比度特性。另一PCM技术可适于这些目的,例如参见Edwards等人的美国专利申请公才艮第2006/0073422号。这是一种三层PCM工艺并示于图33A中。如图所示,基本上需要六个主要步骤来制造微孔腔阵列并且结果与接触光刻所产生的结果非常相似。在第一步3320中,诸如ShipleyInterViaPhotodielectricMaterial8021(IV8021)类型的高对比度负性光刻胶层3322旋涂到晶片表面上,我们假设该晶片提供图33的衬底3312(其中制造传感器阵列),并且实施软烘烤操作。接着,在步骤3324中,施加阻挡抗反射涂层(BARC)3326并软烘烤。步骤3330中,在这种结构的顶部上旋涂薄光刻胶层3328并软烘烤,薄层光刻胶适于细微特征的限定。在步骤3332中,接着使光刻Jf^3328图案化、瀑光并显影,并移除不再被光刻胶3328保护的膝光区域3329中的BARC。这就打开了区域3329向下直至未处理的IV8021层。BARC层可用作保形接触掩模。在步骤3334中,用满片曝光工具进行全面膝光,交联膝光的IV8021,其现在显示为与3322中未处理的IV8021不同。接着实施一个或多个显影剂步骤3338,移除区域3336中除交联的IV8021以外的所有东西。这样,区域3336构成微孔腔壁。虽然如上所述,ISFET的钝化层的顶部是孔腔的下限(即终点),但是如果活性M保持为sWt高于ISFET钝化层,则可以相信这样可以提升ISFET传感器的性能(即,例如信噪比)。一种实现上述内容的方法是在像素微孔腔的边界内设置间隔物"凸块"。提供这种结构的实例是不蚀刻掉用于形成微孔腔结构的一个或多个层的一部分(即,两个光刻步骤来形成微孔腔-一个是部分蚀刻,另一个是图案化凸块且完成至底部的蚀刻),这是通过在实现微孔腔之后将永久光可限定材料用于凸块或通过沉积和光刻限定并蚀刻分离层来形成"凸块"而实现的。如图33B中的3350示出了凸块的特征。一个替代的(或额外的)非综合方法是在装载含有DNA微珠之前,用一层或两层非常小封装的*来加载孔腔。将涂覆的芯片安装到流动腔(流体界面)利用芯片上传感器阵列与微孔腔阵列组合的组合件对样本中的DNA进行序列测定的工艺称为"试验"。执行这种试验需要将结合DNA的微珠装载到孔腔并使若干不同的溶液(即试剂和洗涤剂)流过孔腔。需要与流体界面连接的流体传送系统,其以可控层流的方式使不同的溶液流过孔腔,同时具有可接受的小的死体积和在序列测定溶液之间的小的交叉污染。流体界面有时称作"流动腔"。可使用多种构造的流动腔设计;这里呈现的系统和方法不取决于特定流动腔构造的使用。虽然希望适当的流动腔基本与下列目标相符*与流体传送系统的适当互联-例如,通过适当尺寸的管道;*孔腔上的适当的液面上空间(对于DNA序列测定来说,约300nm);*使流体进入腔之前流体遇到的死体积(即,微孔腔阵列上的封闭空间)最小化。*消除接触夜体的小空间但不通过流动腔来扫除(以最小化交叉污染)。*从连接入口处的宽阔/平坦正面的入口管流到流动腔的流动的均匀扩展。层流特性,使得宽阔/平坦正面的轮廓在其>^口侧至出口侧穿越芯片时得到保持。*适于将可移除的参比电极置于流动腔内部或尽可能接近流动腔。*容易装载m^。*可以可接受的成本制造。*容易将流动腔及其附属装置组装到芯片封装。为了说明这些标准,将讨论若干实例设计中的每一个。在各个实例中,本领域技术人员通常可以选择一种或两种方法实现这些设计通过将流动腔固定到框架上且将框架粘合到(或其他固定方法)芯片,或者通过将框架集成进流动腔结构并将这种一体化组合件固定到芯片。而且,设计可通过参比电极集成进配置的方式而加以分类。根据设计,参比电极可集成进流动腔(例如形成流动腔的顶盖的一部分)或i殳置于流动路径内(通常设置到流动路径出口或下游侧,在传感器阵列后方)。图34-37中示出引入这种流体界面的适当试^i殳备3410的第一实例,其制造和构造将在下文详细讨论。该设备包括半导体芯片3412(虽然未示出,但通常是示出的),其上或其中形成孔腔和传感器的阵列,且芯片顶部上的流体组合件3414将样本传送到芯片来读取。流体组合件包括用于引入包含样本的流体的部分3416,用于使流体排出的部分3418,以及用于使流体^V口流动到出口并沿着这个路径与孔腔中的材料相互作用的流体腔部分3420。这三个部分通过包含载玻片3422的界面而一体化(例如ErieScientificCompany,Portsmoutti,NH的Erie微阵列Cat#C22-5128-M20,切割为约25mmx25mm的三分之一)。安装到载玻片的顶表面上的是两个管道配件3424和3426,例如UpchurchScientificofOakHarbor,WA的纳米管道配件#N-333。一个端口(例如3424)用作下文描述但这里未示出的泵/阀系统传送液体的入口。第二个端口(例如3426)是出口,其将液体排放到废物采集区。各个端口都连接例如具有适当内径的挠性管路的导管3428、3432。安装纳米端口,以致管路可贯穿载玻片中的对应孔。管道的孔径应与载玻片的底表面齐平。载玻片的底部上,流动腔3420可包括多种用于促*本层流流过微孔腔阵列的结构。例如,M口管向流动腔的边缘^t的一系列微流体管道可利用诸如MicroChemCorp.ofNewton,MA的SU-8光刻胶的正光刻胶通过接触光刻而图案化。将在下文讨论其他结构。芯片3412进而安装到用于封装并连^r线引脚3432的栽体3430。为了简便说明,从图38开始讨论制造过程,将载玻片3422相对于图34-37中的栽玻片的方向倒置。光刻胶层3810施加到栽玻片的"顶部"(当翻转该栽玻片及其附加层并将其上的微孔腔阵列安装到ISFET阵列传感器组合件时,该"顶部"将变成"底部")。本实例中,层3810可以是约150pm厚,其将构成从纳米端口的管路端至传感器阵列芯片的边缘的主要流体载运层。利用例如图39的掩模3910的掩模来图案化层3810("图案化"的意思是用辐射源使光刻胶通过掩模曝光,接着移除非塑化的光刻胶)。掩模3910具有示为白色的辐射可透过区域以及示为阴影的辐射阻挡区域3920。辐射阻挡区域位于3922-3928。区域3926将形成围绕传感器组合件的通道;其形成在掩模3920的外边R内0.5mm的位置处,以避免典型的边^*。区域3922和3924将阻挡辐射,从而移除光刻胶的相应区域以形成所示的空隙形状。各个区域3922、3924都具有圆末端,其尺寸设计为容纳相应的管道3428、3432的其中一个,管道3428、3432穿it^目应的纳米端口3424、3426。区域3922、3924在传感器阵列的方向上从圓末端*,以使得液体可以扩散开来,以使流过阵列的流体基本上是层流的。区域3928是一个简单地对准图案,并且可以是任何合适的对准图案或用适当的替代对准装置来替换。已经提供了图38中的虚线来说明在掩模区域3922和3924下放的空隙3822和3824的形成。完全分离地形成光刻胶的第二层,其没有位于光刻胶3810或载玻片3422上。优选地,其形成在平坦柔性表面上(未示出),以形成可剥离的图案化塑性层。光刻胶的该第二层可利用诸如掩模4010的掩模来形成,掩模4010在图案化之后将留在柔性衬底上,将在下文讨论边缘下方区域4012、两个缝隙下方区域4014、4016的4吏用,并且由图案化的区域4018和4022来形成对准标记。接着利用一个对准标记或一组对准标"^将光刻胶的第二层施加到光刻胶的第一层,例如用图案4018来生成对准标记以对准这些层。接着,将第二层从其柔性衬底上剥离并移除柔性衬底。由图案4022制造的其他对准标记或标记组用于与下文讨论的后续层的对准。优选地,第二层约为150pm深,并且在区域4014和4016下方,在传感器阵列芯片的相应边缘处覆盖除约150^un长的缝隙之外的流体载运通道。一旦光刻胶的第二层设置在第一层上,就利用诸如图41中所示的掩模4110的4^模在第二层上形成光刻胶的第三图案化层。第三层在区域4112下方提供挡板构件,其与传感器芯片阵列上的卡圏3310的宽度相同(参见图33),但比其短约300^im,以与第一层的流体流体载运通ii^目一致。第三层可为约150^im厚,且朝着由此形成的盆地的底板穿入芯片卡围3310中150pm。这种构造将在传感器阵列芯片上的孔腔上留下约300jtm的顶部空间。液体穿过4014、4016下方的150inm的缝隙沿着传感器阵列的整个宽度流过孔腔。图36按比例示出微流体和传感器装置的上述实施方案的局部截面图,其还在图34和35中示出了放大的图,以使流体流通路径更直观。(图37中示出半个流通路径进一步放大的示意图),这里可以看到流体通it^口管3428iiA^口端口3424。在管道3428的底部,流体流过由掩模区域3922形成的扩大腔3610,流体在卡團3310上流动接着i^V盆地的底部3320,并穿过芯片3412及其微孔腔阵列。穿过阵列之后,流体接着在卡團3310的远端壁处垂直拐弯,并流过卡圏的顶部到达或流过由4^模区域3924形成的流动集中腔3612,通过出口端口3426中的出口管3432流出。图37的示意图中也可看到从阵列中部流到出口的这种流动的一部分,其中箭头表示流体流动的方向。分并对;压合^一k从而固定到传感器阵列芯片:°^虽然图34-36中没有示出,但是可以理解的是,参比电极可以是金属化层3710,如图37中所示,其位于流动腔的顶板处。图42中示出了另一种引入参比电极的方法。其中,在流动腔的顶板中提供孔4210,并且将垫圏4212(例如硅树脂材料)安装到孔中,从而提供中心通道或钻孔,参比电极4220可插入其中。挡板或其他微特征(未示出)可被图案化i^v流动通道以促进微孔腔阵列上的层流。图43-44示出了另一替代流动腔设计4310。这种设计依靠固定到芯片的单一塑料片或构件4320的模制而形成流动腔。通过在4330和4340处,在塑料片中接进线状图案的连接而形成流体系统的连接。或者,如果构件4320由诸如聚二甲基硅氧烷(PDMS)的材料制成,则可通过将管路简单地插入构件4320中适当尺寸的孔中来形成连接。图43-44中示出这种设计的垂直截面图,这种设计可利用凸出的塑料卡團4350(其可以是所示的实心壁或一系列形成向下延,伸的栅状壁的间隔分开的支脚)以封闭芯片封装并使塑料片与芯片封^t准,或其他合适的结构,由此将芯片框架与流动腔形成构件4320对准。液体经由孔4330、4340中的一个导入流动腔,从那里起朝着流动腔向下流。在所说明的实施方案中,参比电极通过构件4320中的钻孔4325引入到流动腔的顶部。通过硅树脂套管4360和环氧树脂停止环4370(参见图44中的放大部分)使可移除参比电极的设置变得更方便。硅树脂套管提供紧密密封,环氧树脂停止环避免电极插入流动腔太深。当然,其他结构可用于相同的目的,并且可能无需使用停止电极的结构。如果诸如PDMS的材料用于形成构件4320,则在插入电极时,材料本身会形成水密密封,这就无需硅树脂套管。图45和46示出了一种类似的设置,除了构件4510没有用于容纳参比电极的钻孔之外。作为替代方案,参比电极4515形成在中心部分4520的底部上或固定到中心部分4520的底部并构成流动腔顶板的至少一部分。例如,金属化层可在构件4510安装到芯片封装上之前施加到中心部分4520的底部。图47-48示出了另一实例,其是图43-44中所述的实施方案的一个变型,但是其中框架制造为流动腔的一部分,而不是将流动端口结构在连接到芯片表面之前连接到框架。在这种类型的设计中,组M会更精密,这是因为芯片的引线键合不受封装芯片的环氧树脂的保护。这种设计的成功之处取决于准确布局和将一体化"框架"固定粘合至芯片表面。图49-50示出了图45-46的对应实施方案,其中参比电极4910位于流动腔的顶板上,并且框架制造为流动腔的一部分。如图51-52中所示,用于流体组合件的另一替代实施方案具有从芯片封装5130的顶部凸起约5.5mm的位于支座5120上的流体构件5110。这使得操作者得以目测观察塑料片5140和芯片表面之间的键合质量,并可以根据需要来强化外部键合。上述某些替代实施方案还可在混合塑料/PDMS构造中实现。例如,如图53-54所示,塑料部分5310可构成框架和流动腔,其放置在PDMS"基底"部分5320上。塑料部分5310还可以为阵列提供区域5330,用于入口端口的流体流动的扩展;接着,PDMS部分可包括连通缝隙5410、5412,液体通过其从PDMS部分流至下部的流动腔并从下部的流动腔通过。流体结构还可由上述玻璃来形成,例如光可限定(PD)玻璃。这种玻璃一^择性暴露于UV光就可具有增强的氢氟酸中蚀刻速度,并因此可以是位于顶侧和背侧的微型机械结构,当粘合到一起时,其可形成三维低纵横比的流动腔。图55中示出一个实例,第一玻璃层或片5510已经被图案化且被蚀刻,以在顶侧形成纳米端口流体孔5522和5524以及在背侧形成流体扩展通道5526和5528。第二玻璃层或片5530已经被图案化并被蚀刻,以提供约300nm高度(层的厚度)的下向流体输V输出通道5532和5534。层5530的底表面减薄至通道5532和5534的外部,以使层5530位于芯片框架上,并且具有适当高度的突出部分5542形成流体通道的顶部。这需要两个玻璃层或晶片,以及四个光刻步骤。晶片都应被对准并键合(例如,利用适当的胶,未示出),以使下向流体输入/输出端口适当地对准流体扩展通道。对准标记可蚀刻进玻璃,以有助于对准工艺。纳米端口可固定在纳米端口流体孔上以有助于输入和输出管路的连接。中心钻孔5550可蚀刻通过玻璃层,以容纳参比电极5560。该电极可用硅树脂卡圏5570或类似结构固定并密封在适当位置;或者电极可一体化配备合适的垫圏来达到相同的目的。通过利用玻璃材料用于两层流动腔,参比电极还可以是导电层或沉积在第二玻璃层表面上的图案(未示出)。或者,如图56中所示,可蚀刻突出部分来在涂覆4艮(或其他材料)薄膜5620的顶部上形成可透玻璃膜5610,以形成集成的参比电极。孔5630可蚀刻进上层,用于进入电极,如果孑L足够大的话,也可作为氯化银的储存器。可用任何适当的方法来形成薄膜银电极的电连接,例如通过利用夹式连接器或作为替代方案引线键合到陶瓷ISFET封装。图57-58中示出了流体装置的另一实施方案。这种设计限于结合了框架并直接固定到芯片表面的塑料片5710,并且限于第二片5720,其用于连接来自流体系统的管路并与上述PDMS片类似,将来自小口径管的液体分配到宽且平坦的缝隙中。这两个片胶粘到一起并且可4吏用多个(例如3个)对准标记(未示出)在粘合处理期间精确对准两个片。可在底板中提供一个孔,该孔用于利用环氧树脂(例如)来填充空腔,以保护芯片的引线键合以及填充框架/芯片接触中的任何潜在的间隙。在所说明的实例中,参比电极在流动腔外部(通过输出端口在排放流的下游-见下文),当然也可使用参比电极的其他构造。图59-60示出了流动腔结构的另一实例。图59A包括用于流动腔流体界面的注塑成型的底层或底板5910的八个图(A-H),而图59B包括匹配的注塑成型的顶板或层5950的七个图(A-G)。板5910的底部具有设置并配置为封闭传感器芯片的下向支撑圏5912和用于4吏顶板5610沿着其外边缘紧密结合的上向延伸圏5914。在它们之间形成两个流体腔(一个入口腔和一个出口腔)。顶板5950的阶梯式下向支撑部分5960分隔入口腔和出口腔。用顶板5950的剩余部分整体模制入口管5970和出口管5980。M由顶板5910的顶部中的凹陷5920形成的入口腔的小端部处是空的的入口管5970,至入口腔的呈扇形展开的出口边缘,引导流体流过整个阵列。无论是玻璃或塑料或其他材料用于形成流动腔,尤其是对于大阵列,希望包括在入口导管和阵列的前沿之间的流动腔的入口腔中,而不只是逐步扩展(扇形展开)的空间,但也可以是有助于流过作为适当层的阵列的某种结构。利用注塑成型的流动腔的底层5990作为例子,图59C中示出用于此目的的结构类型的实例,其是从流动腔的入口位置到微孔腔阵列或传感器阵列前沿的通道的树状结构5992,其应当理解为其在5994处位于该结构的出口侧下方。各种其他的方式也可提供用于载运适当的流体流过微孔腔和传感器阵列组合件的流体组合件,因此上述实例并非意图是排他性的。参比电极商用流动型流体电极,例如氯化银质子渗透电极,可以串联插入流体管线中,且通常设计为沿着流体管线为各种电化学目的提供稳定的电位。但是在上文讨论的系统中,这种电位必须维持在与微孔腔ISFET芯片接触的流体体积的水平上。对于常规氯化银电极而言,由于芯片表面和电极之间(通过流动腔中的小通道)长的电流体路径,所以难于实现稳定的电位。这导致芯片电子器件中存在噪声。而且,电极的流动空腔内的大体积会俘获并积累气泡,这就劣化了对于流体的电连接。参考图60,已经发现了这个问题的一个解决方案是使用不锈钢毛细管电极6010,将其直接连接到芯片的流动腔出口端口6020和通过屏蔽电缆6030连接到电压源(未示出)。金属毛细管6010具有小的内径(例如约0.01"),这就不会俘获可观程度的气体,并且如其他微流体管路一样,可以有效地输送流体和气体。而且,因为毛细管可直接插入进流动腔端口6020,所以其接近芯片表面,这就减小了通过流体的可能的电损失。毛细管的大的内表面面积(通常约2"长)还可有助于其性能的提升。不锈钢结构是一种具有高度4匕学抗性的结构,应该不会遭受由于系统中使用非常低的电流(<lpA)而造成的电化学效应。流体配件6040连接到未插入流动腔端口的毛细管的一端,用于连接流体输送和移除子系统的管路。流体系统根据应用,用于传感器阵列的完整系统将包括合适的流体源、阀和用于操作岡来使试剂和洗涤剂下流过微阵列或传感器阵列的控制器。这些元件都容易由通用部件组装并且控制器可容易地编程以实施所需试验。如已经讨论的那样,本发明的装置和系统可用于检测和/或监测不同部分之间的相互作用。这些相互作用包括化学或酶促反应,其中底物和/或试剂被消耗和/或生成副产物。根据本发明,可监测的S^反应的一个实例是核酸序列测定,其将在本文详细讨论。在序列测M应中,本文提供的装置和系统能够基于化学FET的电流的变化而检测核苷酸合并。电流变化可以是单独或组合发生的一种或多种下列事件的结果PPi的产生、Pi的产生(例如存在焦磷酸酶的情况下)、氢的产生(以及例如在低强度緩沖剂存在下所伴随的pH变化)、在化学FET的表面处未加入的dNTP浓度的降低、在化学FET的表面处dNTP的延迟到达等等。可以理解的是,本文提供的方法并不取决于电流改变受其影响的机械装置。因此,本发明考虑基于化学FET的电流改变的核酸序列测定。本文提供的关于序列测定的方法可与包括Pourmand等人,PNAS2006103(17):6466-6470的文献中的内^目反。图61示出了新合成的核酸链中核苷酸加入所导致的PPi生成。作为核酸链中核苷酸加入的反应副产物生成的PPi即使在不存在PPi受体(例如图IIB提供的那些物质)以及在不存在可检测的pH变化(例如本文所定义的发生在强緩沖剂存在的情况下)时也能被直接检测到。在某些情况下,仅仅存在PPi就足以使化学FET的表面发生电学变化,由此产生电流变化。电流的变化可由单独产生PPi或与诸如那些上文描述的其他事件结合而引起。因此,一方面,本发明考虑利用诸如ISFET阵列的化学FET阵列来进行核酸序列测定。本发明的方法是一种"通过合成来测序"的方法,因为其需务^成与被测序的链互补的新核酸链。图61中示出新合成的核酸链中核苷^n入之后的PPi的释放。dNTP并入核酸链释放出PPi,其接着被水解为两个正磷酸盐(Pi)和一个氲离子。因此,基于pH的变化,氢离子的产生会有利于核普酸加入的检测。作为替代方案,如本文所讨论的,基于pH的变化,PPi的产生(如存在或不存在PPi受体的情况下检测)可有利于核苦酸加入的检测。在另一实施方案中,可利用焦磷酸酶将PPi转化为Pi,并且可直接或间接检测Pi。任意或所有这些事件与(以及更多,如本文所讨论的)可涉及引起与核苷^入有关的化学FET中的电流变化。序列测定反应旨在对于任何给定dNTP最大化遍及所有孔腔的完整加入,减少或降低残留在孔腔中未加入的dNTP的数量,并且实现尽可能高的信噪比。被测序的核酸在本文中称为目标核酸。目标核酸包括但不限于DNA和RNA,DNA例如是但不限于染色体组DNA、线粒体DNA、cDNA等,RNA例如是但不限于mRNA、miRNA等。可从包括天然存在源或合成源的任意来源获取核酸。核酸可以是PCR产物、粘粒、质粒、天然存在或合成的库等。本发明并不限于此。这里提供的方法可用于测序任何长度的核酸。为了清楚起见,实例提供了对已知序列的四个模板进行序列测定的原理演示的证据。这种人工模型旨在示出能够读取与模板的已知序列关联的核苷酸加入的装置和系统。这并不代表该方法或系统在本领域内的典型应用。下文是这些方法的简要说明。利用任何本领域已知的方法来制备目标核酸。例如,根据本领域公知的技术,可从样本获取基因组DNA(例如参见Sambrook等人的"Maniatis")。获取之后,可片段化DNA以得到具有较小长度的核酸。所得到的片段可以是长度为约几百、几千或几万个核苷酸。在某些实施方案中,片段为200~1000个^5^t的M或300~800个^5^t的,,但并不限于此。可通过任何手段来片段化核酸,这些手段包括但不限于机械、酶或化学的方法。实例包括剪切、超声波、雾化和内切核酸酶(例如脱氧核糖核酸酶I)消化或本领域>5^知的任何其他生成优选具有所需长度的核酸片段的技术。片段化之后可以^A寸选择技术,其可用于浓缩或分离特定长度或尺寸的片段。这种技术在本领域也是公知的,包括但不限于皿电泳或SPRI。在某些实施方案中,选定尺寸的核酸在5,和3,端连接至接头序列。这些接头序列包括用于扩增目标核酸的扩增引物序列。一个接头序列还可包括与测序引物互补的序列。相反的接头序列可包括利于使核酸结合到固相载体例如但不限于M的部分。这种部分的一个实例是生物素分子(或双生物素分子,如由Diehl等人的NatureMe仇ods,2006,3(7):551-559所述),并且这种标记的核酸因此能结合到具有抗生物素蛋白或抗生蛋白链菌素基团的固相载体。这种所得的核酸在这里称为模板核酸。模板核酸至少包括目标核酸且通常包括除目标以外的核苷酸序列。在某些实例中,间隔物用于使模板核酸(特别是包括在其中的目标核酸序列)与M隔离。这有助于最接近#*的目标端部的序列测定。本领域公知(参见Diehletal.NatureMethods,2006,3(7):551-559)的合适的连接剂包括但不限于碳-碳连接剂,例如但不限于iSpl8。结合模板核酸的固相载体在本文中称为"俘获固相载体"。如果固相载体是M,则这种#*在本文中就称为"俘获#*"。微珠可由任意材料制成,材料包括但不限于纤维素、纤维素衍生物、明胶、丙烯酸树脂、玻璃、硅胶、聚乙烯基吡咯烷(PVP)、乙烯基和丙烯酰胺的共聚物、聚苯乙烯、与二乙烯基苯等交联的聚苯乙烯(参见MerrifiddBiochemistry1964,3,1385-13卯)、聚丙烯酰胺、乳胶、葡聚糖、交联葡聚糖(例如SephadexTM)、橡胶、硅、塑料、硝基纤维素、天然海绵、金属和琼脂胶(Sepharose)。在一个实施方案中,微珠是涂覆抗生蛋白链菌素的微珠。微珠的直径取决于ISFET和孔腔阵列的密度,使用较大恥漠的阵列(因此,较小尺寸的孔腔)需要较小的M。一般地,M尺寸可为约l10nM,更优选为2~6nM。在某些实施方案中,微珠为约5.91nM,而在其他实施方案中,微珠为约2.8nM。可以理解的是,m^可以是或可以不是理想的球形。可以理解的是,可以使用其他#*,且可以利用用于将核酸固定到M的其他机械装置。如本文所讨论的,在位于化学FET上的孔腔中实施序列测定反应。在阵列之间的孔腔(这里可替换地称为反应腔或微孔腔)可以大小不同。优选地,孔腔的宽度与高度的比例是l:l至1:1.5。优选地,#*对孔腔的尺寸在0.6-0.8的范围内。扩增核酸的同质群配对结合到一个或多个^t珠,其前提是各个微珠将最终结合多个相同的核酸序列。模板核酸在微珠上的负栽程度取决于多个因素,包括tt尺寸和核酸的长度。在大部分方面中,希望#*具有最大负载。可用多种方法实现核酸扩增并共轭到诸如微珠的固相载体上,该方法包括但不限于由Margulies等人;Nature2005437(15):376-380记载的乳液PCR以及附属的辅助材料。在某些实施方案中,扩增是一种代表性扩增。代表性扩增是一种不改变任何核酸物质的相对表示的扩增。微珠置于流动腔的孔腔中之前和/或置于流动腔的孔腔中时,利用结合到位于模板核酸的3,端部上的其互补序列的测序引物(即,在扩增引物序列中或在另一结合到目标核酸的3,端部的接头序列中)并且暂时利用聚合酶以及在促进引物与其互补序列的杂交和促进聚合酶与模板核酸结合的条件下孵育微珠。引物实际上可以是任意的长^A以使其唯一的序列。杂交条件为使得引物仅与其模板的3,端上的真正补码杂交。合适的IHt披露于Margulies等人的Nature2005437(15):376-380以及所附的补充材料中。合适的聚合酶包括但不限于DNA聚合酶、RNA聚合酶或其亚单位,只要从引物开始能够合成基于模板的新的核酸链即可。一种合适的聚合酶亚单位是E.coliDNA聚合酶I的克列诺片段的外切版本,其缺乏3,至5,外切核酸酶活性。因此,这种酶结合到(或相应的固相载体)而不是结合到ISFET表面本身。置于孔腔中之前和/或处于孔腔中时,还与模板核酸接触的其他试剂和/或辅助因子包括但不限于緩沖剂、清洁剂、诸如二硫苏糖醇(DTT,Cleland试剂)的还原剂、单链结合蛋白质等。在一个实施方案中,模板核酸在引入流动腔及其孔腔之前接触引物和聚合酶。将负栽核酸的^:珠引入流动腔并最终引入位于ISFET阵列上方的孔腔中。该方法需要流动腔中的各个孔腔都仅包含一个负栽核酸的#*,因为每个孔腔存在两个M将产生一个来自两种不同核酸的无用测序信息。该实例提供了在磁微珠背景下的示例性M负栽方案的简JH兌明。应当理解的是,类似的方法可用于负载其他微珠类型。该方案已经证明降低了流动腔的孔腔中的俘获空气的可能性和发生频率,负载核酸的^t珠在流动腔的所有孔腔中均匀分布,以及避免流动腔中存在和/或积累过量的微珠。芯片上被占据的孔腔的百分数可根据所实施的方法而变化。如果该方法针对的是在尽可能短的时间内提取最;Uf列数据,则需要较高的占用率。如果速度和处理能力不是那么重要的话,则可以允许较低的占用率。因此,根据实施方案,合适的占用率百分比可以为孔腔的至少10%、至少20%、至少30%、至少40%、至少50%、至少60%、至少70%、至少80%、至少90%或100%。如本文所使用的,占用率是指孔腔中存在一个负载核酸的微珠,百分比占用率是指被单一微珠占据的芯片上总的孔腔的比例。被多于一个占据的孔腔不能用于本发明所考虑的分析。最终模板核酸的同质群放置于多个孔腔中的一个或多个中,各个孔腔都位于ISFET上并因此对应于至少一个ISFET。如本文所讨论的,优选地,孔腔包含至少10个、至少100个、至少1000个、至少104个、至少105个、至少106个或更多的相同模板核酸的样板。相同的^t板核^A指在最小量下模板在序列上是相同的。多数且优选地,位于孔腔中的全部模板核酸都与引物均匀杂交。模板核酸与引物的均匀杂^A指如孔腔中每一个其他的引物-模板杂交体一样,引物与模板在模板的相同位置杂交(即,沿模板的序列与引物互补)。每个模板上引物的均匀定位使孔腔中所有新的核酸链得以配位合成,由此导致较大的信噪比。接着将核苷酸加入流体,或者通过任何其他适当的方法,顺序添加进流动腔以及孔腔。核苷酸可以任何已知顺序添加,为了简便起见,在整个运行过程中保持不变。如果核苷酸的加入是基于PPi检测而不是检测由于释放PPi而导致pH变化,则优选在整个反应和清洗过程中,使核苷酸保持相对恒定的水平和浓度。实现这种操作的一种方法是将ATP添加到清洗緩沖剂,以使流入孔腔的dNTP从孔腔中置换ATP。ATP与进入孔腔中的dNTP的离子强度相匹配,并且其还具有与dNTP相类似的扩散性质。这样,在序列测定反应期间dNTP的输入通量和输出通量不会干扰化学FET处的测量。所使用的ATP的浓度相当于所使用的dNTP的浓度。一种典型测序循环进程如下用含ATP的清洗緩冲剂来清洗流动腔(和孔腔),将第一dNTP物质引入(例如dATP)流动腔(和孔腔),释放并检测PPi(通过本文描述的任何机制),用含ATP的清洗緩沖剂清洗流动腔(和孔腔),用含腺苷三磷酸双磷酸酶的清洗緩沖剂清洗流动腔(和孔腔),用含ATP的清洗緩冲剂清洗流动腔(和孔腔),以及引入第二dNTP物质。持续这个过程直至所有4种dNTP(即dATP,dCTP,dGTP和dTTP)都流过腔并得以加入新的合成链。这种4-核苷酸循环可以重复任意次数,包括但不限于IO、25、50、100、200或更多次。循环的次数将取决于所测序的模板的长度和反应试剂补充的需要,尤其是dNTP储液和清洗緩冲剂。对于部分序列测定反应来说,如果dNTP的互补核苷酸存在于;^板核酸上的相同位置,则dNTP将结合到(或如本文所使用的"加入")新的合成链的3,端(或在第一次加入dNTP的情况下,结合到序列测定引物的3,端)。因此,引入的dNTP的加入(以及伴随的PPi的释放)指示模板核酸中相应的核苷酸的同一性。如果ISFET没有检测到电场变化,则dNTP尚未加入并且可以推断在模板中的该位置处不存在互补核普酸。如果检测到电场变化,则引入的dNTP已经加入新的合成链。在dNTP加入和PPi释放与ISFET响应之间存在正相关,并因此还可以定量测定加入的dNTP的数量。也就是说,ISFET处记录的电压变化与加入的dNTP的数量有关。因此,通itXt模板中的均聚物伸展(例如聚A、聚T、聚C或聚G)的序列测定,没有丢失任何序列信息。作为一个实例,如果模板核酸包括序列5,CAAAAG3,,则ISFET将在加入dCTP后记录一个信号(例如根据毫伏电压变化),接着在加入dTTP后其将记录一个更大幅值的信号,继而在加入dGTP后记录另一信号。在引入dCTP和dTTP后产生的信号的幅值将基本上相等并将与由单一核苷酸加入而产生的毫伏电压变化相关联。在引入dTTP后而产生的信号的幅值将大于由单一dNTP加入而产生的信号的幅值。这些信号的幅值可以相加并取决于均聚物伸展的长度,可能不容易在电压对时间(或帧)的图示中表现出来(例如图71A-D中右侧所示)。可利用得自电压对时间(或帧)的曲线图中的峰值强度或曲线下面积来测量信号。腺苷三磷酸双磷酸酶是一种在过程中降解残余未加入的核苷酸而使其转化为单磷酸盐并释放无机磷酸盐的酶。这对于降解在任意和全部孔腔中的未加入和/或过量的dNTP是有用的。重要的是,在引入后续的dNTP之前,将过量的和/或未反应的dNTP从任意和所有孔腔中清洗掉。因此,在合成反应期间和在不同的dNTP引入之间添加腺苷三磷酸双磷酸酶有利于移除过量的dNTP,否则过量的dNTP会导致测序数据模糊。可在整个反应过程中引入诸如前文所述的额外序列测定反应试剂,尽管在某些情况下这是不必要的。如果需要,则可以添加例如额外的聚合酶、DTT、SBB等。因此,本发明考虑同时实施多种不同的序列测定反应。多个相同的序列测定反应同时发生在各个被占据的孔腔中。这种在各个孔腔中的dNTP的同时Jjf目同的加入增加了噪声比,由此能够检测序列测定反应副产物。通过同时在多个孔腔中实施序列测定Jl应,还可同时实施多个不同的序列测定反应。序列测^^应可在一定的温度范围内进行。通常,该反应在30-60°C、35-55。C或40-45。C的范围内进行。优选在防止在核酸中形成二级结构的温度下进行反应。但是这必须与引物(新的合成链)与模板核酸的结合以及在较高温度下腺苷三磷酸双磷酸酶的半衰期下降进行平衡。合适的温度为约41。C。包含清洗緩冲剂的溶液和dNTP溶液通常加热到这些温度以l更不改变孔腔中的温度。但是含腺苦三磷酸双磷酸酶的清洗緩冲剂优选保持在较低温度下,以便延长酶的半衰期。通常,这种溶液保持在约4-15。C,更优选为4-10°C。核苷酸加入反应可非常迅速地发生。因此,在某些情况下,可能希望降〗^^应速度以确保在反应期间的最大数据采集。可以使用多种方法来降低试剂和/或副产物的扩散,上述方法包括但不限于在孔腔中添加填料微珠。填料微珠还旨在增加化学FET表面的试剂和/或副产物的浓度,由此增加信号的电位。填料M的存在通常允许较长时间的釆样(例如,为2或4倍)。数据釆集率可以变化并且例如是每秒10-100帧,该速率的使用选择通常至少部分地受孔腔尺寸和填料#*存在的支配。孔腔尺寸越小通常就需要越快的数据釆集率。在基于流动并且孔腔的顶面开放并连通整个芯片上的流体的本发明的某些方面中,重要的是在扩散出孔腔之前检测释放的PPi或其他副产物(例如H+)。任何一个反应副产物扩散出孔腔都会导致M否定(因为副产物不在那个孔腔中被检测到)以及导致在相邻或下游的孔腔中的潜在错误否定,因此应当避免。填料#^£可帮助降低孔腔之间的扩散和/或交联的程度。因此,在某些实施方案中,除了使用负栽核酸的#*之外还使用填料微珠。填料微珠可以是磁性的(包括顺磁性的),但并不限于此。在某些实施方案中,填料#和俘获由相同材料制成(例如都是磁性的,都是聚苯乙烯等),而在其他实施方案中,它们由不同的材料制成(例如填料微珠是聚苯乙烯,但俘获微珠是磁性的)。填料微珠通常比俘获微珠小。尺寸上的差异可以变化并且可以是5倍、10倍、15倍、20倍或更多倍。作为一个实例,0.35jim直径的填料微珠与5.91nm的俘获微珠一同使用。这种填料微珠可以从例如BangLabs的来源市购。可以改变填料#*相对于俘获M的位置。例如,填料微珠可以包围俘获M,由此避免俘获#*与ISFET表面接触。作为另一实例,填料M可在俘获微珠之后装载到孔腔中,这种情况下,俘获微珠与ISFET的表面接触。俘获微珠和ISFET表面之间存在填料#^会降低诸如PPi的副产物的扩散,因此有利于数据采集。本发明还考虑将填料M或其变型应用于化学FET以防止接触,因此防止结合到俘获微珠的模板核酸干扰化学FET表面。0.1~0.5nm深度或高度的填料微珠层将排除这种干扰。序列测定反应可先于阵列的分析以确定微珠的位置。发现在没有流动的情况下,背景信号(即噪声)小于或等于约0.25mV,但是在存在负载DNA的俘获#*的情况下,信号增加到约1.0mV=/-0.5mV。这种增加足以确定具有M的孔腔。本发明还考虑包括实施序列测定反应所必要的各种试剂和根据本文阐述的方法的^(吏用指导的试剂盒。一种优选的试剂盒包括一个或多个容纳清洗緩冲剂的容器,一个或多个分别含有以下试剂之一的容器dATP緩冲剂、dCTP緩沖剂、dGTP緩沖剂或dTTP緩冲剂、dATP,dCTP,dGTP和dTTP储液、腺苷三磷酸双磷酸酶、SSB、聚合酶、填料微珠和任选的焦磷酸酶。重要的是,试剂盒仅包含天然存在的dNTP。应该理解,还可利用化学FET阵列来检测受体和配体之间或结合对的两个成员之间或分子配合物的组分之间的相互作用。这种相互作用的实例包括核酸彼此之间的杂交、蛋白质-核酸的结合、蛋白质-蛋白质的结合、酶-底物的结合、酶-抑制剂的结合、抗原-抗体的结合等。根据本发明,可以检测任何在FET界面处引起半导体电荷密度变化的结合或杂交事件,并因此改变从本文描述的传感器的源极至漏极的电流。在这些实施方案中,钝化层(或可能的是,覆盖在钝化层上的中间层)是用核酸(例如DNA,RNA,miRNA,cDNA等)、抗原(其可以具有任意性质)、蛋白质(例如酶、辅助因子、抗体、抗体片段等)等进行官能化的。可以直接或间接将这些部分配对结合到钝化层上(例如,利用双官能团接头来结合钝化层反应基团和待结合的部分)。作为一个实例,诸如胺或硫醇基的反应基团可在合成过程中添加到任意核苷酸处的核酸,以提供用于双官能团连接剂的连接点。作为另一实例,可通过加入诸如Uni誦LinkAminoModifier、3'-DMT國C6-Amine國ONCPG、AminoModifierII、N-TFA-C6-AminoModifier、C6曙ThiolModifier、C6-DisulfidePhosphoramidite和C6-DisulfideCPG(Clontech,PaloAlto,CA)的配对竟争试剂来合成核酸。下文讨论其他用于连接核酸的方法。在本发明的一个方面中,化学FET阵列与核酸阵列组合提供。短核酸(例如低核苷酸)或长核酸(例如全长cDNA)形式的核酸可提供到本文所述的阵列的化学FET的表面上。核酸阵列通常包括在平坦表面上的多个物理限定区域(例如"斑点"),其中的每一个都已经配对结合一个或多个核酸,优选多个核酸。核酸通常是单链的。配对结合到已知斑点的核酸一般是相同的。在寡核苷酸阵列中,这些核酸的长度可以是小于约100个核苷酸(包括长度为约10,20,25,30,40,50,60,70,80,卯或100个核苷酸)。如果阵列用于检测特定基因(包括这种基因的突变或这种基因的表达水平),则该阵列可包括多个核酸,其中的每一个核酸都含有跨越基因的已定义且潜在不同的序列的寡核苷酸。接着这些斑点位于横跨平坦表面的位置处,以排除与影响阵列的杂交和读取手段有关的位置。阵列可与检测样本接触。样本可以是基因组DNA样本、来源于细胞的cDNA样本、组织或团块(例如肿瘤)。生长在阵列上的细胞群,其潜在位于对应于下方传感器阵列的二维阵列中。因此这种阵列可用于测量特定基因或其表达的存在和/或水平、测定特定基因中的突变(例如但不限于缺失、增加、替换,包括单核苷酸多态性)等。样本核酸和固定核酸的结合或杂交通常在严格的杂交条件下进行,术语"严格的杂交条件"是本领域公知的(例如参见Sambrook等人,"Maniatis")。相关条件的实例包括(为了增加严格性)25。C、37。C、50。C和68。C的孵育温度;10XSSC,6XSSC,4XSSC,IXSSC,0.1XSSC的緩冲剂浓度(SSC是0.15MNaCl和15mM柠檬酸盐緩冲剂)以及它们的使用其他緩冲剂系统的等同物;0%、25%、50%和75°/。的甲酰胺浓度;从5分钟至24小时的孵育时间;l个、2个或更多的清洗步骤;1、2或15分钟的清洗孵育时间;以及6XSSC、1XSSC、O.IXSSC或去离子水的清洗溶液。例如,杂交可在50V。的甲酰胺和4XSSC,随后在50。C下用2XSSC/甲酰胺和的IXSSC清洗的条件下实施。核酸包括其中在阵列上的特定位置处沉积(或"点样")已经形成的核酸如cDNA。可通过压电沉积、核酸UV交联至聚合物层,例如但不限于,交联至聚-L-赖氨酸或聚吡咯、如公开的美国专利申请2003/0186262中所述的配对结合至Si02涂覆的硅、如Ushi等人的BiosensorsandBioelectronics2004,19:1723-1731)所记载的直接配对结合到硅烷化的d的化学FET表面(例如用3-氨基丙基三乙氧基曱硅烷(APTES)处理的表面),将核酸点样到表面上。核酸阵列还包括直接合成到阵列上的核酸(例如公知序列的寡核苷酸)。核酸可利用本领域公知技术合成在阵列上,例如但不限于用细尖大头针印刷到栽玻片上、利用预制掩模的光刻、利用动态^L4^象装置(例如DLP镜)的光刻、喷墨印刷或微电极阵列上的电化学方法。也可参考Nuwaysir等人的2002"Geneexpressionanalysisusingoligonucleotidearraysproducedbymasklessphotolithography.".Gewo附e12:1749-1755。这种较新型的阵列类型的商业来源包括Agilent、Affymetrix和NimbleGen。因此,化学FET钝化层可用反应分子(及其反应基团)的中间层来涂覆,核酸可以结合到该中间层和/或该中间层由核酸合成。本发明考虑这种核酸阵列与化学FET阵列、尤其是本文描述的"大,"化学FET阵列的组合。化学FET/核酸阵列可用于多种应用中,其中的一些应用并不需要孔腔(或微孔腔或反应腔,它们在本文中可互换使用)。因为仍然需要在流动中、包括在"封闭"系统中(即,试剂和清洗溶液等的流动都是自动的)实施分析,所以需要一个或多个位于阵列上并与之接触的流动腔。多个流动腔的使用允许同时分析多个样本(或核酸库)。可具有2,3,4,5,6,7,8,9,10或更多的流动腔。这种构造等同地应用于其他生物阵列,包括本文所讨论的那些,例如蛋白质阵列、抗体阵列、酶阵列、化学阵列等。因为结合双方之间或配合物的组分之间的结合事件通过下方的FET来电子检测,所以这些分析可在不需要操作(例如排他性的标签)所分析的样本的情况下实施。这是有利地,因为这种操作总是致使样本的损失且通常需要增加时间和工作量。而且,本方法使得可以实时研究结合相互作用。本发明还考虑与化学FET阵列组合使用的蛋白质阵列。蛋白质阵列包括蛋白质或肽或其他氨基酸,该其他氨基酸包括以有组织或预定的方式结合到平坦表面的生物部分。这种蛋白质包括但不限于酶、抗体和抗体片段或抗体模拟物(例如单链抗体)。在一个实施方案中,蛋白质阵列可包括多个不同的蛋白质(或其他含有生物部分的氨基酸)。各个蛋白质且优选多个蛋白质存在于阵列的预定区域或"腔"中。这种区域(或腔)与传感器阵列中的传感器对准,使得每个区域(或腔)存在一个传感器。可以根据蛋白质尺寸和区域(或腔)的尺寸来改变在单一区域(或腔)中的多个蛋白质的数量,该数量可以是但不限于至少IO、50、100、500、103、104或更多。阵列本身可以具有任意数量的腔,包括但不限于至少IO、102、103、104、105、106、107或更多。在一个应用中,阵列暴露于已知含有或怀疑含有掩^至蛋白质的分析物的样本中。如果蛋白质是酶,则分析物可以是底物或抑制剂。分析物可以是结合至蛋白质的任意分子,包括另一蛋白质、核酸、化学物质(合成的或天然存在的)等。应该理解的是,与本文考虑的核酸阵列相同,从蛋白质阵列的读取将是通过化学FET的电流的变化,并因此在这些阵列方法中无需标记和/或标记物检测的额外步骤。在另一实施方案中,蛋白质阵列可包括多个相同的蛋白质(或其他含有生物部分的氨基酸)。相同的蛋白质可均匀分布在平坦表面上,或它们可有组织地分布在表面上的离散区域(或腔)中。在这些后续的实施方案中,区域(或腔)与传感器阵列中的传感器对准,使得每个区域(或腔)存在一个传感器。蛋白质可以是芯片外合成的,1^纯化并固定至阵列。作为替代方案,它们可以是芯片上合成的,与本文讨论的核酸类似。利用无细胞DNA表达的蛋白质的合成或化学合成都适用于芯片上合成。利用无细胞DNA表达,一旦合成之后,蛋白质就固定到固相载体。作为替代方案,蛋白质可利用固相肽合成而化学合成在固相载体上。通过光刻方法或通过SPOT-合成来实施选择性的去保护。至少可参考MacBeathandSchreiber,Science,2000,289:1760-1763或Jones等人的Nature,2006,439:168-174。还可参考Fodor等人的美国专利6919211。还可利用化学化合物微阵列与化学FET阵列的组合。化学化合物微阵列的制备可通过以下方法实现可,其方法为利用多变连接^t术(文献中可称为"小分子微阵列")在固体表面上共价固定化合物(例如有机化合物)、通过点样或干燥固体表面上的化合物(例如有机化合物)而不是固定(文献中可称为"微阵列化合物筛选"(jtARCS))、或通过点样同质溶液中的有机化合物而没有固定和干燥效果(ReactionBiologyCorporation的商业化DiscoveryDotiM技术)。本发明还考虑与化学FET阵列组合的组织微阵列。在BattiforaLabInvest1986,55:244-248;BattiforaandMehtaLabInvest1990,63:722-724;以及Kononen等人的NatMed1998,4:844-847中详细讨论了組织微阵列。化学FET阵列和生物或化学阵列的构造在各个实例中都相似,并且所讨论的一个组合阵列将应用于本文描述的其它引用或本领域公知的其它应用中。在另一方面中,本发明考虑分析细胞培养(例如二维细胞培养)(参见Baumann等人,SensorsandActuatorsB55199977:89)和接触化学FET阵列的组织切片。作为一个实例,大脑切片可与本发明的化学FET接触,并且可在刺激存在或不存在下检测切片中的变化,所述刺激例如是但不限于神经毒素等。因此可分析神经过程的转导和/或刺激。在这些实施方案中,化学FET可操作为检测钙和/或钾的通量,这是通过钝化层本身或通过涂覆在钝化层上用于这些离子的受体来进行的。在另一方面中,本发明考虑化学FET阵列的应用,该应用是如本文所述的官能化或以另一种方式应用于活体。这种阵列可引入对象(例如,在经受离子通量的脑或其他区域中),然后基于对象状态来分析变化。虽然本文中描述和示出了本发明的若干实施方案,但本领域技术人员将易于想到多种实现本文中所述功能和/或获得本文中所述结果和/或一种或多种本文中所述优点的其他措施和/或结构,各个这类变化方案和/或改变均被视为在本发明的范围之内。更一般地说,本领域技术人员将易于理解本文中所描述的所有^、尺寸、材料和/或构造是示例性的,实际的参数、尺寸、材料和/或构造将取决于使用本发明的教导的具体应用。本领域技术人员会认识到或能用常规实验方法确定本文所述本发明的具体实施方案的许多等价物。因此,应理解前述实施方案仅是以实例的方式给出的,在附随的权利要求书及其等价物的范围内,本发明可以采取除了具体描述和要求保护的方式之外的方式实施。本发明旨在提供本文中所述的各个特征、系统、制品、材料、成套元件和/或方法。此外,两种或多种这类特征、系统、制品、材料、成套元件和/或方法的组合也包括在本发明的范围之内,如果这类特征、系统、制品、材料、成套元件和/或方法互不矛盾的话。本文中定义和使用的所有定义应理解为优先于字典的定义、通过引用并入文件中的定义、和/或所定义术语的通常含义。除非有明确的相反指示,否则本说明书和权利要求书中没有限定数量词应理解为指"至少一个"。本说明书和权利要求书中用到的表述"和/或"应理解为指所连结的要素之"任一或二者",即要素有时连在一起出现、有时分开出现。用"和/或,,罗列的多个要素应以相同的方式理解,即这样连结起来的要素之"一者或多者"。除"和/或,,从句明确指出的要素外,其他要素也可任选存在,无论与那些明确指出的要素相关还是不相关。因此,作为非限制性的实例,当与开放式语言如"包含"一起使用时,"A和/或B"的提及在一个实施方案中可仅指A(任选包括B之外的要素);在另一个实施方案中可仅指B(任选包括A之外的要素);而在另一个实施方案中可指A和B(任选包括其他要素);等等。本说明书和权利要求书中用到的"或"应理解为具有与上面定义的"和/或,,相同的含义。例如,在列表中分开列举项目时,"或,,或"和/或"应理解为包括性的,即包^H午多要素或要素列表中的至少一个但也包括一个以上,并任选包括另外的未列出的项目。只有明确指出相反的术语例如"仅一个"或"正好一个,,或当在权利要求书中使用"由……组成"时将指包括许多要素或要素列表中的正好一个要素。一般而言,当前面有排他性的术语如"任一"、"其中之一"、"仅其中之一"或"正好其中之一,,时,本文中用到的术语"或,,应仅理解为指排他的或者(即"一个或另一个而非二者")。权利要求书中用到的"基本由…...组成,,应具有专利法领域中所用的其通常含义。本说明书和权利要求书中关于一个或多个要素的列表所用到的表述"至少一个,,应理解为指选自要素列表中任何一个或多个要素中的至少一个要素,但不一定包括要素列表内明确列出的至少每一个要素,也不排除要素列表中要素的任何组合。在该定义下,除要素列表内由表述"至少一个"所明确指出的要素外的要素也可任选存在,而无论其与那些明确指出的要素相关还是不相关。因此,作为非限制性的实例,"A和B中的至少一个"(或等价于"A或B中的至少一个"或等价于"A和/或B中的至少一个"在一个实施方案中可指至少一个、任选包括一个以上A而无B存在(并任选包括B之外的要素);在另一个实施方案中可指至少一个、任选包括一个以上B而无A存在(并任选包括A之外的要素);而在另一个实施方案中可指至少一个、任选包括一个以上A和至少一个、任选包括一个以上B(并任选包括其他要素);等。还应理解,除非有明确相反的指示,否则本文中要求保护的涉及一个以上步骤或行动的任何方法中,方法的步骤或行动顺序不一定限于所给的方法的步骤或行动顺序。在权利要求书和以上说明书中,所有过渡性表述如"包含"、"包括"、"具有"、"有"、"含有"、"涉及"、"持有"、"包括,,等均应理解为开放式的,即指包括但不限于。仅过渡表述"由……组成"和"基本由……组成"分别对应于封闭或半封闭式的过渡表述,如美国专利局专利审查程序手册第2111.03部分中所规定的。实施例下文是一个实施例,其为利用ISFET阵列快速序列测定单链寡核苷酸的原理的证明。1.1单链寡核苷酸结合到涂有抗生蛋白链菌素的磁珠从IDT(IntegratedDNATechnologies,Coralville,IN)定购具有5,双生物素标记(HPLC纯化)的单链DNA寡核苦酸模板以及20->5^通用引物。^^板的长度为60个威基,并且设计为在3,端包括20个威基,它们与20个碱基的引物(表1中的斜体字)互补。将冻干的和生物素化的模板和引物再悬浮于TE緩冲剂中(10mMTris-HCl,1mMEDTA,pH8),分别作为40jiM储液和作为400pM储液,且保存在-20。C待用。对于各个;j^板来i兌,60^1的5.91jtm的涂有抗生蛋白链菌素的磁珠储存为水性緩沖悬浮液(8.57乂104珠/^iL),在4。C下,通过利用120jil微珠清洗緩沖剂清洗三次而制备,接着分别孵育在5,端具有生物素的^^1、2、3和4(Tl,T2,T3,T4:表1)。由于抗生蛋白链菌素对生物素有强共价结合亲和力(Kd~10-15),所以这些磁珠用于将模板固定到固相载体上,如下文所述。已经报导的这些m^N"于游离生物素的结合能力为0.650pmol/^iL的M储液。对于小的(<100碱基)生物素化单链DNA模板来说,适当计算可知每个微珠结合9.1xl()S个模板。利用简单的磁体可容易地富集微珠,如利用Dynal磁粒选矿机或MPC-s(Invitrogen,Carlsbad,CA)。MPC-s用于所述试验中。在每次清洗之间,使用MPC-s富集微珠一分钟,接着添加緩冲剂并使tt再悬浮。第三次清洗之后,将m^再悬浮在120nL微珠清洗緩冲剂加1pl的各个模板(40jaM)中。微珠旋转(LabquakeTubeRotator,Barnstead,Dubuque,IA)孵育30分钟。孵育后,樹^K接着在120热处理緩冲剂(20mMTris-HCl,5mM乙酸镁,pH7.5)中清洗三次,并在60^L的相同緩冲剂中再悬浮。表l.模板l、2、3和4的序列Tl:5V52Bio/GCAAGTGCCCTTAGGCTTCAGTTCAAAAGTCCTAACTGGGC4JGGC4C爿C4GGGGL4r(SEQIDNO:l)T2:5,/52Bio/CCATGTCCCCTTAAGCCCCCCCCATTCCCCCCTGAACCCCC4C4"C4GGGa4TJ(W(SEQIDNO:2)T3:5,/52Bio/AAGCTCAAAAACGGTAAAAAAAAGCCAAAAAACTGGAAAAC4爿GGC4C^C4GGGGL4r爿GW(SEQIDNO:3)T4:5,/52Bio/TTCGAGTTTTTGCCATTTTTTTTCGGTTTTTTGACCTTTTC4^4(7(7C4C爿C4GGGGL4T爿GW(SEQIDNO:4)测序引物的热处理在5,端结合到5.91磁珠的固定模板接着被热处理到与模板的3,端(表1)互补的20M引物。然后加入代表引物对固定的模板过量20倍的400pM引物储液的1.0jiL的等分试样,接着在95。C下用引物孵育微珠加模板15分钟,然后緩慢降低温度至室温。接着如上所述利用MPC-s用120nL的25mMTricine緩冲剂(25mMTricine,0.4mg/mlPVP,0.1%Tween20,8.8mM乙酸镁;ph7.8)清洗^K3次。25mMTricine緩沖剂中再悬浮。1.3用DNA聚合酶培养杂交的^^tl/引物利用聚合酶来孵育模板和引物杂交体,该聚合酶基本上如Margulies等人,Nature2005437(15):376-380以及附属补充材料所述。2.在ISFET传感器阵列上装载制4^好的测试样本ISFET阵列以及位于其上的微流体的尺寸和密度可才艮据应用而改变。一个非限制实例是512x512的阵列。这种阵列的每一个栅格(262144个)都具有一个ISFET。各个栅格还具有位于ISFET上的孔腔(或它们在本文中可互换地称为"微孔腔")。孔腔(或微孔腔)可具有任何形状,包括柱形、锥形、方形、矩形等。在一个示例性构造中,孔腔AA寸为7x7xlOnm的方形孔腔。孔腔之间的中心距离在本文中称为"间距"。该间距可为任意距离,尽管优选具有较小的间距以提供尽可能大的阵列。间距可小于50nm、小于40fim、小于30jim、小于20jim或小于10nm。在一个实施方案中,间距为约9nm。阵列上的整个腔(其中设置有孔腔)可具有等于或小于约30nL、等于或小于约20nL、等于或小于约15pL或等于或小于约IOjiL的体积。因此这些体积对应于腔中溶液的体积。2.1在"开放"系统中装载#*具有模板1-4的微珠装栽到芯片上(每个模板10pL)。简而言之,各个模板的等分试样都利用E卯endorf移液管添加到芯片上。接着用磁铁将M拉到孔腔中。2.2在"封闭"系统中装载^K。俘获微珠和填充微珠都利用流动来装载。微珠溶液体积的微升精度以及通过流体连接定位微珠溶液是利用微珠装栽装置如图62中所示实现的,^L珠装载装置包括主储器(约lmL容量)、次储器(约10pL容量)以及用于输送小容量微珠溶液的微流体通道。这种方法还实现由精密移液管实现的流体应用的微升精度。包括了ISFET阵列和流动腔的芯片位于^)"工具的ZIF(零插入力)插口中,接着将不锈钢毛细管连接到流动腔的一个端口,而另一端口连接挠性尼龙管路。这两种材料都是微流体型流体路径(例如约<O.Ol"的内径)。装料工具由主储器和次储器构成,其连接到毛细管的端部。用緩冲剂溶液填充通用塑料注射器,接着将注射器连接到尼龙管路的自由端。从芯片底部突出的电引线插入夹具单元(未示出)的顶部上的插口中。如图63所示,推动注射器注入緩沖剂溶液,使其通过管路,穿过流动腔(以及芯片表面)且向上通过毛细管。这个过程叫做装填,并确保流体通路中没有空气。注入緩冲剂直至通过透明的主储器而在次储器的顶部处可以看到液面。接着,利用精确移液管将含涂覆核酸的微珠的溶液施加到次储器,如图64所示。这种操作在储器顶部产生了大液滴。所添加的溶液的体积等于流动腔的体积(例如约10jtL),并且含有浓缩的微珠,因而当最初在次储器中添加緩冲剂溶液容积时,产生待递送到流动腔的所需浓度的#*。收回移液管,小心且緩'隄地推动注射器,直至液滴滴落到次储器的顶部,再次通过图65中所示的透明的主储器来观察。因为从次储器向下延伸的微流体通道非常小(例如约0.01,,的直径),所以在这个过程中,在流体路径中的微珠溶液和緩冲剂溶液之间发生非常少的混合。就此而言,溶液装载进了流体通路,但并未到达流动腔的位置。在流体通路中输送微珠溶液栓塞或微珠溶液体积之前,次储器中的溶液是清澈的。首先,将约lmL的緩冲溶液注入主储器,以有效稀释留在次储器中的#*溶液,如图66中所示。接着,通过将移液管尖端沿着主储器底部边缘设置来将溶液移出。图67中示出次储器中的溶液液位留在其顶部位置。接着,如图68所示,如先前的m^溶液施加一样,大量緩冲溶液以液滴的形式加到次储器上。这种溶液的体积等于次储器和流动池的流动腔之间的流体路径的体积(即,在流到流动腔之前为微流体通道的体积加毛细管的体积加流动池的体积)。再次推动注射器直至液滴缩回到次储器的顶部,如图69中所示。这样,微#液栓塞装载进流动池的流动腔。现在,升起装料工具Jj故置于锥形基座上,该基座包括在其顶点的磁体,如图70所示。磁体将微#微珠溶液中拉到芯片的微孔腔中。几秒钟之后,从基座移除该装料工具。如果需要的话,除了含有緩冲溶液的流体的最初充填之外,整个过程可重复以将小的填料微珠装栽进微孔腔。应该认识到,可以其他方式来使微珠进入流动腔的孔腔中,包括利用离心分离或重力。本发明并不限于这方面。3,使用ISFET传感器阵列的DNA序列测定3.1在"开放,,系统中的DNA序列测定所示的结果代表在"开放"系统中实施的试验(即,将ISFET芯片置于ISFET装置平台上,然后以下列顺序手工添加各个核苷酸(5^L得到每个6.5nM):dATP,dCTP,dGTP和dTT(100mM储液,Pierce,Milwaukee,WI)),通过将给定的核苷酸吸入移入已经在芯片表面上的液体中,并以2.5mHz的速度收集来源于芯片的数据。这导致以约18帧/秒的速度进行数椐采集超过7.5秒。接着利用LabView来分析数据。给定^^板序列,dATP的添加致4吏;^板4中延伸(extension)4碱基。dCTP的添加致4吏模板1中延伸4碱基。dGTP的添加致4吏;^板1、2和4如表2所i^伸,并且dTTP的添加导致流出(所有^^板如所指示那样延伸)。图71(A-D)示出了延伸反应。在左边的板区中,示出所有4象素的一个瞬态图,且在右边的板区中,示出从左边的板区中选出的四个像素的mV对时间的曲线图。白色箭头表示发生延伸处的有源像素。在逃逸中(图71D),除了在图71C中标记的孔腔之外,另外的箭头表示在添加dGTP之后没有发生延伸的孔腔,而添加dATP之后又在逃逸期间观察到了延伸。优选地,当以非自动方式实施该方法(即,没有自动流动和试剂引入),各个孔腔包含腺苷三磷酸双磷酸酶以降解未加上的dNTP。应该理解的是,腺普三磷酸双磷酸酶可在本实施本文方案或本文所讨论的任意其他实施方案中被替换为另一种能够降解dNTP的化合物(或酶)。表2.试验的建立和核香酸添加的顺序<table>tableseeoriginaldocumentpage105</column></row><table>3.2利用传感器芯片上的微流体来进行DNA序列测定流动状态下的序列测定是一种对加入DNA的核苷酸试剂的开放应用的扩展。但不是将试剂添加进ISFET芯片上的本体溶液,而是使试剂以顺序方式流过芯片表面,一次延伸单一的DNA>^。dNTP顺序地流过,首先是dTTP,接着是dATP、dCTP和dGTP。由于芯片上流^i^动的层流性质,核苷酸扩散i^微孔腔并最终包围负栽核酸的^^是主要的递送机制。流动状态还确保大多数的核苷酸溶液在应用之间被清洗掉。这包括在每个核苷酸流动之后,用緩冲剂溶液和腺香三磷酸双磷酸酶来清洗芯片。核苷酸和清洗溶液储存在系统中的化学制剂瓶中,并利用流体管路和自动阀在芯片上流动。激活ISFET芯片来感测核苷酸流动期间DNA延伸的化学产物。权利要求1、一种装置,包括CMOS制造的传感器(105)的阵列(100),每个传感器包括一个化学敏感场效应晶体管(化学FET)(150),并且在所述阵列的表面上占据约10微米乘10微米或更少的面积。2、如权利要求l所述的装置,其中每个传感器所占据的面积为约9微米乘9微米或更少。3、如权利要求2所述的装置,其中每个传感器所占据的面积为约5微米乘5微米或更少。4、如权利要求3所述的装置,其中每个传感器所占据的面积为约3微米乘3微米或更少。5、如权利要求1至4中任一项所述的装置,其中多个CMOS制造的传感器包括大于256个传感器。6、如权利要求5所述的装置,其中所述阵列包括至少512行和至少512列的所述CMOS制造的传感器的二维阵列。7、如权利要求6所述的装置,其中所述二维阵列包括至少2048行和至少2048列的所述CMOS制造的传感器。8、如权利要求6所述的装置,其中所述二维阵列包括至少7400行和至少7400列的所述CMOS制造的传感器。9、如权利要求5至8中任一项所述的装置,其中来自所述阵列的所有化学FET的化学FET输出信号的集合构成数据帧,并且其中所述装置还包括控制电路(IIO,192,194,198),所述控制电路连接到所述阵列并设置为产生至少一个阵列输出信号(Vout),从而以至少10帧每秒的帧频提供来自所述阵列的多个数据帧。10、如权利要求9所述的装置,其中所述控制电路设置为使得所述帧频为至少20帧每秒。11、如权利要求10所述的装置,其中所述控制电路设置为使得所述帧频为至少30帧每秒。12、如权利要求ll所述的装置,其中所述控制电路设置为使得所述帧频为至少40帧每秒。13、如权利要求1-12中任一项所述的装置,其中每个传感器的化学FET包括浮栅结构(170);和源极(156)和漏极(158),所述源极和漏极具有第一半导体类型并制造在具有第二半导体类型的区域(154)中,其中不存在将所述具有笫二半导体类型的区域电连接到所述源极或漏极的电导体。14、如权利要求13所述的装置,还包括至少一个第一电导体,所述第一电导体将所述阵列中所有化学FET的所有具有第二半导体类型的区域电连接到一起。15、如权利要求1-14中任一项所述的装置,其中每个传感器包括多个场效应晶体管(FET),其中包括化学FET;以及多个电连接到所述多个FET的第二电导体,其中所述多个FET排列为4吏得多个第二电导体包括不多于四个电导体,该四个电导体横穿被所述阵列的各个传感器所占据的区域并且互连所述阵列的多个传感器。16、如权利要求1-15中任一项所述的装置,其中每个传感器包括三个或更少的场效应晶体管(FET),其中包括化学FET。17、如权利要求15-16中任一项所述的装置,其中每个传感器中的所有FET都具有相同的沟道类型并且都使用在具有所述第二半导体类型的区域中。18、如权利要求1-17中任一项所述的装置,其中每个传感器的化学FET都是离子敏感场效应晶体管(ISFET)。19、如权利要求1-17中任一项所述的装置,其中所述阵列的至少一个第一传感器包括第一化学FET,所述第一化学FET设置为对至少一种第一分析物化学敏感;并且所述阵列的至少一个第二传感器包括第二化学FET,所述第二化学FET^:置为对不同于所述至少一种第一分析物的至少一种第二分析物化学敏感。20、如权利要求19所述的装置,其中所述至少一种第一分析物代表与核酸序列测定过程有关的至少一个第一结合事件,并且其中所述至少一种第二分析物代表与核酸序列测定过程有关的至少一个第二结合事件。21、一种传感器阵列(100),包括电子传感器(105)的二维阵列,其包括至少512行和至少512列的电子传感器,每个传感器包括一个化学敏感场效应晶体管(化学FET)(150),所述化学敏感场效应晶体管设置为提供表示在所述二维阵列的表面附近的分析物的存在和/或浓度的至少一个输出信号。22、如权利要求21所述的阵列,其中所述阵列制造在尺寸为约7毫米乘7毫米的半导体芯片上。23、如权利要求21所述的阵列,其中所述阵列包括至少2048行和至少2048列的所述电子传感器。24、如权利要求23所述的阵列,其中所述阵列制造在尺寸为约20毫米乘20毫米的半导体芯片上。25、如权利要求21所述的阵列,其中所述阵列包括至少7400行和至少7400列的所述电子传感器。26、如权利要求25所述的阵列,其中所述阵列制造在尺寸为约20毫米乘20毫米的半导体芯片上。27、如权利要求21至26中任一项所述的阵列,其中所述阵列设置为专用集成电路(ASIC),并且其中对于多个列中每一列而言,所述ASIC包括列电路(110),其设置为对该列中相应的化学FET提供恒定的漏电流和恒定的漏极至源极电压。28、如权利要求27所述的阵列,其中所述列电路包括两个运算放大器(107A,B)和与相应的化学FET排列成开尔文电桥构造的二极管连接FET以提供恒定的漏极至源极电压。29、如权利要求27或28所述的阵列,其中所述ASIC还包括至少一个行选择移位寄存器(192),用以启用多个行中相应的行;以及至少一个列选择移位寄存器(194),用以从多个列中相应的列获取化学FET输出信号。30、权利要求29所述的阵列,其中所述至少一个列选择移位寄存器包括用于从所述多个列中的多列同时获取化学FET输出信号的多个列选择移位寄存器(19化1942)。31、如权利要求29或30所述的阵列,其中所述至少一个行选择移位寄存器包括用于同时启用所述多个行中的多行的多个行选择移位寄存器。32、如权利要求27至31中任一项所述的阵列,其中所述ASIC还包括至少一个输出驱动器(198),所述至少一个输出驱动器包括至少一个緩沖放大器(199);以及至少一个开关(191),其将所述多个列中的至少一些列连接到所述至少一个緩沖放大器,以便基于多个化学FET输出信号来提供至少一个阵列输出信号(Vout)。33、权利要求32所述的阵列,其中来自所述阵列的所有化学FET的化学FET输出信号的集合构成数据帧,并且其中所述至少一个行选择移位寄存器、所述至少一个列选择移位寄存器和/或所述至少一个输出驱动器i殳置为产生所述至少一个阵列输出信号,从而以至少10帧每秒的帧频提供来自所述阵列的多个数据帧。34、如权利要求33所述的阵列,其中所述帧频为至少20帧每秒。35、如权利要求34所述的阵列,其中所述帧频为至少30帧每秒。36、如权利要求35所述的阵列,其中所述帧频为至少40帧每秒。37、如权利要求32至36中任一项所述的装置,其中所述至少一个开关包括至少一个非对称开关,所述至少一个非对称开关包括具有不同尺寸FET的CMOS对传输门电路。38、如权利要求21至37中任一项所述的阵列,其中每个传感器的化学FET是离子敏感场效应晶体管(ISFET)。39、如权利要求21至37中任一项所述的阵列,其中所述阵列的至少一个第一传感器包括第一化学FET,所述第一化学FET设置为对至少一种第一分析物化学敏感;并且所述阵列的至少一个第二传感器包括第二化学FET,所述第二化学FET设置为对不同于所述至少一种第一分析物的至少一种第二分析物化学敏感。40、如权利要求39所述的阵列,其中所述至少一种第一分析物4戈表与核酸序列测定过程有关的至少一个第一结合事件,并且其中所述至少一种第二分析物代表与核酸序列测定过程有关的至少一个第二结合事件。41、一种装置,包括CMOS制造的传感器(105)的阵列(100),每个传感器包括一个化学敏感场效应晶体管(化学FET)(150),其中所述CMOS制造的传感器的阵列包括大于256个传感器,其中来自所述阵列的所有化学FET的化学FET输出信号的集合构成数据帧,并且其中所述装置还包括控制电路(110,192,194,198),所述控制电路连接到所述阵列并设置为产生至少一个阵列输出信号(Vout),从而以至少1帧每秒的帧频提供来自所述阵列的多个数据帧。42、如权利要求所述41的装置,其中所述控制电路设置为使得所述帧频为至少10帧每秒。43、如权利要求42所述的装置,其中所述控制电路设置为使得所述帧频为20帧每秒。44、如权利要求43所述的装置,其中所述控制电路设置为使得所述帧频为30帧每秒。45、如权利要求44所述的装置,其中所述控制电路设置为使得所述帧频为40帧每秒。46、如权利要求45所述的装置,其中所述控制电路设置为使得所述帧频为50帧每秒。47、如权利要求46所述的装置,其中所述控制电路设置为使得所述帧频为100帧每秒。48、如权利要求41至47中任一项所述的装置,其中所述阵列包括至少512行和至少512列的CMOS制造的传感器的二维阵列。49、如权利要求48所述的装置,其中所述二维阵列包括至少2048行和至少2048列的CMOS制造的传感器。50、如权利要求49所述的装置,其中所述二维阵列包括至少7400行和至少7400列的CMOS制造的传感器。51、一种装置,包括CMOS制造的传感器(105)的阵列(100),每个传感器包括化学敏感场效应晶体管(化学FET)(150),所述化学FET包括浮栅结构(170);以及源极(156)和漏极(158),所述源极和漏极具有第一半导体类型并且制造在具有第二半导体类型的区域(154)中,其中不存在将所述具有第二半导体类型的区域电连接到所述源极或漏极的电导体。52、如权利要求51所述的装置,还包括至少一个第一电导体,其将所述阵列中所有化学FET的所有具有第二半导体类型的区域电连接到一起。53、如权利要求51或52所述的装置,其中所述化学FET是p沟道化学FET,并且其中所述具有第二半导体类型的区域形成为用于所述阵列的p型村底(152)中的n型阱。54、如权利要求51至53中任一项所述的装置,其中每个传感器包括多个场效应晶体管(FET),其包括化学FET;以及多个第二电导体,其电连接到所述多个FET,其中所述多个FET排列为使得所述多个第二电导体包括不多于四个电导体,所述不多于四个电导体横穿所述阵列的各个传感器所占据的区域并且互连所述阵列的多个传感器。55、如权利要求51至54中任一项所述的装置,其中每个传感器包括三个或更少的场效应晶体管(FET),所述三个或更少的场效应晶体管包括化学FET。56、如权利要求55所述的装置,其中每个传感器由三个FET构成,所述三个FET包括化学FET。57、如权利要求54至56中任一项所述的装置,其中每个传感器中所有的所述FET都具有相同的沟道类型并且^f吏用在所述具有第二半导体类型的区域中。58、如权利要求57所述的装置,其中每个传感器中的所有的所述FET都是p沟道FET,并且其中所述具有第二半导体类型的区域形成为用于所述阵列的p型衬底(152)中的n型阱(154)。59、如权利要求51至58中任一项所述的装置,其中每个传感器在所述阵列的表面上占据10微米乘10微米或更少的面积。60、如权利要求59所述的装置,其中每个传感器在所述阵列的表面上占据5微米乘5微米或更少的面积。61、如权利要求60所述的装置,其中每个传感器在所述阵列的表面上占据3微米乘3微米或更少的面积。62、如权利要求51至61中任一项所述的装置,其中所述阵列包括排列成多个行和多个列的所述CMOS制造的传感器的二维阵列。63、如权利要求62所述的装置,其中所述阵列包括至少512行和至少512列的所述CMOS制造的传感器。64、如权利要求62或63所述的装置,其中对于所述多个列中每一列而言,所述阵列还包括列电路(110),其设置为对该列中相应的化学FET提供恒定的漏电流和恒定的漏极至源极电压。65、如权利要求64的装置,其中所述列电路包括两个运算放大器(107A,B)和与相应的化学FET排列成开尔文电桥构造的二极管连接FET以提供恒定的漏极至源极电压。66、如权利要求62至65中任一项所述的装置,其中所述阵列还包括至少一个行选择移位寄存器(192),用以启用所述多个行中相应的行;以及至少一个列选捧移位寄存器(194),用以从所述多个列中相应的列获取化学FET输出信号。67、如权利要求66所述的装置,其中所述至少一个列选择移位寄存器包括用于从所述多个列中的多列同时获取化学FET输出信号的多个列选择移位寄存器(19^,1942)。68、如权利要求66或67所述的装置,其中所述至少一个行选择移位寄存器包括用于同时启用所述多个行中的多行的多个行选择移位寄存器。69、如权利要求62至68中任一项所述的装置,还包括至少一个输出驱动器(198),所述至少一个输出驱动器包括至少一个緩冲放大器(199);以及至少一个非对称开关(191),用于将所述多个列中的至少一些列连接到所述至少一个緩冲放大器,从而提供至少一个阵列输出信号(Vout),其中所述至少一个非对称开关包括具有不同尺寸FET的CMOS对传输门电路。70、如权利要求69所述的装置,其中来自所述阵列的所有化学FET的化学FET输出信号的集合构成数据帧,并且其中所述至少一个行选择移位寄存器、所述至少一个列选择移位寄存器和/或所述至少一个输出驱动器设置为产生所述至少一个阵列输出信号,从而以至少20帧每秒的帧频提供来自所述阵列的多个数据帧。71、如权利要求51至70中任一项所述的装置,其中每个传感器的化学FET是离子敏感场效应晶体管(ISFET)。72、如权利要求51至70中任一项所述的装置,其中所述阵列的至少一个第一传感器包括第一化学FET,所述第一化学FET设置为对至少一种第一分析物化学敏感;并且所述阵列的至少一个第二传感器包括第二化学FET,所述第二化学FET设置为对不同于所述至少一种第一分析物的至少一种第二分析物化学敏感。73、如权利要求72所述的装置,其中所述至少一种第一分析物代表与核酸序列测定过程有关的至少一个第一结合事件,并且其中所述至少一种第二分析物代表与核酸序列测定过程有关的至少一个第二结合事件。74、一种装置,包括电子传感器(105)的阵列(100),每个传感器由包括一个化学敏感场效应晶体管(化学FET)(150)的三个场效应晶体管(FET)构成。75、如权利要求74所述的装置,其中所述化学FET包括浮栅结构(170);以及源极(156)和漏极(158),所述源极和漏极具有第一半导体类型并制造在具有第二半导体类型的区域(154)中,其中不存在将所述具有第二半导体类型的区域电连接到所述源极或漏极的电导体。76、一种装置,包括电子传感器(105)的阵列(100),每个传感器包括三个或更少的场效应晶体管(FET),其中所述三个或更少的场效应晶体管(FET)包括一个化学敏感场效应晶体管(化学FET)(150)。77、一种装置,包括电子传感器(105)的阵列(100),每个传感器包括包括一个化学敏感场效应晶体管(化学FET)(150)的多个场效应晶体管(FET);以及电连接到所述多个FET的多个电导体,其中所述多个FET排列为使得所述多个电导体包括不多于四个电导体,所述不多于四个电导g穿所述阵列的各个传感器所占据的区域并互连所述阵列的多个传感器。78、一种装置,包括CMOS制造的传感器(105)的阵列(100),每个传感器包括多个场效应晶体管(FET),所述多个场效应晶体管包括一个化学敏感场效应晶体管(化学FET)(150),其中每个传感器中所有的FET都具有相同的沟道类型并且使用在阵列衬底的单一半导体区域中。79、如权利要求78所述的装置,其中每个传感器中所有的FET都是p沟道FET,其中所述阵列衬底是p型衬底(152),并且其中所述单一半导体区域形成为所述p型衬底中的n型阱(154)。80、一种传感器阵列(100),包括排列成多个行和多个列的多个电子传感器(105),每个传感器包括一个化学敏感场效应晶体管(化学FET)(150),所述化学敏感场效应晶体管设置为提供表示在所述阵列的表面附近的分析物的存在和/或浓度的至少一个输出信号,其中对于所述多个列中的每一列而言,所述阵列还包括列电路(110),其i殳置为对该列中相应的化学FET提供恒定的漏电流和恒定的漏极至源极电压,所述列电路包括两个运算放大器和与相应的化学FET排列成开尔文电桥构造的二极管连接FET以提供恒定的漏极至源极电压。81、一种传感器阵列(100),包括排列成多个行和多个列的多个电子传感器(105),每个传感器包括一个化学敏感场效应晶体管(化学FET)(150),所述化学敏感场效应晶体管设置为提供表示在所述阵列的表面附近的分析物中的离子浓度的至少一个输出信号;至少一个行选择移位寄存器(192),用以启用所述多个行中相应的行;以及至少一个列选择移位寄存器(194),用以从所述多个列中相应的列获取化学FET输出信号。82、如权利要求81所述的阵列,其中所述至少一个列选择移位寄存器包括用于从所述多个列中的多列同时获取化学FET输出信号的多个列选择移位寄存器。83、如权利要求81或82所述的阵列,其中所述至少一个行选择移位寄存器包括用于同时启用所述多个行中的多行的多个行选择移位寄存器。84、根据权利要求81至83中任一项所述的阵列,还包括至少一个输出驱动器(198),所述至少一个输出驱动器包括至少一个緩冲放大器(199);以及至少一个非对称开关(191),用于将所述多个列中的至少一些列连接到所述至少一个緩沖放大器,从而提供至少一个阵列输出信号(Vout),其中所述至少一个非对称开关包括具有不同尺寸FET的CMOS对传输门电路。85、如权利要求84所述的阵列,其中来自所述阵列的所有化学FET的化学FET输出信号的集合构成数据帧,并且其中所述至少一个行选择移位寄存器、所述至少一个列选择移位寄存器和/或所述至少一个输出驱动器设置为产生所述至少一个阵列输出信号,从而以至少20帧每秒的帧频提供来自所述阵列的多个数据帧。86、一种装置,包括CMOS制造的传感器(105)的阵列(100),每个传感器包括化学敏感场效应晶体管(化学FET)(150),所述化学FET包括浮栅结构(170);以及源极(156)和漏极(158),所述源极和漏极具有第一半导体类型并制造在具有第二半导体类型的区域(154)中,其中不存在将所述具有第二半导体类型的区域电连接到所述源极或漏极的电导体,其中所述阵列包括至少512行和至少512列的CMOS制造的传感器的二维阵列;每个传感器由包括化学FET的三个场效应晶体管(FET)构成;每个传感器包括电连接所述三个FET的多个电导体;所述三个FET排列为4吏得所述多个电导体包括不多于四个电导体,所述不多于四个电导体横穿所述阵列的各个传感器所占据的区域并互连所述阵列的多个传感器;每个传感器中所有的FET都具有相同的沟道类型,并且4吏用在阵列衬底的单一半导体区域中;以及来自所述阵列的所有化学FET的化学FET输出信号的集合构成数据帧,并且其中所述装置还包括控制电路(110,192,194,198),其连接到所述阵列并设置为产生至少一个阵列输出信号(Vout),从而以至少20帧每秒的帧频提供来自所述阵列的多个数据帧。87、一种用于加工CMOS制造的传感器(105)的阵列(100)的方法,每个传感器包括化学敏感场效应晶体管(化学FET)(150),该方法包括A)切割包括所述阵列的半导体晶片,以形成至少一个包括所述阵列的切割部分;以及B)对所述至少一个切割部分实施合成气体退火。88、如权利要求87所述的方法,其中B)包括C)在氢和氮的气体混合物中热处理所述至少一个切割部分。89、如权利要求88所述的方法,其中所述气体混合物包含约10%至15%的氢。90、如权利要求88或89所述的方法,其中C)还包括D)对所述至少一个切割部分热处理约30至60分钟。91、如权利要求88至90中的任一项所述方法,其中C)还包括在约400摄氏度至约425摄氏度的温度范围内热处理所述至少一个切割部分。92、如权利要求88所述的方法,其中所述气体混合物包含10%的氢,并且其中C)包括所述至少一个切割部分在约425摄氏度的温度下热处理约30分钟。93、如权利要求91或92所述的方法,还包括在A)之前,对所述半导体晶片实施预先的混合气体退火。94、一种用于加工CMOS制造的传感器(105)的阵列(100)的方法,每个传感器包括化学敏感场效应晶体管(化学FET)(150),所述化学敏感场效应晶体管具有通过等离子体增强化学气相沉积(PECVD)所沉积的氮化珪和/或氮氧化硅的化学敏感钝化层,该方法包括A)在所述化学敏感钝化层上沉积至少一种附加钝化材料,以降低所述钝化层的孔隙率和/或增加所述钝化层的密度。95、如权利要求94所述的方法,其中所述至少一种附加钝化材料选自氮化硅、氮氧化硅、氧化铝、氧化钽、氧化锡和二氧化硅。96、如权利要求94或95所述的方法,其中A)包括所述至少一种附加钝化材料的RT溅射、DC磁控賊射、热或电子束蒸镀或离子辅助沉积。97、如权利要求94至96中任一项所迷的方法,其中A)包括将所述至少一种附加钝化材料沉积至约400至600埃的厚度。98、一种用于核酸序列测定的方法,包括将多个模板核酸置于多个反应腔中,其中所述多个反应腔接触化学敏感场效应晶体管(化学FET)阵列,所述阵列包括每个反应腔至少一个的化学FET,并且其中每个所述模板核酸与序列测定引物杂交并结合至聚合酶,通过在所述序列测定引物的3,端处顺序加入一种或多种公知的核苷三磷酸来合成新的核酸链,通过在所述阵列中的所述至少一个化学FET的电流变化来检测所述一种或多种公知的核苷三磷酸的加入。99、如权利要求98所述的方法,其中所述化学FET阵列包括多于256个传感器。100、一种用于核酸序列测定的方法,包括将多个模板核酸置于多个反应腔中,其中所述多个反应腔接触化学敏感场效应晶体管(化学FET)阵列,所述阵列包括每个反应腔至少一个的化学FET,并且其中每个所述模板核酸与序列测定引物杂交并结合至聚合酵,通过在所述序列测定引物的3,端处顺序加入一种或多种/>知的核苷三磷酸来合成新的核酸链,通过序列测定反应副产物的生成来检测所述一种或多种/>知的核苷三磷酸的加入,其中相邻的反应腔之间的中心距离是1~lOfim。101、一种用于核酸序列测定的方法,包括将多个模板核酸置于多个反应腔中,其中所述多个反应腔接触化学敏感场效应晶体管(化学FET)阵列,所述阵列包括每个反应腔至少一个的化学FET,并且其中每个所述模板核酸与序列测定引物杂交并结合至聚合酶,通过在所述序列测定引物的3,端处顺序加入一种或多种>^知的核苷三磷酸来合成新的核酸链,直接检测无机焦磷酸盐(PPi)的释放,无机焦磷酸盐为所述一种或多种^^知的核苷三磷酸的加入的指示剂。102、一种装置,包括化学敏感场效应晶体管(化学FET),其具有设置在其表面上的PPi受体。103、一种与在有源半导体器件上的覆盖有保护层的传感器阵列一同使用的流体组合件,包括第一构件,其中具有用于匹配所述传感器阵列的孔;以及第二构件,其以在所述第二构件和所述第一构件之间不漏流体密封的方式固定至所述第一部件,并且具有用于支持流体通道的笫一和第二流体端口,所述第一和第二部件与所述传感器阵列限定流体腔,由此,引入所述端口之一的流体在经由所述端口中的另一个离开之前流过所述阵列。104、一种与在有源半导体器件上的覆盖有保护层的传感器阵列一同使用的流体组合件,包括微孔腔阵列,其设置并排列为供流体进入所述保护层;第一构件,其中具有与围绕所述微孔腔阵列的所述传感器阵列匹配的孔;以及其以在所述第二构件和所述第一构件之间不漏流体密封的方式固定至所述第一部件,并且具有用于支持流体通道的第一和第二流体端口,当与所述传感器阵列匹配时,所述第一和第二部件与所述传感器阵列限定位于所述半导体器件的保护层上的流体腔,由此,引入所述端口之一的流体在经由所述端口中的另一个离开之前流过所述微孔腔阵列,并且所述有源半导体器件感测所述微孔腔阵列中的至少一些微孔腔中的化学活动。105、如权利要求98或99所述的流体组合件,还包括电极,所述电极形成在所述第一和第二端口之间的所述第二构件中或所述第二构件上,以接触沿所述流动腔的顶板的所述流体。106、如权利要求98或99所述的流体组*,还包括具有传导毛细管的参比电极,所述传导毛细管安装在所述第二端口中以与通过所述端口流动的流体接触。全文摘要本发明涉及用于分析物测量的非常大规模FET阵列的方法和装置。可基于改进的FET像素和阵列设计,利用常规CMOS制造技术来制造化学FET(例如ISFET)阵列,该设计在提高测量的灵敏度和准确度的同时有利于明显小的像素尺寸和密集阵列。改进的阵列控制技术提供从大型密集阵列的快速数据采集。这种阵列可用于在广泛的化学和/或生物过程中检测不同类型的分析物的存在和/或浓度的改变。在一个实例中,化学FET有利于基于监测氢离子浓度(pH)变化、其他分析物浓度的变化和/或与涉及DNA合成的化学过程有关的结合事件的DNA序列测定技术。文档编号G01N27/414GK101669026SQ200780051353公开日2010年3月10日申请日期2007年12月14日优先权日2006年12月14日发明者乔纳森·M·罗思伯格,沃尔夫冈·欣茨,詹姆斯·布斯蒂略,金·L·约翰逊申请人:离子流系统有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1