用于测试射频集成电路的系统和方法

文档序号:6023393阅读:445来源:国知局
专利名称:用于测试射频集成电路的系统和方法
用于测试射频集成电路的系统和方法技术领域
本发明一般地涉及半导体设备和方法并且更具体地涉及一种测试射频(RF)集成电路的系统和方法。
背景技术
随着对基于毫米波的RF系统的需求增加,已对应地关注于在基于硅的集成电路上集成这些RF系统而不是使用基于III/V的分立半导体部件。毫米波频率一般定义为在约30GHz与300GHz之间。针对基于毫米波的RF系统的常见应用例如包括汽车雷达和高频通信系统。通过使用硅集成,可以用比基于分立部件的系统更低的成本制造更大量的这些 RF系统。
然而测试基于毫米波的系统是困难且昂贵的。例如在操作于IOGHz以上的系统中,用来测试这些系统的精度测试夹具和设备是昂贵的。这些测试夹具和设备的操作、校准和维护是费时的,并且用于测试的RF探针具有有限寿命并且随时间磨损。物理变形(比如弯曲接触)可能影响高频匹配网络,并且接触和连接器的腐蚀可能降低测试装置的衰减特性。另外,为了维护和操作这样的高频测试设备而需要的专业技能在大量半导体测试环境中经常不可得到。照此,即使可以制造大量毫米波RF集成电路,测试集成电路仍然可能变成大的瓶颈。
图1例如图示了常规RF集成电路测试装置100。具有RF电路104的RFIC 102封装于封装106中。RF测试夹具108耦合到封装106。在这样的系统中,RF测试夹具108在高频执行RFIC 102的RF测试。一种节省测试时间和成本的方式是通过不执行RF信号路径的完全测试。在一些系统(比如基于雷达的汽车碰撞警告系统)中,可能需要完全和综合测试以保证系统的安全性和可靠性。发明内容
在一个实施例中,一种测试射频集成电路(RFIC)的方法包括使用片上测试电路来生成高频测试信号、使用片上功率检测器来测量信号电平并且使用低频信号来控制和监视片上测试电路。RFIC电路配置成在高频操作,并且片上测试电路包括配置成在测试模式期间操作的频率生成电路。
前文已相当广泛地概述本发明实施例的特征以便可以更好地理解以下的本发明的详细描述。在下文中将描述本发明实施例的附加特征和优点,其形成本发明的权利要求的主题。本领域技术人员应当明白,可以容易利用公开的概念和具体实施例作为用于修改或者设计用于实现本发明相同目的的其它结构或者过程的基础。本领域技术人员也应当认识到这样的等效构造并未脱离如在所附权利要求中阐述的本发明的精神和范围。


为了更完整理解本发明及其优点,现在参照结合附图进行的以下描述,在所述附图中图1图示了常规RF集成电路测试装置; 图2图示了根据本发明实施例的RF集成电路测试装置; 图3图示了根据本发明实施例的RF集成电路; 图4图示了根据本发明替代实施例的RF集成电路;并且图5图示了实施例内置测试设备电路的框图。
具体实施方式
下文详细讨论当前优选实施例的实现和使用。然而应当明白,本发明提供可以在广泛各种具体背景中体现的许多适用发明概念。讨论的具体实施例仅说明用于实现和使用本发明的具体方式而并未限制本发明的范围。
将在具体背景(即一种用于测试RF集成电路的系统和方法)中关于优选实施例描述本发明。然而本发明也可以应用于其它类型的电路。
图2图示了根据本发明实施例的RF集成电路测试装置200。RFIC 202具有RF电路204和内置自测试电路208。在实施例中,内置自测试电路208配置成经由测试连接212 来与低频(LF)测试夹具210对接。在实施例中,RF电路可以是各种RF电路,包括但不限于比如RF接收器、发射器、雷达、RF通信系统、振荡器、滤波器等这样的电路。在一些实施例中,针对一些汽车雷达应用,RF电路204在大于IOGHz的频率、例如在约MGHz或者在约 77GHz操作。在替代实施例中,RF电路204或者RF电路204的部分在低于IOGHz的频率操作。
在一些实施例中,RFIC IC在测试期间封装于封装206中。替代地,可以在封装 206以外(例如在晶片测试期间作为裸管芯或者如果RFIC 204作为芯片装配于板上则在板级)测试RFIC 204。封装206可以是如下各种封装中的任何封装包括但不限于塑料双列直插封装(PDIP)、陶瓷双列直插封装(CERDIP)、单列直插封装(SIP)、小外形(SO)封装、具有j弯曲引线的SO封装(S0J)、具有c形引线的SO封装(C0J)、收缩SO体尺寸(SS0P)、小型体尺寸(MS0P)、塑料方型扁平封装(PQFP)、塑料无引线芯片载体(PLCC)、陶瓷方型扁平封装(CERQUAD )、凸点芯片载体(BCC)或者球形栅格阵列(BGA)。
在实施例中,LF测试夹具210包括配置成在比RF电路204的标称操作频率更低的频率操作的测试设备。在一个实施例中,在测试连接212的信号频率处于DC和/或少于 IMHz0在其它实施例中,可以使用更高频率。
图3图示了具有内置测试设备(BITE)段302和RF电路段的实施例RFIC 300。在一个实施例中,RF电路段是用于调频连续波(FMCW)雷达系统的接收器,该系统使用双复零差降频转换器。RF电路段具有经由功率分配器360接收本地振荡器(LO)信号的两个降频转换器块340和350。每个降频转换器块340和350具有LO缓冲器342、多相滤波器344、 混合器348和349以及低噪声放大器(LNA)346。在实施例中,向中频和/或基带处理电路 (未示出)发送降频转换块340的同相和正交输出IFlI和IFlQ以及降频转换块350的同相和正交输出IF2I和IF2Q。然后向低频测试器发送这些中频和/或基带处理电路的输出。 降频块340和350的LNA 346分别经由耦合器3;34和332耦合到RF输入信号RFl和RF2。 替代地,可以使用开关取代或者补充(addition to)耦合器334和332。应当理解,降频转换器块340和350是实施例BITE块可以测试的功能RF电路的例子。在更多实施例中,实施例BITE块可以实施并且测试其它功能RF电路。
在实施例中,BITE段302向RF电路段提供高频测试功能。压控振荡器(VC0》06在 RF电路段的操作频带内生成RF信号。例如在一个实施例中,VCO 306在约MGHz操作。在替代实施例中,可以使用其它频率。在实施例中,使用变容二极管调谐科耳皮兹(Colpitts) 振荡器来实施VCO 306,并且数模转换器(DAC)310用来执行VCO 306的逐步频率调节。在使用数控振荡器的实施例中,无需外部提供的模拟调谐电压。这样的实施例最小化施加努力并且避免噪声耦合到振荡器的敏感调谐输入。在其它实施例中,可以使用如下数字可编程振荡器,这些振荡器例如使用可切换储能电路(tank)振荡器段。在一些实施例中,使用串行外围接口(SPI) 330来直接或者经由DAC 310设置VCO频率。
向可变增益放大器(VGA)308、缓冲器312和分频器块314发送VCO 306的输出信号。在实施例中,分频器块314具有高分频比以提供频率计数器和/或微处理器可以容易测量的低频输出信号。在图3的所图示实施例中,分频器314具有分频比22°以产生约23KHz 的输出时钟。在替代实施例中,可以使用其它分频比和输出频率。在一个实施例中,低频测试设备使用分频器314的低频输出以监视和设置VCO 306的频率。例如在一个实施例中, 外部低频测试设备测量分频器314的分频输出并且递增和/或递减DAC 310直至达到目标频率。
在实施例中,VGA 308经由开关318和功率分配器360生成用于接收器340和350 的降频转换混合器的LO驱动。在测试期间,开关318闭合。在一个实施例中,LO输入端口到功率分配器360的信号在VGA 308提供LO信号时的测试期间由充分阻抗端接。另一方面,当BITE 302未活动时,开关318将BITE 302从功率分配器360断开。VGA 308的输出的幅度由功率传感器316检测,该传感器提供DC输出信号352作为对信号强度的指示。在一个实施例中,DC输出信号352经由复用器322而路由到输出管脚ANALOG OUT。在替代实施例中,使用板上A/D转换器(未示出)来数字化DC输出信号352并且可以使用SPI接口 330来输出该DC输出信号352。
在一些实施例中,使用双极晶体管来实施开关318。替代地,可以使用PIN二极管、 MOS晶体管或者其它器件来实施开关318。
在实施例中,前有缓冲放大器312的混合器3 也耦合到VCO 306的输出。缓冲放大器312将振荡器芯与混合器隔离。然而在一些实施例中,可以省略缓冲放大器。混合器3 根据系统及其规格在一些实施例中在单边带(SSB)模式中操作或者在其它实施例中在双边带(DSB)模式中操作。在一些实施例中,混合器3 在具有抑制载波的DSB模式中操作。
在实施例中,混合器3 将外部提供的低频(LF)信号增频转换至RF域。在一些实施例中,这一 LF信号可以在约DC与约IMHz之间。替代地,可以使用其它频率范围。功率传感器3M测量混合器326的输出功率并且产生DC信号354,该信号提供对在混合器3 的输出处的信号强度的指示。在一个实施例中,DC信号3M经由模拟复用器322而路由到 ANALOG OUT。替代地,DC信号邪4可以经由板上A/D转换器(未示出)数字化,其输出可以经由SPI 330或者其它接口使之以数字方式可得到。
在实施例中,混合器326的输出使用功率分配器3 来分配并且分别经由耦合器334和332路由到降频转换块340和350的输入。在实施例中,耦合器332和334在-IOdB 与-20dB之间衰减功率分配器328的输出。替代地,可以使用其它耦合损耗。例如可以调节耦合器332和334的耦合损耗以向降频转换电路340和350提供所期望的输入RF信号。 在一些实施例中,弱耦合的定向耦合器用来提供甚低电平RF输入。在实施例中,耦合器332 和334为微带耦合器。替代地,使用其它耦合器结构(比如混合耦合器)来实施耦合器332 和334。在一些实施例中,可以省略耦合器332和334,并且混合器326的输出可以经由开关、有源网络和/或无源网络而路由到降频转换块340和350的输入。在另一实施例中,也可以使用具有多个输出的先前有源功能块来消除功率分配器328。
在一些实施例中,可以在混合器326的路径中提供附加衰减。在另一替代实施例中,缓冲器312可以用VGA替换。在另一替代实施例中,功率传感器324和/或附加功率传感器可以根据特定应用及其规格而放置于测试电路的其它部分中(例如放置于降频转换器电路340和350的输入)。在为单个RF输入提供测试信号的替代实施例中,省略功率分配器3 和/或360并且使用单个耦合器332。
在实施例中,可以经由串并接口(SPI)330来控制BITE 302的全部功能。替代地, 其它接口可以用来控制BITE 302 (包括其它串行和并行接口类型)。
在实施例中,可以使用BITE电路302对降频转换器340和350执行多个不同种类的测量。例如通过执行多个测量(在这些测量之间调节VGA 308的增益)来执行实施例LO 功率扫描。可以关于LO功率来测量转换增益、噪声指数等。功率传感器316用来提供关于 LO驱动强度的数据。
在实施例中,通过改变在信号LF_IN向混合器3 的输入的幅度来执行RF信号功率扫描。另外,可以测量降频转换器340和350的输入压缩和线性特性。例如,可以通过针对IdB压缩点以数字方式或者在模拟域中扫描混合器3 的输入功率并且监视降频转换器 340和350的输出来发现IdB压缩点。例如在实施例中,通过将IF输出幅度与功率传感器的输出相关来量化输入压缩作为对RF输入功率的测量。可以通过在混合器326的输入处引入两个音调(tone)来测量关于输入功率测量的三阶互调失真。然后在降频转换器340和 350的输出处测量互调失真产物。
在实施例中,例如通过在LF_IN引入音调并且在降频转换器340和350的输出处测量对应音调的幅度来测量转换增益。通过扫描在LF_IN的输入的频率来执行RF和基带频率扫描。同样地,通过经由DAC 310扫描VCO 306的频率并且在信号DIV_0UT测量分频的LO频率来执行LO频率扫描。
在实施例中,通过测量降频转换器的转换增益并且测量降频转换器340和350的输出噪声密度来测量噪声指数。通过在LF_IN引入音调并且以数字方式或者在模拟域中在降频转换器340和350的输出处测量对应音调的幅度来执行转换增益测量。通过执行时频变换(比如如果A/D转换器实施于片上或者系统中的别处则为降频转换器340和350的数字化输出的FFT)来测量降频转换器的输出噪声密度。替代地,频谱分析器可以用来测量降频转换器340和350的噪声输出密度。然后根据本领域中已知的方法来计算噪声指数。应当明白,本文中描述的测量方法是可以使用实施例系统和方法来进行的多个测量的少数例子。
图4图示了具有BITE 372和如下RF电路的替代实施例系统400,该RF电路具有降频转换器340和350以及功率分配器360。在实施例中,BITE 372类似于图3中的BITE 302,除了噪声源370而不是混合器3 用来向降频转换器340和350提供测试输入。噪声源370向降频转换器340和350的输入提供已知的噪声电平。可以通过确定降频转换器 340和350中的混合器348和349的输出噪声电平来进行测量(比如噪声指数(NF)和转换增益)。在一个实施例中,通过使用其中接通和关断噪声源370的y因子方法来测量噪声指数。在一些实施例中,以数字方式经由使用跟随有DSP (未示出)的A/D转换器或者以模拟方式测量混合器348和349的输出噪声电平。
在实施例中,噪声源370包括提供两个输出噪声密度的过量噪声比(ENR)源。在一个实施例中,使用雪崩击穿二极管或者噪声二极管来实施这一噪声源。在另一实施例中, 可以使用其它噪声源,例如电阻器或者提供放大的热噪声的电路。在一个实施例中,通过执行如下两个输出噪声测量来测试降频转换器340和350的噪声性能用噪声源370的第一噪声密度输出进行一个测量,而用噪声源370的第二噪声密度输出进行另一测量。如本领域中已知的,然后使用y因子噪声测量技术来计算降频转换器340和350的噪声指数。
图5图示了实施例BITE芯电路500。电路500具有其频率由DAC 512控制的VCO 502。VCO 502的一个输出经由VGA 504路由到信号L0_0UT,而VCO 502的另一输出经由缓冲器506路由到混合器508。功率传感器514和516分别监视VGA 504和混合器508的输出。VCO 502的另一输出路由到按照因子ζ将VCO 502的输出分频的分频器510。在实施例中,BITE 500与RF电路(比如待测试的毫米波电路)一起位于集成电路上。在测试期间, L0_0UT耦合到RF电路的LO输入,RF_0UT耦合到RF电路的输入,LF_IN的输入LF_IN在外部耦合到低频信号源。DIV_0UT例如耦合到外部频率计数器。
在一个例子中,VCO首先被编程为输出MGHz的频率。编程包括选择用来设置VCO 502的初始DAC值。接着通过测量外部频率计数器的DIV_0UT来测量VCO的频率。如果分频因子^=1,000, 000,则DIV_0UT将在VCO 502在MGHz操作时获得MKHz的频率。在一个实施例中,交互式调节DAC值直至DIV_0UT在目标值范围内。
为了执行需要LO调节的测量,改变VGA 504的增益并且经由功率传感器514测量它的对应功率电平。为了执行在RF_0UT需要有源信号的测量,在LF_IN引入并且增频转换低频输入。例如,如果LO设置成约MGHz的频率并且在LF_IN引入IMHz音调,那么如果混合器508为DSB混合器,则对应音调将出现于约24. OOlGHz和约23. 999GHz。如果混合器 508为SSB混合器,则输出音调将处于约24. OOlGHz或约23. 999GHz。然后可以使用功率传感器516来测量RF_0UT的幅度。应当明白,这些值为例子并且可以使用其它频率和值。
在实施例中,信号L0_0UT和RF_0UT两者均从VCO 502导出。由于LO和RF信号相关,所以小的频率波动未不利地影响毫米波接收器的测试。在一些实施例中,由混合器508 增频转换至RF域的LF_IN信号的频率具有与测试的降频转换混合器输出的频率相同的频率值。
本发明实施例的优点包括如下能力测试包括毫米波电路的高频RF电路而未外部施加或者接收高频RF信号。向电路的输入和输出信号可以是DC或者低频信号。照此, 可以使用低频测试夹具在生产期间对RF电路或者RF集成电路执行全功能RF测试。另一优点包括在最终系统应用内执行片上RF电路的全功能测试的能力。执行这样的测试的能力就系统调试和/或验证而言是有利的。在与安全有关的系统中,执行系统内测试的能力允许更大程度的与安全有关的系统验证。
实施例的另一优点包括使用片上DAC来调谐VCO的能力,因为芯片DAC可以稳健地防止噪声和激励注入到测试信号路径中。
尽管已参照说明性实施例描述了本发明,但是本说明书并非旨在理解为限制意义。本领域技术人员在参考说明书时将清楚说明性实施例以及本发明其它实施例的各种修改和组合。因此旨在让所附权利要求涵盖任何这样的修改或者实施例。
权利要求
1.一种测试射频集成电路(RFIC)电路的方法,所述RFIC电路包括RF电路,配置成在高频操作;和片上测试电路,包括配置成在测试模式期间操作的频率生成电路,所述方法包括使用所述片上测试电路来生成高频测试信号; 使用片上功率检测器来测量信号电平;并且使用低频信号来控制和监视所述片上测试电路。
2.根据权利要求1所述的方法,其中所述高频包括大于IOGHz的高频,并且所述低频信号包括少于IMHz的频率。
3.一种测试射频集成电路(RFIC)电路的方法,所述RFIC电路包括RF电路,配置成在高频操作;和片上测试电路,包括配置成仅在测试模式期间操作的频率生成电路,所述方法包括使用所述片上测试电路来生成所有高频测试信号; 使用片上功率检测器来测量信号电平;并且使用低频信号来控制和监视所述片上测试电路。
4.根据权利要求3所述的方法,其中所述高频包括大于IOGHz的高频,并且所述低频信号包括少于IMHz的频率。
5.根据权利要求3所述的方法,还包括仅使用低频测试设备来测试所述RF电路的高频信号路径。
6.根据权利要求5所述的方法,其中所述低频测试设备的模拟接口仅使用少于IMHz的频率来与所述RFIC通信。
7.一种集成电路,包括 射频(RF)电路,包括外部高频接口,配置成在第一频带内操作,所述外部高频接口耦合到所述集成电路的输出焊盘,和第一可切换内部高频接口,配置成在所述第一频带内操作;以及测试电路,包括变频振荡器,耦合到开关,所述开关耦合到所述第一可切换内部高频接口,和外部低频接口,配置成在第二频带内操作,所述第二频带包括低于所述第一频带的频率。
8.根据权利要求7所述的集成电路,其中所述外部低频接口配置成耦合到低频测试ο
9.根据权利要求7所述的集成电路,其中 所述第一频带包括大于IOGHz的频率;并且所述第二频带包括少于IMHz的频率。
10.根据权利要求7所述的集成电路,其中所述测试电路还包括可变增益放大器(VGA),具有耦合到所述变频振荡器的输入和耦合到所述开关的输出;第一功率传感器,具有与所述VGA的输出耦合的输入和与所述低频外部接口耦合的输出;混合器,具有与所述变频振荡器耦合的第一输入和与所述RF电路的第二高频接口耦合的输出;以及第二功率传感器,包括与所述混合器的所述输出耦合的输入和与所述低频外部接口耦合的输出。
11.根据权利要求10所述的集成电路,其中所述测试电路还包括耦合到所述外部低频接口的温度传感器。
12.根据权利要求10所述的集成电路,其中所述混合器还包括耦合到所述外部低频接口的第二输入。
13.根据权利要求10所述的集成电路,其中所述第一功率传感器和所述第二功率传感器经由模拟复用器耦合到所述外部低频接口。
14.根据权利要求10所述的集成电路,其中所述RF电路包括耦合到所述可切换内部高频接口的本地振荡器(L0)输入。
15.根据权利要求10所述的集成电路,其中所述RF电路包括经由定向耦合器来与所述混合器的所述输出耦合的接收器。
16.根据权利要求7所述的集成电路,还其中所述测试电路还包括数模转换器(DAC), 耦合到所述变频振荡器的频率控制输入;以及分频器,耦合于所述变频振荡器与外部低频输入之间。
17.一种半导体电路,包括RF电路,包括接收器,包括本地振荡器(LO)输入,和RF输入,耦合到所述半导体电路的外部管脚;以及测试电路,包括 振荡器,可变增益放大器(VGA),耦合到所述振荡器的输出, 开关,耦合于所述VGA的输出与所述接收器的本地振荡器输入之间,其中所述 VGA的所述输出在测试模式期间耦合到所述接收器,并且系统LO在正常操作模式期间耦合到所述接收器,第一功率传感器,包括与所述VGA的所述输出耦合的输入和与所述测试电路的低频外部接口耦合的输出, 混合器,包括第一输入,耦合到所述振荡器, 第二输入,耦合到所述外部低频接口,和输出,经由耦合器耦合到所述接收器输入,以及第二功率传感器,包括与所述混合器的所述输出耦合的输入和与所述低频外部接口耦合的输出。
18.根据权利要求17所述的半导体电路,其中所述测试电路还包括分频器,具有与所述振荡器的所述输出耦合的输入和与所述低频外部接口耦合的输出;以及模拟复用器,具有与温度传感器耦合的第一输入、与所述第一功率传感器的所述输出耦合的第二输入、与所述第二功率传感器耦合的第三输入和与所述低频外部接口耦合的输出ο
19.根据权利要求18所述的半导体电路,其中 所述接收器包括多个接收器;所述耦合器包括耦合于所述混合器的所述输出与每个所述接收器的RF输入之间的多个耦合器;第一功率分配器,耦合于所述开关与所述多个接收器的LO输入之间;以及第二功率分配器,耦合于所述混合器的所述输出与所述多个耦合器之间。
20.根据权利要求18所述的半导体电路,其中所述RF电路在大于IOGHz的频率操作, 所述低频外部接口在低于IMHz的频率操作。
21.一种测试射频集成电路(RFIC)的方法,所述RFIC电路包括RF接收器和内置测试电路,所述方法包括在测试模式中操作所述RFIC,在所述测试模式中操作所述RFIC包括将所述RF接收器的LO输入耦合到所述内置测试电路的测试振荡器的输出; 将所述RF接收器的RF输入耦合到所述内置测试电路的混合器的输出,其中所述内置测试电路的所述混合器包括与所述测试振荡器的所述输出耦合的第一输入;并且向所述内置测试电路的所述混合器的第二输入施加来自所述内置测试电路的低频外部接口的测试频率。
22.根据权利要求21所述的方法,还包括将所述RFIC的操作模式从所述测试模式改变成正常模式,改变所述操作模式包括关断所述测试振荡器;并且将所述内置测试电路的所述测试振荡器的所述输出从所述RF接收器的所述LO输入去華禹合。
23.根据权利要求21所述的方法,还包括设置LO信号功率、设置LO功率,设置所述LO 功率包括经由第一功率检测器测量耦合于所述测试振荡器与所述LO输入之间的测试VGA的输出电平,所述第一功率检测器包括与所述内置测试电路的所述低频外部接口耦合的输出; 并且基于所述测量来调节测试VGA的增益以提供目标LO信号电平。
24.根据权利要求21所述的方法,还包括确定转换增益,确定转换增益包括经由第二功率检测器测量在所述混合器的所述输出处的第一信号电平,所述第二功率检测器包括与所述内置测试电路的低频接口耦合的输出; 测量在所述接收器的输出处的第二信号电平;并且基于测量所述第一信号电平和测量所述第二信号电平来确定转换增益。
25.根据权利要求21所述的方法,还包括设置所述测试振荡器的频率,设置所述频率包括将所述振荡器的输出频率分频;向所述低频外部接口提供所分频的振荡器频率;并且测量所分频的振荡器频率;并且基于所述测量来调节对所述测试振荡器的频率设置。
26.根据权利要求25所述的方法,其中调节所述频率包括向数模(DAC)转换器写入值, 所述DAC转换器包括与所述测试振荡器的频率控制输入耦合的输出。
全文摘要
本发明涉及用于测试射频集成电路的系统和方法。在实施例中,一种测试射频集成电路(RFIC)的方法包括使用片上测试电路来生成高频测试信号;使用片上功率检测器来测量信号电平;并且使用低频信号来控制和监视片上测试电路。RFIC电路配置成在高频操作,并且片上测试电路包括配置成在测试模式期间操作的频率生成电路。
文档编号G01R31/28GK102540052SQ20111037553
公开日2012年7月4日 申请日期2011年11月23日 优先权日2010年11月23日
发明者J-P.福斯特纳 申请人:英飞凌科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1