伪随机码电法仪的制作方法

文档序号:6195625阅读:504来源:国知局
伪随机码电法仪的制作方法
【专利摘要】本实用新型公开了一种伪随机码电法仪,包括发射机和接收机,发射机包括FPGA处理模块、稳流源模块和ADC数据采集模块,FPGA处理模块包括主控CPU和与之连接的用于时序控制的FPGA,稳流源模块包括依次连接的驱动电路、稳流电源和标准电阻,ADC数据采集模块包括依次连接的运算放大器、差分放大器、ADC、双口RAM、DSP,还包括用于算法集成的CPLD,所述CPLD分别与ADC、双口RAM和DSP连接,所述FPGA通过同步接口与CPLD连接,所述DSP连接有RAM,且通过USB控制器连接在PC上位机上,接收机包括依次连接的SMA接头、运算放大器、差分放大器、ADC、FPGA和DSP,还包括分别与FPGA和DSP连接的主控CPU,DSP通过USB?MCU模块连接在PC上位机上。本实用新型提供的伪随机码电法仪抗干扰能力强,勘探效率高,可以适应复杂环境。
【专利说明】伪随机码电法仪
【技术领域】
[0001]本实用新型涉及地质勘探设备,具体涉及一种伪随机码电法仪。
【背景技术】
[0002]电磁勘探法是矿产勘探和工程及环境勘查中应用最广和最有效的方法之一。但是,长期以来,这一类方法受到以下几个方面的困扰:首先,是其抗干扰能力较低,特别是在工矿区或城市中开展工作,易受各种电气干扰。其次,常用的频率域电磁测深,需要在一定的频段范围内,逐个频率进行观测,生产效率较低。第三,某些电磁勘探方法在野外观测中,需要布置长达几到十几公里的导线,这不仅使其观测装置笨重和进一步降低生产效率,而且使其难于在城市或其它地形、地物条件复杂的地区开展工作。
[0003]20世纪中后期,系统辨识理论发展了一种“伪随机二进制输入信号的系统识别”方法。伪随机二进制信号序列(PRBS)是幅度不变,而宽度随机变化的周期性方波脉冲系列。它可以由专用设备产生,也可以由数字计算机简单地产生。上述“系统识别”的基本原理是,利用伪随机二进制信号源向待识别系统(例如,地质勘探对象——大地)输入伪随机信号(电流),同时观测该系统的输出信号(电压)。根据输出信号和输入信号的互相关函数,便可识别该系统。
[0004]互相关函数的计算是一个数值滤波运算过程,因此利用互相关函数识别系统具有很强的抗干扰能力。在适当选择伪随机二进制信号序列(PRBS)相关参数的情况下,互相关函数很接近系统的冲激响应,由此,易于算得系统的频率响应,而不需要进行耗时的逐个频率测量,从而大大提高观测效率。此外,采用PRBS作为信号源,也易于实现输入(供电)装置和输出(测量)装置之间的无线联系,从而使观测装置轻便化,不仅会提高生产效率,而且能扩大其应用范围。可见,研究利用PRBS的电磁勘探法,确实可望解决困扰当前电磁勘探法的三个主要问题。
实用新型内容
[0005]本实用新型所要解决的技术问题是现有的电磁勘探设备抗干扰能力低,勘探效率低,难以适应复杂环境的问题。
[0006]为了解决上述技术问题,本实用新型所采用的技术方案是提供一种伪随机码电法仪,包括发射机和接收机:发射机包括FPGA处理模块、稳流源模块和ADC数据采集模块:FPGA处理模块包括主控CPU和与之连接的用于时序控制的FPGA ;稳流源模块包括依次连接的驱动电路、稳流电源和标准电阻;ADC数据采集模块包括依次连接的运算放大器、差分放大器、ADC、双口 RAM、DSP,还包括用于算法集成的CPLD,所述CPLD分别与ADC、双口 RAM和DSP连接,所述FPGA通过同步接口与CPLD连接,所述DSP连接有RAM,且通过USB控制器连接在PC上位机上;接收机包括依次连接的SM接头、运算放大器、差分放大器、ADC、FPGA和DSP,还包括分别与FPGA和DSP连接的主控CPU,DSP通过USB MCU模块连接在PC上位机上;FPGA即现场可编程门阵列,ADC即模/数转换器,双口 RAM即先进先出缓存,DSP即数字信号处理器,CPLD即复杂可编程逻辑器件,USB MCU即USB通讯专用单片处理器。
[0007]在上述伪随机码电法仪中,所述FPGA处理模块和ADC数据采集模块上还设有电源模块、复位电路和时钟频率综合器。
[0008]在上述伪随机码电法仪中,所述发射机和接收机的主控CPU上还分别连接有GPS全球定位系统和显示屏。
[0009]在上述伪随机码电法仪中,所述接收机上还设有电源模块、复位电路、调试电路和时钟频率综合器。
[0010]在上述伪随机码电法仪中,所述接收机的DSP上设有用于存储其处理完毕数据的SRAM。
[0011]本实用新型提供的伪随机码电法仪抗干扰能力强,勘探效率高,可以适应复杂环境。
【专利附图】

【附图说明】
[0012]图1为本实用新型提供的伪随机码电法仪的发射机的原理结构示意图;
[0013]图2为本实用新型提供的伪随机码电法仪的接收机的原理结构示意图;
[0014]图3为本实用新型提供的伪随机码电法仪在不同时间测试电阻率和相位重复性对比示意图;
[0015]图4为本实用新型提供的伪随机码电法仪与321老地质队的测深资料对比示意图。
【具体实施方式】
[0016]下面结合附图对本实用新型作出详细的说明。
[0017]如图1、图2所示,本实用新型提供的伪随机码电法仪包括发射机和接收机。
[0018]发射机包括FPGA处理模块、稳流源模块和ADC数据采集模块。FPGA处理模块包括主控CPU和与之连接的用于时序控制的FPGA ;稳流源模块包括依次连接的驱动电路、稳流电源和标准电阻;ADC数据采集模块包括依次连接的运算放大器、差分放大器、ADC、双口RAM、DSP,还包括用于算法集成的CPLD,CPLD分别与ADC、双口 RAM和DSP连接,FPGA通过同步接口与CPLD连接,DSP连接有RAM,且通过USB控制器连接在PC上位机上。FPGA处理模块和ADC数据采集模块上还设有电源模块、复位电路和时钟频率综合器。
[0019]发射机运行时,主控CPU控制FPGA产生发射频率,经由驱动电路及稳流电源至发射极,此时FPGA同时产生同步信号,传递给闭环端CPLD,CPLD使ADC采集发射信号,发射信号由串联在发射端的标准电阻得来,标准电阻上的微弱电压信号经由一级单端放大后通过差分运放将单端信号转化为差分信号提供给ADC进行采集,采集后的大量数据通过CPLD协调,先存入双口 RAM,DSP同时开始处理双口 RAM中的数据,处理好的数据存入RAM备用,需要时经由DSP与USB主控模块传至PC上位机。发射机部分的逻辑主控CPU协调各模块之间的协作,负责模块之间的通讯,GUI实现,条件判断及触发等功能。
[0020]接收机包括依次连接的SMA接头、运算放大器、差分放大器、ADC、FPGA和DSP,还包括分别与FPGA和DSP连接的主控CPU,DSP通过USB MCU模块连接在PC上位机上,接收机的DSP上设有用于存储其处理完毕数据的SRAM。发射机和接收机的主控CPU上还分别连接有GPS全球定位系统和显示屏。接收机上还设有电源模块、复位电路、调试电路和时钟频率综合器。
[0021]信号由SMA接头进入,经由一级单端放大后通过差分运放将单端信号转化为差分信号提供给由FPGA主控的ADC进行采集,采集后的大量数据通过FPGA直接传入DSP进行处理,处理好的数据存入储存SRAM备用,需要时经由DSP和USB MCU模块传至PC上位机,接收机的主控CPU负责协调FPGA及DSP的工作及读取GPS数据和⑶I实现;
[0022]在上述描述中:
[0023]CPU:Central Processing Unit,中央处理器,本系统中多代指主控单片机(如ARM平台);
[0024]FPGA:Field — Programmable Gate Array,即现场可编程门阵列,多用于时序控制;
[0025]CPLD: Comp I ex Programmable Logic Device,复杂可编程逻辑器件,多用于算法集成;
[0026]GPS:Global Positioning System,全球定位系统,本系统中指可以通过卫星对钟获取当地经纬度及海拔的通讯模块;
[0027]RAM:Random Access Memory,随机存储器;
[0028]DSP:Digital Signal Processor,数字信号处理器;
[0029]ADC, Analog-to-Digital Converter,模 / 数转换器;
[0030]SRAM:Static Random Access Memory,可简单理解为静态 RAM,功能与 RAM 基本一致。
[0031]上述模块的功能:
[0032]GPS模块:通过实时获取所处位置的经纬度,进行显示并与采样数据同步储存,方便处理。
[0033]FPGA:通过高稳时钟源获得时钟信号,产生特定的发射频率,经功率放大器接入发射线圈,同时产生同步信号,使能闭环测量端采集。
[0034]CPLD:初始化AD,并作为ADC与双口 RAM及DSP之间的数据总线,接收发射端同步信号,使能AD采集,并将数据传输至RAM缓存及DSP进行信号处理。
[0035]ADC:将连续变化的模拟信号转换为离散的数字信号,以便于数据的处理和储存。
[0036]DSP:将由AD量化的信号进行处理并进行储存,与USB控制器通讯,将储存的数据传至上位机。
[0037]双口 RAM:或称FIF0,先进先出缓存,由于ADC采样速度较高,突发数据量较大,故于AD与DSP之间加一高速缓存,使数据不丢失,且DSP有足够的处理时间。
[0038]储存RAM:速度较FIFO慢,只与DSP连接,用于储存已处理的数据,并在PC回读时将数据传出。
[0039]SRAM:用于存储DSP处理完毕的数据。
[0040]USB MCU =USB通讯专用单片处理器。
[0041]本实用新型的工作原理:通过发射机向地下发送伪随机编码的电流波形信号,接收机接收发射出的伪随机电压信号,通过数字信号处理得到大地响应函数。数字信号处理过程顺序是:首先对发送信号做自相关处理得到发送信号的大地响应函数,对接收信号做互相关处理得到接收信号的大地响应函数,分别对发送信号和接收信号的大地响应函数做快速傅立叶变换,得到各频点下信号的实部和虚部,从而得到发送信号和接收信号的幅频特性曲线和相频特性曲线;然后用接收信号的相频特性曲线减去发送信号的相频特性曲线,就得到各频点的绝对相位值;用接收信号的幅频特性曲线除以发送信号的幅频特性曲线,再乘以物探上的装置系数K,即可得到视电阻率。
[0042]伪随机码电流波形长度可调、本源多项式可选、码速率可调、起始相位可调,所发送的信号初相可调,按照设定的码长、本源多项式、码速率和初始相位将具有伪随机特性的电流波形一次发送出去,以211-1为周期,n是一个大于0小于20的整数。通过调整n的大小,可以提高测量精度和抗干扰能力。
[0043]电法勘探采集数据的数学过程:
【权利要求】
1.伪随机码电法仪,其特征在于,包括发射机和接收机: 发射机包括FPGA处理模块、稳流源模块和ADC数据采集模块: FPGA处理模块包括主控CPU和与之连接的用于时序控制的FPGA ; 稳流源模块包括依次连接的驱动电路、稳流电源和标准电阻; ADC数据采集模块包括依次连接的运算放大器、差分放大器、ADC、双口 RAM、DSP,还包括用于算法集成的CPLD,所述CPLD分别与ADC、双口 RAM和DSP连接,所述FPGA通过同步接口与CPLD连接,所述DSP连接有RAM,且通过USB控制器连接在PC上位机上; 接收机包括依次连接的SMA接头、运算放大器、差分放大器、ADC、FPGA和DSP,还包括分别与FPGA和DSP连接的主控CPU,DSP通过USB MCU模块连接在PC上位机上; FPGA即现场可编程门阵列,ADC即模/数转换器,双口 RAM即先进先出缓存,DSP即数字信号处理器,CPLD即复杂可编程逻辑器件,USB MCU即USB通讯专用单片处理器。
2.如权利要求1所述的伪随机码电法仪,其特征在于,所述FPGA处理模块和ADC数据采集模块上还设有电源模块、复位电路和时钟频率综合器。
3.如权利要求1所述的伪随机码电法仪,其特征在于,所述发射机和接收机的主控CPU上还分别连接有GPS全球定位系统和显示屏。
4.如权利要求1所述的伪随机码电法仪,其特征在于,所述接收机上还设有电源模块、复位电路、调试电路和时钟频率综合器。
5.如权利要求1所述的伪随机码电法仪,其特征在于,所述接收机的DSP上设有用于存储其处理完毕数据的SRAM。
【文档编号】G01V3/02GK203465429SQ201320492797
【公开日】2014年3月5日 申请日期:2013年8月13日 优先权日:2013年8月13日
【发明者】罗延钟, 陆占国, 黄伟才, 孙国良 申请人:北京桔灯地球物理勘探有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1