一种电能表检定装置输出多种谐波的方法

文档序号:9921341阅读:370来源:国知局
一种电能表检定装置输出多种谐波的方法
【技术领域】
[0001]本发明涉及一种电能表检定装置输出多种谐波的方法,属计量检测设备技术领域。
【背景技术】
[0002]目前电子技术飞速发展,大量的非线性用电设备如电弧炼钢炉、冲击负荷、电力电子调频、电力机车牵引、电力充电设备接入电网。这些负荷的接入将对电网产生很大的干扰,不仅会产生50Hz工频整数倍的干扰谐波,还会产生频率大于50Hz但非工频整数倍频率的间谐波(如79Hz,63Hz,11 IHz等),也可能会产生频率小于20Hz但非工频整数倍频率的次谐波(如9Hz,13Hz,I IHz等),现有的电能表检定装置只能产生检定电能表所需的工频输出,也可产生或在工频输出的基础上叠加2-21次谐波输出,即现有的电能表检定装置只能产生或叠加的谐波均为工频的整数倍频,无法产生或在工频基础上叠加非工频频率整数倍的间谐波和次谐波。
[0003]目前电能表检定装置产生工频信号输出的原理为:将I个周期的正弦波波形离散成N个点,以3600点为例,每2个离散点间相差0.1°。将每个离散点号及其对应角度的正弦值一一对应存储在RAM中,离散点点号作为RAM的存储地址,其对应角度正弦值作为存储数值。比如第I点,地址为0001,其数值为Asin0.1;第k点地址为:000k,其数值为Asin0.1k。工作时CPU将存储在RAM中的数值按顺序送到D/A进行数模转换变成模拟信号,即离散点数值从RAM发送到D/A的节拍频率为:50 X 3600=180000Hz。模拟信号再经功率放大器输出即可供检定使用。具体工作流程如图1原电能表检定装置第一信号源工作示意图所示。
[0004]第一信号源包括CPU、第一存储器RAM、数模转换器D/A、第一数模转换器D/A(l)、第二数模转换器D/A(2)、驱动电路和电压频率转换器。如图1所示。输出或叠加工频整数倍频率谐波的方法同上,还是将I个工频周期的波形离散成3600个点。将每个离散点号及其对应的函数值一一对应存储在RAM中。实践需要找到一种电能表检定装置输出多种谐波的方法,实现电能表检定装置不仅可输出工频、可叠加工频整数倍谐波,也能输出间谐波、次谐波。用于对电能表的综合误差进行检测和评估,为研究间谐波、次谐波对电能计量的影响提供理论依据。

【发明内容】

[0005]本发明的目的是,为了解决电能表检定装置采用传统方法无法在工频输出的基础上叠加输出次谐波、间谐波的状况,即解决传统方法存在叠加次谐波、间谐波时,会因合成波形的包络周期大、周期不确定、可能是为非整数或无限循环小数等情况而无法实现的问题,本发明提出一种电能表检定装置输出多种谐波的方法。
[0006]本发明的技术方案是,本发明一种电能表检定装置输出多种谐波的方法,保留电能表检定装置原有能输出工频波形、可叠加工频整数倍谐波的部分称为第一信号源,另外再增加一个次谐波信号源电路,称为第二信号源,第二信号源只产生次谐波及间谐波。
[0007]本发明方法将第一信号源的输出与第二信号源的输出通过运算放大器搭建的加法器叠加合成;即可将第一将信号源的工频信号、工频整数倍谐波信号和第二信号源输出的次谐波信号、间谐波信号叠加合成一个波形信号;再将合成信号输出到功率放大器放大输出。
[0008]所述第二信号源包括主电路、调幅电路和调频电路。
[0009]所述主电路包括CPU、第二存储器RAM(2)、第三数模转换器D/A(3)。工作时,CPU将I个周期的次谐波或间谐波信号离散成3600点,每个间隔为0.1°;将每个离散点号及其对应角度的正弦值一一对应存储在第二存储器RAM(2)中,离散点号作为第二存储器RAM(2)的存储地址,其对应角度正弦值作为存储数值;CPU将存储在第二存储器RAM( 2)中的数值按顺序送到第三数模转换器D/A(3)进行数模转换变成模拟信号;输出波形的初始相位角设置和调整也通过主电路实现;电能表检定装置需输出三相电压和三相电流共6相输出,A、B、C各相差120°,这6相都共用第三存储器RAM(3)中的数据,只是读取第二存储器RAM(2)中数据的起始地址不一。
[0010]所述调幅电路包括CPU、第四数模转换器D/A(4)和第二驱动(2)电路。所述调幅电路负责通过控制主电路第三数模转换器D/A(3)输出直流信号的幅值来实现调整主电路第三数模转换器D/A(3)的基准电压。主电路中的第三数模转换器D/A(3)—个特性就是其输出信号的幅值与基准电压的大小成正比,通过CPU将所需设置的幅值数字值发送到第四数模转换器D/A(4);第四数模转换器D/A(4)将该数字值转换为基准电压输出作为主电路第三数模转换器D/A(3)的基准电压,这样即可通过CPU改变第四数模转换器D/A(4)的输出电压来改变第三数模转换器D/A( 3 )的基准电压,实现输出信号的幅值控制。
[0011]所述调频电路包括CPU、第五数模转换器D/A(5)和第二电压频率转换器V/F(2)转换电路。所述调频电路负责控制主电路第三数模转换器D/A(3)输出波形的频率。第三数模转换器D/A(3)的另一个特性就是其输出信号的频率与转换节拍成正比,通过CPU将所需设置的频率数字值发送到第五数模转换器D/A(5)。第五数模转换器D/A(5)将该数字值转换为模拟电压输出到第二电压频率转换器V/F(2)转换电路,第二电压频率转换器V/F(2)转换电路将电压转换为频率信号输出到第二存储器RAM(2)和第三数模转换器D/A(3)作为第二存储器RAM( 2)和第三数模转换器D/A( 3)的送数及转换节拍,这样即可通过CPU改变第五数模转换器D/A(5)的输出电压,再经第二电压频率转换器V/F(2)变换来改变第三数模转换器D/A( 3)的输出频率,实现输出信号的频率控制。
[0012]所述第二信号源与第一信号源都受第一信号源的CPU控制。
[0013]所述加法器叠加合成使用了2级运算放大电路,其中第一级采用的是反向加法电路,第二级再加一反相器。
[0014]所述加法器叠加合成电路如下:所述第二信号源产生了间谐波和次谐波输出后,再将第一信号源与第二信号源的输出信号进行相加,其中第一信号源的信号输出通过电阻Rl—路接加法器的“一”端,另一路接电阻Rf,再通过电阻Rf连接加法器的输出端;第二信号源的输出通过电阻R2接加法器的“一”端,输入到加法电路;加法器的“+”端接地;加法器的输出端一路通过电阻Rs连接反向器的“一”端;加法器的输出端的另一路通过电阻Rf连接反向器的输出端;反向器的“+”端接地。其中,Vl为第一信号源输出电压;V2为第二信号源输出电压。
[0015]本发明具体工作原理如图2工频、谐波、次谐波、间谐波信号发生工作示意图所示。
[0016]第二信号源的工作原理为:CPU将I个周期的次谐波或间谐波离散成3600个点,将每个离散点号及其对应角度的正弦值一一对应存储在第二存储器RAM2中,离散点点号作为第二存储器RAM2的存储地址,其对应角度正弦值作为存储数值。比如第I点,地址为0001,其数值为Asin0.1;第k点地址为:000k,其数值为Asin0.1k。工作时CPU将存储在第二存储器RAM2中的数值按顺序送到第三数模转换器D/A(3)进行数模转换变成模拟信号,第二信号源实现次谐波或间谐波的关键在于(PU控制第二存储器RAM2向第三数模转换器D/A(3)送数及第三数模转换器D/A(3)进行数模转换的频率来实现次谐波或间谐波的频率。
[0017]比如要实现20Hz的次谐波输出,20Hz的次谐波的周期为50ms,在50ms的周期内要实现3600个点完成数模转换,那CPU控制第二存储器RAM2向第三数模转换器D/A(3)将3600点数送到第三数模转换器D/A( 3)进行数模转换,转换频率为:f=3600/50=72Hz。
[0018]同样要实现80Hz的间谐波输出时,80Hz的间谐波的周期为12.5ms,在12.5ms的时间内要完成3600个点的数模转换,S卩CPU控制第二存储器RAM2向第三数模转换器D/A(3)送数,第三数模转换器D/A( 3)进行数模转换的频率为:f=3600/12.5=288Hz。
[0019]产生了间谐波和次谐波输出后,再将第一信号源与第二信号源的输出信号进行相加,其中第一信号源的信号输出接图3的Vl端,输入到加法电路;第二信号源的输出接到图3的V2端,输入到加法电路。加法器具体电路如附图3所示:工频及谐波信号源和次谐波及间谐波信号源合成工作示意图,加法器电路使用了2级运算放大电路,其中第一级采用的是反向加法电路,输出为Vo=-Vi,因此随后再加一反相器。
[0020]图3 中的Rl=R2=Rf=Rs,Vo=-Rf/Rs [ (-Rf/Rl) X Vl + ( -Rf/R2) X V2 ]。因此加法器的最终输出结果为Vo=Vl+V2。
[0021]本发明的有益效果是,本发明在电能表检定装置原有的工频输出、工频整数倍谐波输出的基础上,增加
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1