一种手持示波器的制造方法

文档序号:10169797阅读:443来源:国知局
一种手持示波器的制造方法
【技术领域】
[0001]本实用新型涉及电子测量仪器领域,特别涉及一种手持示波器。
【背景技术】
[0002]示波器是一种使用十分广泛的电子测量仪器,其主要用于各种电信号参数的测量,将肉眼看不见的波形图像化,从而使人们容易研究电信号的变化过程。目前,市场上的示波器类型众多,其基本上采用台式结构,这种结构使得示波器体积庞大,用户携带极不方便。而且对于一般的低端用户来说,他们只需要最常用的基本功能,示波器上过多的功能显得冗余,功能过多就使得结构复杂,造价高昂,目前市场上一台最低端示波器的价格也在3000元左右,这也是广大低端客户比如从事科技制作的学生无法承担的。我们完全可以去除现有示波器一些多余的功能,简化其结构,再优化系统设计从而设计出一种低成本,而且用户携带、使用方便的示波器。

【发明内容】

[0003]本实用新型的目的在于针对现有技术的缺陷和不足,提供一种携带、使用方便,成本低廉的手持式示波器,其不仅具有普通示波器的信号采集测量功能,还能用作一个函数信号发生器,产生不同形状与频率的波形。
[0004]为了解决上述技术问题,本实用新型采用的技术方案为:一种手持示波器,该示波器包括安装于盒体1上的信号接口 2、电路系统3与按键系统4,所述信号接口 2和按键系统4分别与电路系统3连接,所述电路系统3包括控制系统5、显示器6、电池18、输入信号处理单元和输出信号处理单元,所述显示器6、输入信号处理单元和输出信号处理单元分别与控制系统5连接,所述电池18通过供电电路9给控制系统5供电,所述输入信号处理单元包括依次连接的衰减器8、放大器10,模式切换电路11、AD转换器13和DDR2存储器14,所述衰减器8与信号接口 2连接,所述DDR2存储器14与控制系统5连接。
[0005]所述输出信号处理单元包括依次连接的DA转换器15、幅度调节电路16和滤波器17,所述DA转换器15与控制系统5连接,所述滤波器17与信号接口 2连接。
[0006]所述按键系统包括调节旋钮401、TRIGGER按键402、SAVE/SAMPLE按键403、METER按键404、SCOPE按键405、WAVE按键406、MENU按键407、方向按键408和功能键、所述TRIGGER按键402通过触发电路12与放大器10连接,所述SAVE/SAMPLE按键403与模式切换电路11连接,所述调节旋钮401与幅度调节电路16连接,所述METER按键404、SCOPE按键405、WAVE按键406、MENU按键407、方向按键408和功能键分别与控制系统5连接。所述功能键包括F1按键409、F2按键410、F3按键411与F4按键412,F1按键409、F2按键410、F3按键411与F4按键412依次分布在显示器6下方,所述MENU按键407、SCOPE按键405,METER按键404、WAVE按键406与TRIGGER按键402依次分布在显示器6右侧,所述调节旋钮401、SAVE/SAMPLE按键403与方向按键408分布在显示器6左侧。
[0007]所述电路系统3安装在盒体1内,所述显示器6安装在盒体1正面中间位置,所述信号接口 2安装在盒体1右侧,所述盒体1顶部右侧设有手带101和开关102,左侧设有钩孔103,所述信号接口 2设有保护套201,所述保护套201上设有挂钩202,所述盒体1背面设有支撑架104。
[0008]所述信号接口设有信号输入端口 CH1203、信号输入端口 CH2204、波形输出端口205、地线端子206与两个波形矫正端子207。
[0009]所述控制系统5包括FPGA处理器7、振荡电路19、FLASH模块20与SRAM储存器21,所述FPGA处理器7内部构建有PLL时钟701,为系统提供基准时钟,所述FPGA处理器7内部构建有FIF0_A缓冲模块702、FIF0_B缓冲模块703与RAM缓存模块704,用来实现与外设的数据传输,所述FPGA处理器7内部构建有控制顶层705、操作命令检测底层706与功能调用底层707,用来完成FPGA处理器7控制系统工作、处理数据的内部逻辑实现,所述FPGA处理器7内部构建有ROM波形表708,用来存放发生波形的数据。所述PLL时钟701经倍频后送入时钟分频模块709,所述时钟分频模块709为触发电路12和控制顶层705提供不同的时钟源,所述操作命令检测底层706与按键系统4通信,操作命令检测底层706接收来按键系统4的命令信息传送给命令处理底层710,所述命令处理底层710对命令信息进行分类处理后,传输给控制顶层705,控制顶层705将命令信息传输给功能调用底层707,功能调用底层707驱动波形发生底层711、示波器显示底层712、万用表显示底层713、函数信号发生器显示底层714、菜单界面显示底层715、波形存储显示底层716与外设驱动底层717工作。所述外设驱动底层717驱动DA转换器15、AD转换器13与DDR2存储器14工作,所述波形发生底层711读取ROM波形表708的波形数据,将数据存入RAM缓存模块704,RAM缓存模块704将数据传输给DA转换器15,所述波形存储显示底层716与DDR2存储器14之间进行数据通信。所述示波器显示底层712、万用表显示底层713、函数信号发生器显示底层714、菜单界面显示底层715与波形存储显示底层716均将数据存入FIF0_B缓冲模块703,FIF0_B缓冲模块703将数据传输给SRAM存储器21,SRAM存储器21再将数据传输给显示器6,示波器显示底层712、万用表显示底层713、函数信号发生器显示底层714、菜单界面显示底层715与波形存储显示底层716均连接有显示器驱动底层718,显示器驱动底层718驱动显示器6工作。
[0010]本实用新型有益效果是:本实用新型通过简化结构,优化系统设计,设计出一种盒体状可手持的示波器,其体积小巧,用户携带、使用方便,由于采用FPGA芯片作为控制系统,在满足高速且大量数据的处理情况下,极大的降低了生产成本,使其具备很强的市场竞争力,而且本实用新型集示波器与函数信号发生器的功能于一体,具有较广的使用范围。
【附图说明】
[0011]下面对本说明书附图所表达的内容及图中的标记作简要说明:
[0012]图1是本实用新型的【具体实施方式】的结构示意图。
[0013]图2是本实用新型的【具体实施方式】的戴上保护套后的结构示意图。
[0014]图3是本实用新型的【具体实施方式】的背面结构示意图。
[0015]图4是本实用新型的【具体实施方式】的电路系统的原理框图。
[0016]图5是本实用新型的【具体实施方式】的控制系统的原理框图。
[0017]图中:1一盒体;2—彳g号接口 ;3—电路系统;4一按键系统;5—控制系统;6—显示器;7—FPGA处理器;8—衰减器;9一供电电路;10—放大器;11一模式切换电路;12—触发电路;13—高速AD转换器;14一DDR2存储器;15—高速DA转换器;16—幅度调节电路;17—滤波器;18—电池;19一振荡电路;20—FLASH模块;21—SRAM储存器;101—手带;102—开关;103—钩孔;104—支撑架;201—保护套;202—挂钩;203—信号输入端口 CH1 ;204—信号输入端口 CH2 ;205—波形输出端口 ;206—地线端子;207—波形矫正端子;401—调节旋钮;402—TRIGGER 按键;403—SAVE/SAMPLE 按键;404—METER 按键;405— SCOPE 按键;406—WAVE 按键;407—MENU 按键;408—方向按键;409—F1 按键;410—F2 按键;411 一F3按键;412 — F4按键;701—PLL时钟;702— FIF0_A缓冲模块;703—FIF0_B缓冲模块;704—RAM缓存模块;705—控制顶层;706—操作命令检测底层;707—功能调用底层;708—ROM波形表;709—时钟分频模块;710—命令处理底层;711—波形发生底层;712—示波器显示底层;713—万用表显示底层;714—函数信号发生器显示底层;715—菜单界面显示底层;716—波形存储显示底层;717—外设驱动底层;718—显示器驱动底层。(原波形发生底层标号存在问题,已改)
【具体实施方式】
[0018]下面对照附图,通过对实施例的描述,本实用新型的【具体实施方式】如所涉及的各构件的形状
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1