频率检测系统的制作方法

文档序号:10954235阅读:435来源:国知局
频率检测系统的制作方法
【专利摘要】本实用新型公开了一种频率检测系统,包括RC振荡器、与RC振荡器相连的计数与数据处理单元、用于启动频率检测系统的工作的使能控制端、用于输入待测时钟信号的待测时钟信号输入端、用于对频率检测系统进行复位的复位端、用于指示频率检测系统对输入的待测时钟信号的频率检测完成的检测完成指示端及用于显示待测时钟信号频率的频率显示端,所述RC振荡器产生一个输出频率精确且不随温度变化及电源变化而变化的基准时钟信号至计数与数据处理单元,所述计数与数据处理单元将待测时钟信号与基准时钟信号进行比较处理后产生待测时钟信号的频率。本实用新型能够直接读取频率、检测范围广且检测精度高。
【专利说明】
频率检测系统
技术领域
[0001]本实用新型涉及集成电路测试领域,特别是涉及一种频率检测系统。【背景技术】
[0002]随着当今电子科技的高速发展,现有的集成电路的结构非常复杂、集成化高且功能也很多样化,面对电子信息技术的日益增长的需求,整个集成电路产业得到了飞速发展。
[0003]在现有技术中,为了定量分析物理学上的频率,例如:工频、声频、震动频率等,往往采用以下方法来检测频率,即先通过传感器,将周期性变化的信号转换为电信号,再由电子频率检测器显示出对应的频率。可以看出,现有技术中,需要借助电子频率检测器来读取频率,检测范围有限,且检测精度不高。
[0004]因此,有必要提供一种能够直接读取频率、检测范围广、检测精度高、结构简单且功耗较低的频率检测系统。【实用新型内容】
[0005]本实用新型的目的在于克服现有技术的不足,提供一种能够直接读取频率、检测范围广、检测精度高、结构简单且功耗较低的频率检测系统。
[0006]本实用新型的目的是通过以下技术方案来实现的:一种频率检测系统,包括RC振荡器、与RC振荡器相连的计数与数据处理单元、用于启动所述频率检测系统的工作的使能控制端、用于输入待测时钟信号的待测时钟信号输入端、用于对所述频率检测系统进行复位的复位端、用于指示所述频率检测系统对输入的待测时钟信号的频率检测完成的检测完成指示端及用于显示所述待测时钟信号频率的频率显示端,所述RC振荡器产生一个输出频率精确且不随温度变化及电源变化而变化的基准时钟信号至所述计数与数据处理单元,所述计数与数据处理单元将所述待测时钟信号与所述基准时钟信号进行比较处理后产生所述待测时钟信号的频率。
[0007]所述使能控制端与所述RC振荡器及所述计数与数据处理单元相连,所述计数与数据处理单元分别与所述待测时钟信号输入端、所述复位端、所述检测完成指示端及所述频率显示端相连。
[0008]所述频率显示端包括用于显示所述待测时钟信号频率的整数部分的整数部分显示端及用于显示所述待测时钟信号频率的小数部分的小数部分显示端。
[0009]所述RC振荡器输出的所述基准时钟信号为3.906KHZ,当所述复位端的复位信号到来之后,所述计数与数据处理单元在一个基准时钟周期内进行16bit二进制计数,完成计数后左移8位,且左边8bit由所述整数部分显示端输出,为整数倍MHz,右边8bit由所述小数部分显示端输出,为小数倍MHz。
[0010]本实用新型的有益效果是:能够直接读取频率、检测范围广、检测精度高、结构简单且功耗较低。【附图说明】
[0011]图1为本实用新型频率检测系统的系统架构图;
[0012]图2为本实用新型频率检测系统的工作波形图;
[0013]图3为本实用新型频率检测系统的工作流程图。【具体实施方式】
[0014]下面结合附图进一步详细描述本实用新型的技术方案,但本实用新型的保护范围不局限于以下所述。
[0015]如图1所示,图1为本实用新型频率检测系统的系统架构图,本实用新型频率检测系统包括RC振荡器、与RC振荡器相连的计数与数据处理单元、与RC振荡器及计数与数据处理单元相连的使能控制端en_det、与计数与数据处理单元相连的待测时钟信号输入端clk_ det、与计数与数据处理单元相连的复位端rstn、与计数与数据处理单元相连的检测完成指示端det_done及与计数与数据处理单元相连的频率显示端。其中,频率显示端包括整数部分显示端freq_int及小数部分显示端freq_dec。
[0016]在本实用新型中,使能控制端en_det用于启动频率检测系统的工作;待测时钟信号输入端clk_det用于输入待测时钟信号;复位端rstn用于对频率检测系统进行复位;RC振荡器用于产生一个输出频率精确且不随温度变化及电源变化而变化的基准时钟信号clk_ ref?至计数与数据处理单元;计数与数据处理单元用于将待测时钟信号与基准时钟信号进行比较处理后产生待测时钟信号的频率;检测完成指示端det_d〇ne用于指示频率检测系统对输入的待测时钟信号的频率检测完成;频率显示端用于显示待测时钟信号的频率,其中, 整数部分显示端freq_int显示待测时钟信号的频率的整数部分,小数部分显示端freq_deC 显示待测时钟信号的频率的小数部分。
[0017]请同时参阅图2,图2为本实用新型频率检测系统的工作波形图。本实用新型频率检测系统的工作原理如下:RC振荡器输出一个很精准的3.906KHz的基准时钟信号至计数与数据处理单元,待测时钟信号进入频率检测系统,当复位端rstn的复位信号到来之后,在一个基准时钟周期内进行16bit二进制计数,完成计数后左移8位,左边8bit由整数部分显示端freq_int输出,为整数倍MHz,右边8bit由小数部分显示端freq_dec输出,为小数倍MHz, 即输出频率数据均以MHz为单位。完成计数后,检测完成指示端det_d〇ne的指示信号到来, 显示完成频率计数,频率检测系统进入待机状态,等待复位端rstn的下一个复位信号的到来,开始下一次计数。
[0018]如图3所示,图3为本实用新型频率检测系统的工作流程图,本实用新型频率检测系统的工作流程包括以下步骤:[0〇19 ]步骤一,使能控制端en_det启动频率检测系统的工作。
[0020]步骤二,RC振荡器输出一个基准时钟信号至计数与数据处理单元,其中,基准时钟信号为一个输出频率很精准的且不随温度变化及电源电压变化而变化的3.906KHz的基准时钟信号。[〇〇21]步骤三,待测时钟信号输入端clk_det输入待测时钟信号。[〇〇22]步骤四,复位端rstn的复位信号到来,计数与数据处理单元将待测时钟信号与基准时钟信号进行比较并处理后产生待测时钟信号的频率,即在一个基准时钟周期内进行 16bit二进制计数,完成计数后左移8位,左边8bit由整数部分显示端freq_int输出,为整数倍MHz,右边8bi t由小数部分显示端freq_deC输出,为小数倍MHz,即输出频率数据均以MHz 为单位。[〇〇23]步骤五,计数与数据处理单元完成计数后,检测完成指示端det_d〇ne的指示信号到来,显示完成频率计数。
[0024]步骤六,重置复位信号,清除残余数据,频率检测系统进入待机状态,等待复位端 rstn的下一个复位信号的到来时,转至步骤四,开始下一次计数。
[0025]本实用新型频率检测系统与现有技术相比,具有以下优点:系统结构简单,能够直接读取待测时钟信号的频率,能够检测频率为50KHz以上的频率,且频率越高,检测精度越尚,另外,在待机状态下,系统的功耗很低。
[0026]综上所述,本实用新型频率检测系统,能够直接读取频率、检测范围广、检测精度高、结构简单且功耗较低。
【主权项】
1.一种频率检测系统,其特征在于:所述频率检测系统包括RC振荡器、与RC振荡器相连 的计数与数据处理单元、用于启动所述频率检测系统的工作的使能控制端、用于输入待测 时钟信号的待测时钟信号输入端、用于对所述频率检测系统进行复位的复位端、用于指示 所述频率检测系统对输入的待测时钟信号的频率检测完成的检测完成指示端及用于显示 所述待测时钟信号频率的频率显示端,所述RC振荡器产生一个输出频率精确且不随温度变 化及电源变化而变化的基准时钟信号至所述计数与数据处理单元,所述计数与数据处理单 元将所述待测时钟信号与所述基准时钟信号进行比较处理后产生所述待测时钟信号的频 率。2.根据权利要求1所述的频率检测系统,其特征在于:所述使能控制端与所述RC振荡器 及所述计数与数据处理单元相连,所述计数与数据处理单元分别与所述待测时钟信号输入 端、所述复位端、所述检测完成指示端及所述频率显示端相连。3.根据权利要求1所述的频率检测系统,其特征在于:所述频率显示端包括用于显示所 述待测时钟信号频率的整数部分的整数部分显示端及用于显示所述待测时钟信号频率的 小数部分的小数部分显示端。4.根据权利要求3所述的频率检测系统,其特征在于:所述RC振荡器输出的所述基准时 钟信号为3.906KHZ,当所述复位端的复位信号到来之后,所述计数与数据处理单元在一个 基准时钟周期内进行16bit二进制计数,完成计数后左移8位,且左边8bit由所述整数部分 显示端输出,为整数倍MHz,右边8bit由所述小数部分显示端输出,为小数倍MHz。
【文档编号】G01H17/00GK205643512SQ201620387676
【公开日】2016年10月12日
【申请日】2016年5月3日
【发明人】葛亮宏, 叶飞, 况波
【申请人】成都锐成芯微科技有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1