一种带反馈电路的高压稳压电路的制作方法

文档序号:6329043阅读:345来源:国知局
专利名称:一种带反馈电路的高压稳压电路的制作方法
技术领域
本发明涉及半导体集成电路领域,特别是涉及一种带电流补偿的高压稳压电路。
背景技术
目如,使用的闻压稳压电路通常有两种解决方案,一种是使用闻压PMOS和闻压NMOS做的电压调整电路,但是由于高压器件的使用会明显增加制作成本;另一种是使用通用的电压嵌位电路,其缺点是驱动能力有限,并且驱动能力增大的同时功耗会迅速增大。所以,需要一种结构简单,驱动能力大,低功耗的高压稳压结构
发明内容

本发明要解决的技术问题是提供一种结构简单的高压稳压电路,应用于半导体集成电路制造领域,能降低稳压电路功耗,提高稳压电路驱动能力。为解决上述技术问题,本发明的高压稳定电路,包括一外部电源VDD连接电阻Rl的一端和高压NMOS管Μ4的漏极,电阻Rl的另一端连接PMOS管Ml的源极;PMOS管Ml的栅极连接其漏极,其漏极连接NMOS管M2的漏极,其衬底连接其源极;NMOS管M2的栅极连接其漏极,其源极连接NMOS管M3的漏极,其衬底连接地;NMOS管M3的栅极连接其漏极,其源极连接双极结型晶体管Dl的发射极,其衬底连接地;高压NMOS管Μ4其栅极连接NMOS管Ml的源极和电阻R2的一端,其源极连接内部电源,其衬底连接地;电阻R2的另一端连接NMOS管Μ5的栅极和电阻R3的一端,电阻R3的另一端连接地;NMOS管Μ5其漏极连接NMOS管Ml的源极,其源极连接双极结型晶体管D2的发射极,其衬底连接地;双极结型晶体管Dl和双极结型晶体管D2其各自的基极连接其各自的集电极后连接地。所述电阻Rl的阻值范围为20Κ至50Κ。所述外部电源VDD的电压范围为VDD ( 28V。外部电源VDD输入的电压,通过电阻Rl、PMOS管Ml、NMOS管M2、NMOS管M3和双极结型晶体管Dl的共同作用,产生电压VCLAMP,通过选取阻值在20k到50k之间的电阻Rl能降低稳压电路的功耗。定义电源流过电阻Rl的电流为10,流过PMOS管Ml、NMOS管M2、NMOS管M3和双极结型晶体管Dl到地的电流为II,流经NMOS管M5、双极结型晶体管D2到地的电流为12。IO = 11+12。当VDD变化时,12与IO同时增大或者同时变小,通过12的补偿作用,使得Il不随VDD的变化而变化,这样VCLAMP能维持电压不变。
其中,双极结型晶体管D2可以使用其它的负载所替代,比如二极管、电阻或NMOS管。本发明的高压稳压电路,应用于半导体集成电路制造领域,能降低稳压电路功耗,提闻稳压电路驱动能力。


下面结合附图与具体实施方式
对本发明作进一步详细的说明图I是本发明一实施例的电路结构示意2是VCLAMP-VDD特性曲线,显示Vsp = 5V时,VCLAMP-VDD的特性曲线关系。附图标记说明VDD是外部电源VOUT是内部电源R1、R2、R3 是电阻Ml 是 PMOS 管M2、M3、M5 是 NMOS 管M4是高压NMOS管D1、D2是双极结型晶体管。
具体实施例方式如图I所示,本发明的一实施例,包括一外部电源VDD连接电阻Rl的一端和高压NMOS管M4的漏极,电阻Rl的另一端连接PMOS管Ml的源极;PMOS管Ml的栅极连接其漏极,其漏极连接NMOS管M2的漏极,其衬底连接其源极;NMOS管M2的栅极连接其漏极,其源极连接NMOS管M3的漏极,其衬底连接地;NMOS管M3的栅极连接其漏极,其源极连接双极结型晶体管Dl的发射极,其衬底连接地;高压NMOS管M4其栅极连接NMOS管Ml的源极和电阻R2的一端,其源极连接内部电源,其衬底连接地;电阻R2的另一端连接NMOS管M5的栅极和电阻R3的一端,电阻R3的另一端连接地;NMOS管M5其漏极连接NMOS管Ml的源极,其源极连接双极结型晶体管D2的发射极,其衬底连接地;双极结型晶体管Dl和双极结型晶体管D2其各自的基极连接其各自的集电极后连接地。本实施例的高压稳压电路应用于开关型霍尔传感器的电源系统中,能满足外部电源VDD电压从3. 5V到28V的输入范围,稳压电路电流最大不超过1mA,能驱动4mA的负载。
如图2所示,VCLAMP-VDD的电压特性图,显示Vsp = 5V时,VCLAMP-VDD的特性曲
线关系。如果外部电源VDD的输入电压小于一个设定的需转换电压Vsp (Vsp等于内部电路的工作电压),VCLAMP电压会等于VDD,起跟随作用;如果外部电源VDD的输入电压大于等于Vsp,则VCLAMP会近似等于Vsp,不随VDD变化而变化,起到稳压作用,在VDD ( 28V时VCLAMP不高于6. 5V。电阻R2、NMOS管M5和双极结型晶体管D3组成一个反馈回路,当VCLAMP变高时,NMOS管M5的栅极电压升高,使得NMOS管M5的电流增大,流经电阻Rl的电流会流入NMOS管M5,使得PMOS管Ml的电流不变。以上通过具体实施方式
和实施例对本发明进行了详细的说明,但这些并非构成对本发明的限制。在不脱离本发明原理的情况下,本领域的技术人员还可做出许多变形和改进,这些也应视为本发明的保护范围。
权利要求
1.一种带反馈电路的高压稳压电路,其特征是,包括 一外部电源VDD连接电阻Rl的一端和高压NMOS管M4的漏极,电阻Rl的另一端连接PMOS管Ml的源极; PMOS管Ml的栅极连接其漏极,其漏极连接NMOS管M2的漏极,其衬底连接其源极; NMOS管M2的栅极连接其漏极,其源极连接NMOS管M3的漏极,其衬底连接地; NMOS管M3的栅极连接其漏极,其源极连接双极结型晶体管Dl的发射极,其衬底连接地; 高压NMOS管M4其栅极连接NMOS管Ml的源极和电阻R2的一端,其源极连接内部电源,其衬底连接地;电阻R2的另一端连接NMOS管M5的栅极和电阻R3的一端,电阻R3的另一端连接地; NMOS管M5其漏极连接NMOS管Ml的源极,其源极连接双极结型晶体管D2的发射极,其衬底连接地; 双极结型晶体管Dl和双极结型晶体管D2其各自的基极连接其各自的集电极后连接地。
2.如权利要求I所述的高压稳压电路,其特征是所述电阻Rl的阻值范围为20K至50K。
3.如权利要求I所述的高压稳压电路,其特征是所述外部电源VDD的电压范围为VDD ( 28V。
全文摘要
本发明公开了一种半导体集成电路领域,带反馈电路的高压稳压电路,包括一外部电源VDD通过电阻R1连接PMOS管M1源极和高压NMOS管M4漏极;PMOS管M1栅极连接其漏极,其漏极连接NMOS管M2漏极,其衬底连接其源极;NMOS管M2栅极连接其漏极,其源极连接NMOS管M3漏极,其衬底连接地;NMOS管M3栅极连接其漏极,其源极连接晶体管D1发射极,其衬底连接地;高压NMOS管M4其栅极连接NMOS管M1源极,通过电阻R2连接NMOS管M5栅极,通过电阻R3连接地,其源极连接内部电源,其衬底连接地;NMOS管M5其漏极连接NMOS管M1源极,其源极连接晶体管D2发射极,其衬底连接地;晶体管D1和D2其各自基极连接其各自集电极后连接地。本发明的高压稳压电路能降低稳压电路功耗,提高稳压电路驱动能力。
文档编号G05F1/10GK102981537SQ20111026173
公开日2013年3月20日 申请日期2011年9月6日 优先权日2011年9月6日
发明者张宁, 周平 申请人:上海华虹Nec电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1