使用斩波技术的开关电容器带隙基准电路的制作方法

文档序号:11153654阅读:571来源:国知局
使用斩波技术的开关电容器带隙基准电路的制造方法与工艺

本公开要求2015年10月26日提交的美国临时申请No.62/246,203的权益,该申请在此通过引用整体并入本文。



背景技术:

带隙基准电路生成基本上独立于温度变化的输出电压,并且因此已被用于集成电路中以供应一个或多个稳定操作电压。为了供应操作电压,传统带隙基准电路添加与绝对温度成正比(PTAT)电压至与绝对温度互补(CTAT)电压。例如,CMOS带隙基准电路包括互补金属氧化物半导体(CMOS)运算放大器(op-amp)以生成PTAT电压。然而,CMOS运算放大器的偏移可能导致具有显著温度漂移的输出电压。



技术实现要素:

在一个实施例中,一种方法,包括:在第一时间间隔期间向第一输出节点提供第一电压;在第二时间间隔期间向第一输出节点提供第二电压;以及对第一电压和第二电压求平均以向第二输出节点提供基准电压。第一电压包括与绝对温度成正比(PTAT)分量、与绝对温度互补(CTAT)分量和第一残余偏移分量。第二电压包括PTAT分量、CTAT分量和第二残余偏移分量。

在一个实施例中,该方法还包括:根据第一开关信号,将第一电容性元件的第一端耦合到第一输出节点;以及根据第二开关信号,将第二电容性元件的第一端耦合到第一输出节点。第一电容性元件的第二端和第二电容性元件的第二端耦合到地。

在一个实施例中,该方法还包括:根据第三开关信号,将第三电容性元件的第一端耦合到第一电容性元件的第一端以及第二电容性元件的第一端。第三电容性元件的第一端耦合到第二输出节点,并且第三电容性元件的第二端耦合到地。

在一个实施例中,该方法还包括:根据指示第一值的时钟信号和指示第一相位的相位信号,将第一输入节点耦合到斩波运算放大器(op-amp)的第一信号路径;根据指示第一值的时钟信号和指示第一相位的相位信号,将第一输出节点耦合到斩波运算放大器的第二信号路径;根据指示第一相位的相位信号,将第一电容性元件、第二电容性元件和第三电容性元件的第一端耦合到斩波运算放大器的第二信号路径;以及根据指示第一值的时钟信号,将第三电容性元件的第二端耦合到地。

在一个实施例中,该方法还包括:根据指示第二值的时钟信号和指示第一相位的相位信号,将第二输入节点耦合到斩波运算放大器的第一信号路径;根据指示第二值的时钟信号,将第三电容性元件的第二端与地去耦合;根据指示第二值的时钟信号,将第二电容性元件的第二端耦合到第三电容性元件的第二端;以及调整在第一输出节点处的电压的电平以提供第一电压。

在一个实施例中,该方法还包括:根据指示第一值的时钟信号和指示第二相位的相位信号,将第一输入节点耦合到斩波运算放大器的第三信号路径;以及根据指示第二相位的相位信号,将第一电容性元件、第二电容性元件和第三电容性元件的第一端耦合到斩波运算放大器的第四信号路径。

在一个实施例中,该方法还包括:根据指示第二值的时钟信号和指示第二相位的相位信号,将第二输入节点耦合到斩波运算放大器的第三信号路径;根据指示第二值的时钟信号,将第三电容性元件的第二端与地去耦合;根据指示第二值的时钟信号,将第二电容性元件的第二端耦合到第三电容性元件的第二端;以及调整在第一输出节点处的电压的电平以提供第二电压。

在一个实施例中,该方法还包括:根据指示第一相位的相位信号,使用第一斩波运算放大器(op-amp)生成PTAT电流;以及将PTAT分量、CTAT分量和第一残余偏移分量倍乘并将经倍乘的PTAT分量、CTAT分量和第一残余偏移分量相加,以根据指示第一相位的相位信号和时钟信号使用第二斩波运算放大器提供第一电压。

在一个实施例中,该方法还包括:将PTAT分量、CTAT分量和第二残余偏移分量倍乘并将经倍乘的PTAT分量、CTAT分量和第二残余偏移分量相加,以根据指示第二相位的相位信号和时钟信号使用第二斩波运算放大器提供第二电压。第一残余偏移分量和第二残余偏移分量中的每个分量与第一斩波运算放大器的第一偏移和第二斩波运算放大器的第二偏移相关联。

在一个实施例中,一种装置包括:离散时间电路,用于在第一时间间隔期间向第一输出节点提供第一电压以及在第二时间间隔期间向第一输出节点提供第二电压;以及滤波器,用于对第一电压和第二电压求平均以向第二输出节点提供基准电压。第一电压包括与绝对温度成正比(PTAT)分量、与绝对温度互补(CTAT)分量和第一残余偏移分量。第二电压包括PTAT分量、CTAT分量和第二残余偏移分量。

在一个实施例中,滤波器包括:第一电容性元件,耦合到第一输出节点和地;第一开关器件,用于根据第一开关信号将第一电容性元件的第一端耦合到第一输出节点;第二电容性元件,耦合到第一输出节点和地;以及第二开关器件,用于根据第二开关信号将第二电容性元件的第一端耦合到第一输出节点。第一电容性元件的第二端和第二电容性元件的第二端耦合到地。

在一个实施例中,滤波器还包括:第三电容性元件,耦合到第二输出节点和地;第三开关器件,用于根据第三开关信号将第三电容性元件的第一端和第三输出节点耦合;第四开关器件,用于根据第四开关信号将第一电容性元件的第一端耦合到第三输出节点;以及第五开关器件,用于根据第五开关信号将第二电容性元件的第一端耦合到第三输出节点。

在一个实施例中,离散时间电路是开关电容器电路,并且开关电容器电路包括:斩波运算放大器(op-amp),斩波运算放大器包括第一开关网络、运算放大器、第二开关网络以及输出,第一开关网络和第二开关网络用于根据指示第一相位的相位信号提供第一信号路径和第二信号路径;第一开关器件,用于根据指示第一值的时钟信号将第一输入节点耦合到斩波运算放大器的第一信号路径;第二开关器件,用于根据指示第一值的时钟信号将第一输出节点耦合到斩波运算放大器的第二信号路径;第一电容性元件、第二电容性元件和第三电容性元件,每个元件都具有耦合到斩波运算放大器的第二信号路径的第一端;以及第三开关器件,用于根据指示第一值的时钟信号将第三电容性元件的第二端耦合到地。

在一个实施例中,开关电容器电路还包括:第四开关器件,用于根据指示第二值的时钟信号将第二输入节点耦合到斩波运算放大器的第一信号路径;以及第五开关器件,用于根据指示第二值的时钟信号将第二电容性元件的第二端耦合到第三电容性元件的第二端。第三开关器件根据指示第二值的时钟信号将第三电容性元件的第二端与地去耦合。斩波运算放大器调整耦合到第一输出节点的输出的电平以提供第一电压。

在一个实施例中,第一开关网络和第二开关网络根据指示第二相位的相位信号提供第三信号路径和第四信号路径,第一开关器件根据指示第一值的时钟信号将第一输入节点耦合到斩波运算放大器的第三信号路径,以及第一电容性元件、第二电容性元件和第三电容性元件的第一端耦合到斩波运算放大器的第四信号路径。

在一个实施例中,开关电容器电路还包括:第四开关器件,用于根据指示第二值的时钟信号将第二输入节点耦合到斩波运算放大器的第三信号路径;以及第五开关器件,用于根据指示第二值的时钟信号将第二电容性元件的第二端耦合到第三电容性元件的第二端。第三开关器件根据指示第二值的时钟信号将第三电容性元件的第二端与地去耦合。斩波运算放大器调整耦合到第一输出节点的输出的电平以提供第二电压。

在一个实施例中,离散时间电路是开关电容器电路,并且装置还包括:带隙核,用于根据相位信号生成PTAT电流。带隙核包括第一斩波运算放大器(op-amp),第一斩波运算放大器包括第一开关网络、第一运算放大器、第二开关网络和第三开关网络。开关电容器电路被配置用于将PTAT分量、CTAT分量和第一残余偏移分量倍乘并将经倍乘的PTAT分量、CTAT分量和第一残余偏移分量相加,以根据指示第一相位的相位信号和时钟信号提供第一电压。开关电容器电路包括第二斩波运算放大器,第二斩波运算放大器包括第四开关网络、第二运算放大器和第五开关网络。

在一个实施例中,开关电容器电路被进一步配置用于将PTAT分量、CTAT分量和第二残余偏移分量倍乘并将经倍乘的PTAT分量、CTAT分量和第二残余偏移分量相加,以根据指示第二相位的相位信号和时钟信号提供第二电压。第一残余偏移分量和第二残余偏移分量中的每个分量与第一运算放大器的第一偏移和第二运算放大器的第二偏移相关联。

在一个实施例中,离散时间电路在第一时间间隔期间向滤波器提供包括第一残余偏移分量的第一电压,并且在第二时间间隔期间向滤波器提供包括第二残余偏移分量的第二电压。在第三时间间隔期间,滤波器对第一电压和第二电压求平均并抵消第一残余偏移分量和第二残余偏移分量以生成基准电压。因而,滤波器输出基本上独立于第一运算放大器的第一偏移和第二运算放大器的第二偏移的基准电压。

附图说明

图1是根据一个实施例的带隙基准电路。

图2是根据一个实施例的适于用作图1的带隙基准电路的带隙基准电路的电路图。

图3示出了根据一个实施例的与图2的带隙电路的操作的有关的波形。

图4显示了根据一个实施例的图2的第一电压、第二电压和基准电压的分布。

图5是示出了根据一个实施例的由带隙基准电路执行的过程的流程图。

具体实施方式

图1是根据一个实施例的带隙基准电路1-100的框图。带隙基准电路1-100包括带隙核1-10、离散时间电路1-150和滤波器1-190。

带隙核1-110生成与绝对温度成正比(PTAT)电流并且提供PTAT电压和与绝对温度互补(CTAT)电压至离散时间电路1-150。在一个实施例中,带隙核1-110包括电阻器、双极结型晶体管(BJT)以及执行第一斩波操作的第一斩波运算放大器。

离散时间电路1-150将PTAT电压、CTAT电压和残余偏移电压倍乘,并且将经倍乘的PTAT电压、CTAT电压和残余偏移电压相加以提供电压至滤波器1-190。离散时间电路1-150在第一时间间隔期间提供第一电压Vout1至滤波器1-190,并且第一电压Vout1包括与绝对温度成正比(PTAT)分量、与绝对温度互补(CTAT)分量以及第一残余偏移分量。离散时间电路1-150在第二时间间隔期间提供第二电压Vout2至滤波器1-190,并且第二电压Vout2包括PTAT分量、CTAT分量和第二残余偏移分量。在一个实施例中,离散时间电路1-150是开关电容器电路,其包括多个开关器件、多个电容性元件以及执行第二斩波操作的第二斩波运算放大器。

在一个实施例中,第一斩波运算放大器包括第一开关网络、第一运算放大器、第二开关网络和第三开关网络,并且第二斩波运算放大器包括第四开关网络、第二运算放大器和第五开关网络。在该实施例中,残余偏移电压对应于在已执行第一和第二斩波操作之后的第一和第二运算放大器的偏移的剩余部分。

滤波器1-190对第一电压Vout1和第二电压Vout2求平均,并且抵消第一和第二残余偏移分量以生成基准电压Vref。因此,滤波器1-190输出基本上独立于第一和第二运算放大器的偏移的基准电压Vref

图2是适合用作图1的带隙基准电路1-100的带隙基准电路2-100的电路图。带隙基准电路2-100包括带隙核2-110、开关电容器电路2-150和滤波器2-190。

带隙核2-100包括第一晶体管201、第二晶体管203、第一斩波运算放大器206、电阻器209、第一双极结型晶体管(BJT)211和第二BJT 213。第一斩波运算放大器206包括第一开关网络205、第一运算放大器207、第二开关网络208和第三开关网络204。

带隙核2-100生成流经第一BJT 211和第二BJT 213的偏置电流Ib,并且因此在第一节点A和第二节点B分别向开关电容器电路2-150提供第一电压VA和第二电压VB

在节点B处的第二电压VB的电平对应于第一BJT 211的基极-发射极电压,并且由等式1表示:

在等式1中,VT是热电压并且Is是第一BJT 211的饱和电流。等式1指示了第二电压VB是CTAT电压。

偏置电流Ib的幅度由等式2表示:

在等式2中,R是电阻器209的电阻值,并且n是第一BJT 211和第二BJT 213的发射极面积的比率。等式2指示了偏置电流Ib与热电压VT成正比,并且因此偏置电流Ib是PTAT电流。

使用等式2,第一电压VA和第二电压VB之间的差值VAB可以由等式3表示:

等式3指示了在第一电压VA和第二电压VB之间的差值VAB是PTAT电压。

第一斩波运算放大器206响应于指示斩波的第一相位PH1和第二相位PH2的相位信号PH执行斩波操作,以便于减少第一运算放大器207的第一偏移。在一个实施例中,第一相位PH1对应于相位信号PH的高逻辑值,并且第二相位PH2对应于相位信号PH的低逻辑值。

在一个实施例中,第一开关网络205在相位信号PH具有第一相位PH1时将其第一和第二输入分别耦合至其第一和第二输出,并且在相位信号PH指示第二相位PH2时将其第一和第二输入分别耦合至其第二和第一输出。在一个实施例中,第三开关网络204在相位信号PH具有第一相位PH1时将其第一和第二输入分别耦合至其第一和第二输出,并且在相位信号PH指示第二相位PH2时将其第一和第二输入分别耦合至其第二和第一输出。

在一个实施例中,第二开关网络208在相位信号PH具有第一相位PH1时将其第一和第二输入分别耦合至其第一和第二输出,并且在相位信号PH指示第二相位PH2时将其第一和第二输入分别耦合至其第二和第一输出。例如,第二开关网络208的第一和第二输入耦合至第一运算放大器207的内部差分信号节点,并且第二开关网络208的第一和第二输出之一耦合至第一运算放大器207的单个输出节点。

开关电容器电路2-150包括第一开关器件215、第二开关器件217、第三开关器件225、第四开关器件227和第五开关器件229、第一电容性元件228、第二电容性元件223和第三电容性元件231以及第二斩波运算放大器218。第二斩波运算放大器218包括第四开关网络219、第二运算放大器221以及第五开关网络220。在一个实施例中,第一电容性元件228、第二电容性元件223和第三电容性元件231是金属氧化物金属(MOM)电容器。

第一开关器件215响应于时钟信号CK将带隙核2-110的第二节点B耦合以及去耦合至第四开关网络219的第一输入。第一开关器件215在时钟信号CK具有第一逻辑值CK1时将带隙核2-110的第二节点B耦合至第四开关网络219的第一输入,并且在时钟信号CK具有第二逻辑值CK2时去耦合。

第二开关器件217响应于时钟信号CK将带隙核2-110的第一节点A耦合以及去耦合至第四开关网络219的第一输入。在一个实施例中,第二开关器件217在时钟信号CK具有第二逻辑值CK2时将带隙核2-110的第一节点A耦合至第四开关网络219的第一输入,并且在时钟信号CK具有第一逻辑值CK1时去耦合。

在一个实施例中,第一逻辑值CK1是高逻辑值并且第二逻辑值CK2是低逻辑值。在另一实施例中,第一开关器件215响应于第一时钟信号而操作,并且第二开关器件217响应于第二时钟信号而操作,并且第二时钟信号是第一时钟信号的反相版本。

第四开关网络219具有耦合至第一电容性元件228、第二电容性元件223和第三电容性元件231以及第三开关器件225的第二输入。第四开关网络219具有分别耦合至第二运算放大器221的正端子和负端子的第一输出和第二输出。

在一个实施例中,第四开关网络219在相位信号PH具有第一相位PH1时将其第一输入和第二输入分别耦合至其第一输出和第二输出,并且在相位信号PH指示第二相位PH2时将其第一输入和第二输入分别耦合至其第二和第一输出。

在一个实施例中,第五开关网络220在相位信号PH具有第一相位PH1时将其第一输入和第二输入分别耦合至其第一输出和第二输出,并且在相位信号PH指示第二相位PH2时将其第一输入和第二输入分别耦合至其第二和第一输出。例如,第五开关网络220的第一和第二输入耦合至第二运算放大器221的内部差分信号节点,并且第五开关网络220的第一和第二输出之一耦合至第二运算放大器221的单个输出节点。

第二斩波运算放大器218响应于指示斩波的第一相位PH1和第二相位PH2的相位信号执行斩波操作。例如,当相位信号PH指示第一相位PH1时,第二斩波运算放大器218将第一信号从第一节点A或第二节点B通过第一路径传输,并且将第二信号从第三节点C通过第二路径传输。当相位信号PH指示第二相位PH2时,第二斩波运算放大器218将第一信号从第一节点A或第二节点B通过第三路径传输并且从节点C通过第四路径传输。

第二斩波运算放大器218具有耦合至第一输出节点OUT1的输出。第一输出节点OUT1耦合至第二电容性元件223、第三开关器件225和第四开关器件227以及滤波器2-190。

在一些实施例中,第一残余偏移通常在第一斩波运算放大器206执行斩波操作之后残余,并且被传输至第一输出节点OUT1,并且第二残余偏移通常在第二斩波运算放大器218执行斩波操作之后残余并且被传输至第一输出节点OUT1。例如,第一和第二残余偏移分别源自第一运算放大器207和第二运算放大器221中的电容失配、寄生电容、电流镜配置的本征非对称性等等。

滤波器2-190包括第六开关器件233、第七开关器件235、第八开关器件237、第九开关器件239和第十开关器件241,以及第四电容性元件243、第五电容性元件245和第六电容性元件247。滤波器2-190减少在由第一斩波运算放大器206和第二斩波运算放大器218执行斩波操作之后剩余的所传输的第一和第二残余偏移,以生成在第二输出节点OUT2处的基准电压Vref,这将在下文中参考图3更加具体地描述。在一个实施例中,第四电容性元件243的电容C4基本上等于第五电容性元件245的电容C5。

图3示出了根据一个实施例的与图3的带隙电路2-100的操作有关的波形。

参见图3,在第一时间间隔t1期间,时钟信号CK具有第一时钟值CK1,并且因此第一开关器件215、第三开关器件225和第五开关器件229导通。因此,第二电容性元件223变为短路,并且第一电容性元件228和第三电容性元件231被充电以具有与在第二节点B处的第二电压VB基本上相同的电压。此外,相位信号PH指示第一相位PH1,并且因此第二节点B耦合至第二斩波运算放大器218的第一信号路径。第一电容性元件228、第二电容性元件223和第三电容性元件231的第一端耦合至第二斩波运算放大器218的第二信号路径。因此,在第一输出节点OUT1处的第一输出电压VOUT1的电平由等式4表示:

Vout1=VB+VCS 等式4。

在等式4中,VOS是对应于第一运算放大器207和第二运算放大器221的所传输的第一残余偏移和第二残余偏移之和。

在第二时间间隔t2期间,时钟信号CK具有第二时钟值CK2,并且第二开关器件217和第四开关器件227因此导通,而第一开关器件215、第三开关器件225和第五开关器件229断开。因此,第二电容性元件223串联耦合至第三电容性元件231以形成电容性反馈回路。此外,相位信号PH指示第一相位PH1,并且第一节点A因此耦合至第二斩波运算放大器218的第一信号路径。第二运算放大器221在一个实施例中使用电容性反馈回路调整第一输出电压VOUT1的电平,直至第二运算放大器221的正端子处的电压变为基本上等于在运算放大器221的负端子处的电压。因此,在第一输出节点OUT1处的第一输出电压VOUT1的电平由等式5表示:

在等式5中,C1、C2和C3表示第一电容性元件228、第二电容性元件223和第三电容性元件231的相应电容值。在下文中,等式5中的第一输出电压VOUT1的第一项、第二项和第三项将分别被称为CTAT分量、PTAT分量和第一残余偏移分量。

在第三时间间隔t3期间,第一开关信号S1具有第一逻辑值(例如,高逻辑值),并且第六开关器件233因此导通以将第一输出节点OUT1耦合至第四电容性元件243的第一端。因此,第四电容性元件243被充电,直至在第一端处的第一电压V1的电平变成基本上等于等式5的第一输出电压VOUT1

在第四时间间隔t4期间,第一开关信号S1具有第二逻辑值(例如低逻辑值),并且第六开关元件233因此被断开。此外,时钟信号CK具有第一时钟值CK1,并且相位信号PH指示第二相位PH2,并且第二节点B因此耦合至第二斩波运算放大器218的第三信号路径。第一电容性元件228、第二电容性元件223和第三电容性元件231的第一端耦合至第二斩波运算放大器218的第四信号路径。因此,在第一输出节点OUT1处的第一输出电压VOUT1的电平由等式6表示:

Vout1=VB-VOS 等式6。

在第五时间间隔t5期间,时钟信号CK具有第二时钟值CK2,并且第二开关器件217和第四开关器件227因此导通,而第一开关器件215、第三开关器件225和第五开关器件229断开。因此,第一节点A耦合至第二斩波运算放大器218的第三信号路径。第二运算放大器221调整第一输出电压VOUT1的电平,直至在正端子处的电压变成基本上等于在负端子处的电压。因此,在第一输出节点OUT1处的输出电压VOUT1的电平由等式7表示:

在下文中,等式7中的第一输出电压VOUT1的第三项将被称为第二残余偏移分量。

在第六时间间隔t6期间,第二开关信号S2具有第一逻辑值(例如高逻辑值),并且第七开关器件235因此导通以将第一输出节点OUT1耦合至第五电容性元件245的第一端。因此,第五电容性元件245被充电,直至在第一端处的第二电压V2的电平变成基本上等于等式7的第一输出电压VOUT1

在第七时间间隔t7期间,第二开关信号S2具有第二逻辑值(例如低逻辑值)并且时钟信号CK具有第一时钟值CK1。此外,第一斩波运算放大器206和第二斩波运算放大器218以斩波的第一相位PH1操作,并且在第一输出节点OUT1处的第一输出电压VOUT1的电平变成等于等式4的电平。

在第八时间间隔t8期间,第三开关信号SA和第四开关信号SA’具有第一逻辑值(例如高逻辑值),并且因此第八开关器件237、第九开关器件239和第十开关器件241被导通以将第四电容性元件243和第五电容性元件245的第一端耦合至第六电容性元件247的第一端。第六电容性元件247将第一电压V1和第二电压V2求平均,并且因此抵消分别在第一电压V1和第二电压V2中包括的第一和第二残余偏移分量(例如,和)。

在一个实施例中,在第四开关信号SA’被设置为第一逻辑值之前,第三开关信号SA可以在第七时间间隔t7期间被设置为第一逻辑值,如图3所示。这允许在图2的第四节点D耦合至第六电容性元件247之前第一电压信号V1和第二电压信号V2的求平均在第四节点D处开始,并且因此减少在输出节点OUT2的潜在电压扰动。此外,第四开关信号SA’可以在第三开关信号SA被设置为第二逻辑值之前被设置为第二逻辑值,如图3所示,以便减少输出节点OUT2的潜在电压扰动。

第六电容性元件247的第一端被耦合至第二输出节点OUT2。因此,在第二输出节点OUT2处的基准电压Vref的电平由等式8表示:

根据等式8,基准电压Vref基本上独立于第一和第二残余偏移分量。因为第一和第二残余偏移分量与在执行斩波操作之后的第一和第二运算放大器207和221的偏移的剩余部分成正比,因此基准电压Vref也基本上独立于第一运算放大器207的偏移和第二运算放大器221的偏移。

图4分别示出了根据一个实施例的第一电压V1(例如图2的第一电压V1)、第二电压V2(例如图2的第二电压V2)和基准电压Vref(例如图2的基准电压Vref)的分布410、430和450。

参照图4,在根据本公开的一个实施例应用斩波技术以减少第一运算放大器和第二运算放大器(例如图2的第一运算放大器207和第二运算放大器221)的偏移之后,第一电压V1和第二电压V2分别包括与基准电压Vref的目标值偏离的第一残余偏移分量和第二残余偏移分量。根据本公开的一个实施例的滤波器(例如图2的滤波器2-190)抵消第一残余偏移分量和第二残余偏移分量,以使得基准电压Vref基本上独立于第一运算放大器和第二运算放大器的偏移,并因而提供精确的基准电压。此外,这样的滤波器具有比传统低通滤波器(LPF)的尺寸更小的尺寸,并且因而节省电路面积。

图5是图示了根据一个实施例的由带隙基准电路(例如图2的带隙基准电路2-100)执行的过程的流程图。在一个实施例中,带隙基准电路包括带隙核、开关电容器电路和滤波器。

在S510,带隙基准电路在第一时间间隔期间向第一输出节点提供第一电压。第一电压包括PTAT分量、CTAT分量和第一残余偏移分量。

在S530,带隙基准电路在第二时间间隔期间向第一输出节点提供第二电压。第二电压包括PTAT分量、CTAT分量和第二残余偏移分量。

在一个实施例中,带隙基准电路包括第一斩波运算放大器和第二斩波运算放大器。第一斩波运算放大器和第二斩波运算放大器分别包括第一运算放大器和第二运算放大器,并且第一残余偏移分量和第二残余偏移分量中的每个分量与第一运算放大器和第二运算放大器的偏移相关联。

在S550,带隙基准电路对第一电压和第二电压求平均以向第二输出节点提供基准电压。在一个实施例中,第一残余偏移分量具有与第二残余偏移分量基本相同的幅度和与第二残余偏移分量相反的极性,并且因而基准电压基本上独立于第一残余偏移分量和第二残余偏移分量。

已经结合作为示例提出的本公开的具体实施例描述了本公开的方面。在不脱离下面阐述的权利要求的范围的情况下可以对这里阐述的实施例作出各种备选、修改和变化。因此,这里阐述的实施例旨在进行说明而不是进行限制。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1