1.一种电流镜电路,包括:
输入电流引脚,所述输入电流引脚包括:
第一双极结型晶体管(BJT),所述第一双极结型晶体管具有被配置成用于接收源自电流节点处的输入电流的集电极端子;以及
第一金属氧化物半导体场效应晶体管(MOSFET),所述第一金属氧化物半导体场效应晶体管具有耦合至所述电流节点的栅极端子以及耦合至所述第一BJT的基极端子的源极端子;以及
第一输出电流引脚,所述第一输出电流引脚包括:
第二BJT,所述第二BJT具有被配置成用于供应输出电流的集电极端子;以及
第二MOSFET,所述第二MOSFET具有耦合至所述电流节点的栅极端子以及耦合至所述第二BJT的基极端子的源极端子。
2.如权利要求1所述的电流镜电路,其中,所述第一BJT的所述基极端子以及所述第二BJT的所述基极端子通过具有寄生电阻的电路线来连接。
3.如权利要求1所述的电流镜电路,其中,所述第二BJT是由并联耦合的多个BJT器件形成的并且被一个或多个数字控制信号选择性地启用的可变BJT。
4.如权利要求3所述的电流镜电路,其中,所述第二MOSFET耦合至所述可变BJT的所述多个BJT器件中的每一个BJT器件。
5.如权利要求1所述的电流镜,进一步包括:第二输出电流引脚,所述第二输出电流引脚包括:
第三BJT,所述第三BJT具有被配置成用于供应进一步输出电流的集电极端子;以及
第三MOSFET,所述第三MOSFET具有耦合至所述电流节点的栅极端子以及耦合至所述第三BJT的基极端子的源极端子。
6.如权利要求5所述的电流镜,其中,所述第一和第二输出电流引脚在公共输出电流节点处连接在一起。
7.如权利要求6所述的电流镜,进一步包括:预充电电路,所述预充电电路被配置成用于将所述公共输出电流节点预充电至预充电电压。
8.如权利要求1所述的电流镜,进一步包括:第一开关,所述第一开关被配置成用于响应于第一控制信号而将所述第二MOSFET的所述栅极端子选择性地耦合至所述电流节点。
9.如权利要求8所述的电流镜,进一步包括:第二开关,所述第二开关被配置成用于响应于第二控制信号而将所述第二MOSFET的所述栅极端子选择性地耦合至所述第二MOSFET的所述源极端子。
10.如权利要求9所述的电流镜,其中,所述第一和第二控制信号不重叠。
11.如权利要求1所述的电流镜电路,其中,所述第一BJT的所述基极端子以及所述第二BJT的所述基极端子通过具有寄生电阻的电路线来连接,并且所述电流镜电路进一步包括:第三开关,所述第三开关被配置成用于响应于第三控制信号而将所述第二BJT的所述基极端子选择性地耦合至所述电路线。
12.如权利要求11所述的电流镜,进一步包括:第四开关,所述第四开关被配置成用于响应于第四控制信号而将所述第二BJT的所述基极端子选择性地耦合至所述第二BJT的发射极端子。
13.如权利要求12所述的电流镜,其中,所述第三控制信号和所述第四控制信号不重叠。
14.如权利要求12所述的电流镜,进一步包括:第五开关,所述第五开关被配置成用于响应于第五控制信号而将所述第二BJT的所述集电极端子选择性地耦合至所述第二BJT的所述发射极端子。
15.如权利要求1所述的电流镜,
其中,所述输入电流引脚进一步包括:第一级联晶体管,所述第一级联晶体管与所述第一BJT串联耦合以接收源自所述电流节点处的所述输入电流;
其中,所述输出电流引脚进一步包括:第二级联晶体管,所述第二级联晶体管与所述第二BJT串联耦合;并且
其中,所述第一和第二级联晶体管由偏置电压进行偏置。
16.如权利要求15所述的电流镜,进一步包括:第六开关,所述第六开关被配置成用于响应于第六控制信号而将所述第二级联晶体管的控制端子选择性地耦合至所述偏置电压。
17.如权利要求16所述的电流镜,进一步包括:第七开关,所述第七开关被配置成用于响应于第七控制信号而将所述第二级联晶体管的所述控制端子选择性地耦合至所述第二BJT。
18.如权利要求17所述的电流镜,其中,所述第六和第七控制信号不重叠。