一种减小数字域对高精度ADC干扰的低成本低功耗供电方法与流程

文档序号:15635246发布日期:2018-10-12 21:23阅读:696来源:国知局

本发明属于集成电路技术领域,特别涉及减小数字域对高精度adc干扰的供电方法。



背景技术:

使用adc(analogdigitalconvertor)电路测量一个电压信号并将其转换成数字信号传递到cpu或mcu处理是电子领域最常见和基础的功能之一。基于这一架构的印制电路板产品或芯片分布在多个应用领域,包括:传感器信号检测、工业测量、人体电信号检测、电池管理、通信等。

由于adc的作用是将模拟电压信号转换成数字信号,印制电路板上或芯片中不可避免的同时存在高精度模拟电路和数字电路。模拟电路中的模拟信号通常摆幅小、边沿缓、易受干扰;数字电路中的数字信号通常摆幅大、边沿陡、健壮,会对电源线和地线注入高频的干扰信号。如果不细致的处理模拟电路和数字电路在印制电路板或芯片版图中的布局问题,数字干扰信号会影响模拟电路的正常工作,降低其精度。这一问题在高精度adc检测电路更为严重。

减小数字电路对模拟电路的完整解决方法需要考虑多个因素,例如拉大数字电路到模拟电路的间距、增加模拟电路外围的保护环、数字电路中避免边沿过于陡峭的信号等。

如专利申请201310011831.4公开了一种供电监控系统和方法,该供电监控系统包括:ldo;用于采集所述ldo输出的电流并转换为模拟电压信号的采集电路;与采集电路连接,用于对将模拟电压信号进行转换为数字电压信号的adc;与所述adc连接,用于接收adc转换后数字电压信号,将接收到的数字电压信号与自身内存储的预设电压阀值进行比较,并根据比较结果控制ldo工作状态的控制芯片。通过本申请提供的供电监控系统控制芯片可以直接使用软件编程方式简便的更改预设电压阈值,便于对供电监控系统的调整,以使同一个供电监控系统便于监控不同子板。

然而,该专利申请是将供电监控系统中控制芯片将接收到的数字电压信号与预留阀值电压比较,并根据比较结果控制ldo的工作状态,并不能能够有效地降低功耗。

现有的使用adc检测模拟电压信号的示意图如图1所示。模拟电压信号被adc电路转换成数字信号,数字信号被数字电路,例如cpu或mcu,处理后输出到下一级系统。从该示意图可以看出,系统中不可避免的同时存在模拟信号和数字信号。对于高精度adc的检测电路来说,必须细致的处理模拟信号和数字信号的隔离,或者说模拟电路避免受到数字电路干扰的问题。

数字电路的信号通常是轨到轨摆幅,即从电源到地的满摆幅。当电源电压发生变化时,数字信号摆幅也随之变化。这样的结果是,当电池等非恒压供电设备作为系统电源时,随着电池电量的衰减,电压降低,数字干扰信号也随之变化,adc受到的干扰不同,其转换的数字信号,也就是adc的读数也将变化。这种现象在电池供电的高精度测量场景中尤为显著。

比较简单的解决方法就是在整个系统或者单独在数字电路上增加稳压电路,例如一个ldo(lowdropout)。这一方案可以使得数字电路的电源不变化,解决了adc读数随电源变化的问题。但是,在很多应用领域,要求系统在休眠状态下的功耗越低越好,通常小于1ua。额外的ldo电路一般会有几十ua的功耗,不能满足系统的功耗要求。可以选用功耗极低的ldo解决此问题,但是价格将非常昂贵。

在针对微弱信号的高精度adc检测领域,例如,传感信号检测、人体电信号检测,测量精度是最受关注的指标。在现代社会中,以手机为代表的便携式锂电池供电设备随处可见。由于电池的供电量有限,采用低功耗的测量方法延长设备的电池单次使用寿命越来越受到人们的关注。所以,adc检测的精度和功耗问题在电池供电设备中受到极大的关注。



技术实现要素:

基于此,因此本发明的首要目地是提供一种减小数字域对高精度adc干扰的低成本低功耗供电方法,该方法针对的是数字电路对模拟电路干扰的一个方面,即由于电源变化造成的adc读数变化问题,特别针对高精度、低功耗的应用场景,能够有效地降低功耗,且实现成本低。

本发明的另一个目地在于提供一种减小数字域对高精度adc干扰的低成本低功耗供电方法,该方法通过对ldo的关断实现ldo模块的功耗控制,实现简便,能够低成本地减小数字域对高精度adc干扰。

为实现上述目的,本发明的技术方案为:

一种减小数字域对高精度adc干扰的低成本低功耗供电方法,其特征在于该方法在数字电路上接有ldo模块,ldo模块接有驱动管,当系统需要进入休眠模式时,数字电路通过休眠模式指令将ldo关断,ldo模块不再有功耗,但是其驱动管的栅极电压vps也被休眠指令拉低,从而将驱动管开启,保持对数字电路的供电。节点vldo的电压本来由ldo的输出决定,在驱动管开启后,vldo近似等于电源电压。此时,vldo也将随着电源电压变化,但是系统处于休眠状态,不需要adc检测电压信号,所以vldo的变化不会影响adc读数。当系统恢复到正常模式时,数字电路通过退出休眠模式指令开启ldo,vldo电压被稳定住,数字电路的干扰不会随电源变化,adc读数不随电源变化。

虽然在系统上电时刻,数字电路的状态不定。数字电路可能在上电时刻就向ldo发出休眠指令,也可能发出退出休眠指令。但是,无论哪种情况,都有供电设备对数字电路供电使其完成上电复位,确定工作状态,而不会出现上电失败导致逻辑混乱的情况。

进一步,所述ldo模块接有pmos管,且所述pmos管的g极和ldo模块一起接于电源,pmos管的d极接于ldo模块,pmos管的s极接于接地电容及数字电路,数字电路通过pmos管控制ldo的关断。

本发明通过ldo模块,当系统需要进入休眠模式时,数字电路通过休眠模式指令将ldo关断,ldo模块不再有功耗,但是其驱动管的栅极电压vps也被休眠指令拉低,从而将驱动管开启。当系统恢复到正常模式时,数字电路通过退出休眠模式指令开启ldo,vldo电压被稳定住,数字电路的干扰不会随电源变化,adc读数不随电源变化,由此避免数字电路的干扰,同时也能够降低ldo的功耗。

从ldo的设计难度和成本来看,系统对ldo的功耗要求并不高,按照通常的指标设计或选取器件即可,不会大幅增加设计难度和成本。

附图说明

图1是现有技术实现的adc检测模拟电压信号的示意图。

图2是本发明所实施adc检测模拟电压信号的电路图。

图3是本发明所实施节点vldo电压波形图。

具体实施方式

为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。

本发明的方案如图2所示。图中的pmos驱动管实际隶属于ldo电路,用来提供驱动电流。为了清楚的表述原理,单独画出了pmos驱动管并标注栅极的节点电压vps。

该发明解决问题的思路仍然是通过给数字电路提供ldo的稳压电源来避免数字电路对模拟电路产生随电源变化的干扰。本发明在数字电路上接有ldo模块、ldo模块接有驱动管。具体地说,所述ldo模块接有pmos管,且所述pmos管的g极和ldo模块一起接于电源,pmos管的d极接于ldo模块,pmos管的s极接于接地电容及数字电路,数字电路通过pmos管控制ldo的关断。

发明的创新点在于当系统需要进入休眠模式时,数字电路通过休眠模式指令将ldo关断,ldo模块不再有功耗,但是其驱动管的栅极电压vps也被休眠指令拉低,从而将驱动管开启。节点vldo的电压本来由ldo的输出决定,在驱动管开启后,vldo近似等于电源电压。此时,vldo也将随着电源电压变化,但是系统处于休眠状态,不需要adc检测电压信号,所以vldo的变化不会影响adc读数。当系统恢复到正常模式时,数字电路通过退出休眠模式指令开启ldo,vldo电压被稳定住,数字电路的干扰不会随电源变化,adc读数不随电源变化。vldo的波形如图3所示。

在系统上电时刻,数字电路的状态不定。数字电路可能在上电时刻就向ldo发出休眠指令,也可能发出退出休眠指令。但是,无论哪种情况,都有供电设备对数字电路供电使其完成上电复位,确定工作状态,而不会出现上电失败导致逻辑混乱的情况。

从ldo的设计难度和成本来看,系统对ldo的功耗要求并不高,按照通常的指标设计或选取器件即可,不会大幅增加设计难度和成本。

以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1