低压差线性稳压器的制作方法

文档序号:20944080发布日期:2020-06-02 19:46阅读:200来源:国知局
低压差线性稳压器的制作方法

本公开涉及稳压器技术领域,具体而言,涉及一种低压差线性稳压器。



背景技术:

低压差线性稳压器(lowdropoutregulator,ldo),用于将供电端的供电电压转换成稳定的电压并通过低压差线性稳压器的输出端输出。如图1所示,为现有的一种低压差线性稳压器的电路图。如图1所示,现有的低压差线性稳压器采用电压串联负反馈环路来驱动调整管,以适应负载电流变化,其输出阻抗较大,所以这种结构的低压差线性稳压器的环路速度有限。



技术实现要素:

有鉴于此,本公开的目的在于提供一种输出阻抗更小、放电速度更快的低压差线性稳压器,以解决上述问题。

为实现上述目的,本公开提供如下技术方案:

本公开较佳实施例提供一种低压差线性稳压器,包括带隙基准电路、第一运算放大器、第一调整管、第一补偿模块、第二运算放大器、第二mos管、第二补偿模块和可调电阻,所述第一调整管为pmos管,所述第二mos管为一个pmos管或所述第二mos管为多个串联和/或并联的pmos管;

所述带隙基准电路包括第一参考电压输出端和第二参考电压输出端,所述第一参考电压输出端用于提供带隙基准电压,所述第二参考电压输出端用于为所述第二mos管提供参考电压,所述参考电压等于三极管的导通电压;

所述第一运算放大器的反相输入端与所述带隙基准电路的第一参考电压输出端相连、同相输入端与所述可调电阻串联后接地、输出端与所述第一调整管的栅极连接;

所述第一调整管的源极与供电端连接、漏极与所述第二mos管的源极连接;

所述第一补偿模块连接在所述第一调整管的栅极和所述第一调整管的漏极之间;

所述第二运算放大器的同相输入端与所述带隙基准电路的第二参考电压输出端相连、反相输入端与输出端相连;

所述第二mos管的栅极与所述第二运算放大器的输出端连接,漏极与所述可调电阻串联后接地;

所述第二补偿模块连接在所述第一调整管的栅极和所述第一运算放大器的同相输入端之间;

所述低压差线性稳压器的输出端位于所述第一调整管的漏极与所述第二mos管的源极之间。

可选地,所述第一补偿模块包括第一电容,所述第一电容连接在所述第一调整管的栅极和所述第一调整管的漏极之间。

可选地,所述第一补偿模块还包括与所述第一电容串联的第一电阻,所述第一电阻连接在所述第一电容和所述第一调整管的漏极之间。

可选地,所述第二补偿模块包括第二电容,所述第二电容连接在所述第一调整管的栅极和所述第一运算放大器的同相输入端之间。

可选地,所述可调电阻包括至少两个电阻构成的零温度系数的电阻。

可选地,所述第一运算放大器包括:第三mos管、第四mos管、第五mos管、第六mos管、第七mos管、第八mos管、第九mos管、第十mos管、第十一mos管、第十二mos管、第十三mos管、第十四mos管、第十五mos管和第十六mos管;

其中,所述第三mos管、第四mos管、第五mos管、第六mos管、第十mos管和第十一mos管为pmos管,所述第七mos管、第八mos管、第九mos管、第十二mos管、第十三mos管、第十四mos管、第十五mos管和第十六mos管为nmos管;

所述第三mos管的源极与vdda连接、漏极与所述第五mos管的源极连接、栅极与所述第四mos管的栅极连接;所述第四mos管的源极与vdda连接、漏极与所述第六mos管的源极连接;所述第五mos管的漏极与所述第七mos管的漏极连接、栅极与所述第六mos管的栅极连接;所述第五mos管的漏极还连接在所述第三mos管的栅极与所述第四mos管的栅极之间;所述第六mos管的漏极与所述第八mos管的漏极连接;所述第七mos管的源极接地、栅极与所述第八mos管的栅极连接;所述第八mos管的源极接地;所述第十mos管的源极与vdda连接、漏极与所述第九mos管的漏极连接、栅极与所述第十一mos管的栅极连接后与所述第十mos管的漏极连接;所述第十一mos管的源极和漏极均与vdda连接;所述第九mos管的源极接地、栅极与所述第十二mos管的栅极连接;所述第十二mos管的漏极与ib连接、源极接地;所述ib连接在所述第九mos管的栅极与所述第十二mos管的栅极之间;所述第十三mos管的栅极连接在所述第九mos管的栅极和所述第十二mos管的栅极之间、源极和漏极短接后接地;所述第十五mos管的栅极与vip连接、漏极连接在所述第三mos管的漏极和所述第五mos管的源极之间、源极与所述第十六mos管的源极连接;所述第十六mos管的漏极连接在所述第四mos管的漏极和所述第六mos管的源极之间、栅极与连接;所述第十四mos管的漏极连接在所述第十五mos管的源极和所述第十六mos管的源极之间、源极接地、栅极与vn连接。

可选地,所述第二运算放大器包括:第二十一mos管、第二十二mos管、第二十三mos管、第二十四mos管、第二十五mos管、第二十六mos管、第二十七mos管、第二十七mos管、第二十八mos管、第二十九mos管、第三十mos管、第三十一mos管、第三十二mos管、第三十三mos管、第三十四mos管、第三十五mos管、第三电容和第四电容;

其中,所述第二十一mos管、第二十三mos管、第二十四mos管、第二十五mos管、第二十六mos管、第三十一mos管、第三十三mos管和第三十五mos管为pmos管,所述第二十二mos管、第二十七mos管、第二十八mos管、第二十九mos管、第三十mos管、第三十二mos管和第三十四mos管为nmos管;

所述第三十五mos管的栅极与vbp连接、源极与vdda连接、漏极连接在所述第二十一mos管的源极和所述第二十二mos管的漏极之间;所述第二十一mos管的栅极与vin连接、源极与所述第二十二mos管的漏极连接、漏极连接在所述第二十七mos管的源极和所述第二十九mos管的漏极之间;第二十二mos管源极连接在所述第二十八mos管的源极和所述第三十mos管的漏极之间、栅极与vip连接;第二十三mos管的源极和vdda连接、漏极和所述第二十五mos管的源极连接、栅极与所述第二十四mos管的栅极连接;所述第二十四mos管的源极与vdda连接、漏极与所述第二十六mos管的源极连接;所述第二十五mos管的漏极与所述第二十七mos管的漏极连接、栅极与所述第二十六mos管的栅极连接;所述第二十五mos管的漏极还连接在所述第二十三mos管栅极与所述第二十四mos管的栅极之间;所述第二十六mos管的漏极同时与所述第三十三mos管的栅极、第三十一mos管的源极和所述第三十二mos管的漏极连接;所述第二十七mos管的源极和所述第二十九mos管的漏极连接、栅极和所述第二十八mos管的栅极连接;所述第二十八mos管的漏极同时与所述第三十一mos管的漏极和第三十二mos管的源极连接、源极与所述第三十mos管的漏极连接;所述第二十九mos管的源极与vssa连接、栅极与所述第三十mos管的栅极连接;所述第三十mos管的源极与vssa连接;所述第三十三mos管的源极与vdda连接、栅极与所述第三十一mos管的源极连接、漏极与所述第三十四mos管的漏极连接;out连接在所述第三十三mos管的漏极与所述第三十四mos管的漏极之间;所述第三十一mos管的栅极与vbpp连接;所述第三十二mos管的栅极与vbnn连接、源极与所述第三十四mos管的栅极连接;所述第三十四mos管的源极与vssa连接;所述第三电容连接在所述第二十四mos管的漏极与所述第三十三mos管的漏极之间;所述第四电容连接在所述第三十mos管的漏极与所述第三十四mos管的漏极之间。

可选地,所述带隙基准电路包括:第三运算放大器、第二电阻、第三电阻、第四电阻、第一pnp三极管和第二pnp三极管;

所述第二电阻连接在所述第三运算放大器的反相输入端与输出端之间;所述第三电阻连接在所述第三运算放大器的正相输入端与输出端之间;所述带隙基准电路的第一参考电压输出端与所述第三运算放大器的输出端连接;所述第四电阻的一端与所述第三运算放大器的反相输入端连接、另一端与所述第一pnp三极管的发射极连接;所述第一pnp三极管的基极和集电极短接后接地;第二pnp三极管的发射极与所述第三运算放大器的正相输入端连接、基极和集电极短接后接地;所述带隙基准电路的第二参考电压输出端与所述二pnp三极管的发射极连接。

可选地,所述带隙基准电路包括:所述带隙基准电路包括第四十一mos管、第四十二mos管、第四十三mos管、第四运算放大器、第五电阻、第六电阻、第三pnp三极管、第四pnp三极管和第五pnp三极管;

其中第四pnp三极管由一组八个pnp三极管构成;所述第四十一mos管、第四十二mos管、第四十三mos管为pmos管;所述四十一mos管的源极与vdda连接、漏极与所述第三pnp三极管的发射极连接、栅极与所述第四十二mos管的栅极连接;所述第四十二mos管的源极与vdda连接、漏极与所述第五电阻串联后与第四pnp三极管的发射极连接;所述第四运算放大器的输出端连接在所述四十一mos管的栅极与所述第四十二mos管的栅极之间、同相输入端连接在所述四十一mos管的漏极与所述第三pnp三极管的发射极之间、反相输入端连接在所述第四十二mos管的漏极与所述第五电阻之间;所述第三pnp三极管的基极和集电极短接后接地;所述第四pnp三极管的基极和集电极短接后接地;所述四十三mos管的源极与vdda连接、漏极与所述第六电阻串联后与第五pnp三极管的发射极连接、栅极连接在所述四十一mos管的栅极与所述第四十二mos管的栅极之间;所述第五pnp三极管的基极和集电极短接后接地;所述带隙基准电路的第一参考电压输出端连接在所述四十三mos管的漏极与所述第六电阻之间;所述带隙基准电路的第二参考电压输出端与所述三pnp三极管的发射极连接。

可选地,所述第二mos管为一个pmos管。

本公开较佳实施例通过对带隙基准电路、第一运算放大器、第一调整管、第一补偿模块、第二运算放大器、第二mos管、第二补偿模块和可调电阻的集成与设计,提出了一种输出电压钳制方式及电路结构与现有的低压差线性稳压器不同的低压差线性稳压器。并且,其本公开较佳实施例提供的低压差线性稳压器输出阻抗相对现有的低压差线性稳压器的输出阻抗更小、放电速度更快,改善了负载突变瞬态响应。

本公开的其他特征和优点将在随后的具体实施方式部分予以详细说明。

附图说明

为了更清楚地说明本公开实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍。应当理解,以下附图仅示出了本公开的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。

图1为现有的低压差线性稳压器的电路图。

图2为本公开较佳实施例提供的一种低压差线性稳压器的电路框图。

图3为图1所示的低压差线性稳压器的环路增益分析图。

图4为图2所示的低压差线性稳压器的环路增益分析图。

图5为图1所示的低压差线性稳压器的输出阻抗分析图。

图6为图2所示的低压差线性稳压器的输出阻抗分析图。

图7为一种实施方式中第一运算放大器的电路图。

图8为一种实施方式中第二运算放大器的电路图。

图9为一种实施方式中低压差线性稳压器的电路图。

图10为一种实施方式中带隙基准电路的电路图。

具体实施方式

下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本公开的一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本公开实施例的组件可以以各种不同的配置来布置和设计。

因此,以下对在附图中提供的本公开的实施例的详细描述并非旨在限制要求保护的本公开的范围,而是仅仅表示本公开的选定实施例。基于本公开的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。

应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。在本公开的描述中,术语“第一”、“第二”、“第三”、“第四”等仅用于区分描述,而不能理解为只是或暗示相对重要性。

请参考图2,图2为本公开较佳实施例提供的一种低压差线性稳压器的电路图。该低压差线性稳压器包括带隙基准电路10、第一运算放大器opa1、第一调整管m1、第一补偿模块30、第二运算放大器opa2、第二mos管m2、第二补偿模块50和可调电阻r0。

所述带隙基准电路10包括第一参考电压输出端11和第二参考电压输出端13,所述第一参考电压输出端11用于提供带隙基准电压vref,所述第二参考电压输出端13用于为所述第二mos管m2提供参考电压。其中,所述参考电压为三极管的导通电压,记为vbe,在电路中vbe的值基本不变。

所述第一运算放大器opa1的反相输入端与所述带隙基准电路10的第一参考电压输出端11相连、同相输入端与所述可调电阻r0串联后接地、输出端与所述第一调整管m1的栅极连接。因此,所述第一运算放大器opa1的反相输入端等于vref。

所述第一调整管m1为pmos管。所述第一调整管m1的源极与供电电源连接、漏极与所述第二mos管m2的源极连接。

所述第一补偿模块30连接在所述第一调整管m1的栅极和所述第一调整管m1的漏极之间。可选地,所述第一补偿模块30包括第一电容c1,所述第一电容c1连接在所述第一调整管m1的栅极和所述第一调整管m1的漏极之间。第一电容c1是米勒补偿电容,将第一调整管m1的栅极补偿为整个系统的主极点。为了移动第一电容c1米勒补偿引入的右半平面零点,改善右半平面零点对环路稳定性的影响,可选地,所述第一补偿模块30还包括与所述第一电容c1串联的第一电阻r1,所述第一电阻r1连接在所述第一电容c1和所述第一调整管m1的漏极之间。需要说明的是,当所述右半平面零点在本电路所关心的频带以外,右半平面零点对环路稳定性影响不大时,所述第一补偿模块30可以不包括所述第一电阻r1。

所述第二运算放大器opa2的同相输入端与所述带隙基准电路10的第二参考电压输出端13相连、反相输入端与输出端相连。此时,第二运算放大器opa2作为缓冲器,可以快速将第二运算放大器opa2的输出端的电压vs2快速稳定到第二运算放大器opa2的同相输入端的输入电压vbe,即vs2=vbe。第二运算放大器opa2起隔离和驱动作用,若所述带隙基准电路10的第二参考电压输出端13与所述第二mos管m2的栅极直接连接,则不利于系统稳定。

所述第二mos管m2包括一个pmos管或多个串联和/或并联的pmos管,即所述第二mos管m2可以是一个pmos管,也可以是两个并联或串联的pmos管,还可以是三个及三个以上串联和/或并联的pmos管。所述第二mos管m2的栅极与所述第二运算放大器opa2的输出端连接,漏极与所述可调电阻r0串联后接地。其中,所述可调电阻r0可以是一个可变电阻,也可以是多个不可变电阻串联和/或并联的电阻组,该电阻组可以有多个接入点,通过与不同的接入点连接实现接入电路的电阻组的阻值不同。

所述第二补偿模块50连接在所述第一调整管m1的栅极和所述第一运算放大器opa1的同相输入端之间。可选地,所述第二补偿模块50包括第二电容c2,所述第二电容c2连接在所述第一调整管m1的栅极和所述第一运算放大器opa1的同相输入端之间。所述第二电容c2为级间补偿电容,对该低压差线性稳压器输出电压的稳定性至关重要。由于第二mos管m2的加入,阻止了所述第二电容c2引入右半平面零点,则所述第二补偿模块50可以不在所述第二电容c2旁串联电阻。

所述低压差线性稳压器的输出端70位于所述第一调整管m1的漏极与所述第二mos管m2的源极之间。

通过上述设置,可以得到:

vout=vs2+vgs2(公式1)

vs2=vbe(公式2)

vout=vbe+vgs2(公式4)

其中,vout表示低压差线性稳压器的输出端70的输出电压,vgs2表示第二mos管m2的源极与栅极的电压差,im2表示流过第二mos管m2的电流,ir0表示流过可调电阻r0的电流,r0表示可调电阻r0的阻值,v0表示可调电阻r0两端的电压,μn表示第二mos管m2的载流子迁移率,cox表示第二mos管m2的单位面积栅氧化层电容,w表示第二mos管m2的宽度,l表示第二mos管m2的长度,vth表示第二mos管m2的阈值电压。

由于vref为带隙基准电压,对于一个带隙基准电路10其带隙基准电压为已知量。r0为可调电阻r0的阻值,是用户自己设计的,也为已知量。而所以im2的值已知。μn、cox为第二mos管m2的工艺参数,w、l分别为第二mos管m2的宽度和长度,均为已知量。vth为第二mos管m2的阈值电压,也为已知量。因此,可以通过公式3计算出vgs2的值,且vgs2为定值。而vbe也为定值,因此从公式4可知vout为定值。因此,本发明提供的低压差线性稳压器的输出端70的电压能钳位到vbe+vgs2。从而本公开提出了一种输出电压钳制方式及电路结构与现有的低压差线性稳压器不同的低压差线性稳压器。

从公式3和公式4可以看出,当所述第二mos管m2为多个串联和/或并联的pmos管时,通过对所述第二mos管m2内pmos管的数量和并联、串联方式,可以改变第二mos管m2的宽度w和长度l,以改变vgs2的值,从而改变vout的值,以实现低压差线性稳压器输出端的电压的灵活调整。

可选地,所述可调电阻r0包括至少两个电阻构成的零温度系数的电阻。由于vbe为一个负温度系数的电压,可以通过对带隙基准电路10的设计使vref为一个正温度系数的电压,而则im2是一个正温度系数的电流。因此,根据公式3可以得到vgs是一个正温度系数的电压。而vout=vbe+vgs2,则通过设计vout可以是零温度系数的电压。

现有的低压差线性稳压器的环路增益和本公开的低压差线性稳压器的环路增益推理如下:

图3为图1的环路增益分析图,如图3所示:

(vt*gm0*rv0-0)*aopa0=vf

rv0=r1//(r0+rm0)

其中,vt环路分析时加入的激励源的电压,vf为该激励源在电路中产生的输出电压;gm0表示调整管m0的跨导;aopa0表示运算放大器opa0的开环增益;af′表示图1的环路增益;rv0表示从v0节点看进去的等效电阻;r1表示电阻r1的阻值;r0表示电阻r0的阻值;rm0表示调整管m0的输出阻抗。

图4为图2的环路增益分析图,如图4所示:

(vt*gm1*rv0-0)*aopa1=vf

rv0=r0//(gm2*rm2*rm1)

其中,vt为环路分析时加入的激励源的电压,vf为该激励源在电路中产生的输出电压;gm1表示第一调整管m1的跨导;aopa1表示第一运算放大器opa1的开环增益;af表示图2的环路增益;rv0表示从v0节点看进去的等效电阻;r1表示第一电阻r1的阻值;r0表示可调电阻r0的阻值;gm2表示第二mos管m2的跨导;rm2表示第二mos管m2的输出阻抗;rm1表示第一调整管m1的输出阻抗。

现有的低压差线性稳压器的环路增益和本公开的低压差线性稳压器的输出阻抗推理如下:

图5为图1的输出阻抗分析图,如图5所示:

由上面两个公式得到:图1的

其中,vx为推理输出阻抗时加入的激励源的电压,ix为流过该激励源的电流;vs0表示调整管m0的栅极电压。

图6为图2的输出阻抗分析图,如图6所示:

由上面两个公式得到:图2的

其中,vx为推理输出阻抗时加入的激励源的电压,ix为流过该激励源的电流;vs1表示第一调整管m1的栅极电压。

由于1/gm2<<r0+r1,所以本公开的低压差线性稳压器的输出阻抗相对现有的低压差线性稳压器的输出阻抗更小,因此本公开的低压差线性稳压器的放电速度更快。从而,本公开的低压差线性稳压器提高了放电能力,改善了负载突变瞬态响应。

所述第一运算放大器opa1的结构可以有多种。如图7所示,可选地,所述第一运算放大器opa1包括:第三mos管m3、第四mos管m4、第五mos管m5、第六mos管m6、第七mos管m7、第八mos管m8、第九mos管m9、第十mos管m10、第十一mos管m11、第十二mos管m12、第十三mos管m13、第十四mos管m14、第十五mos管m15和第十六mos管m16。其中,所述第三mos管m3、第四mos管m4、第五mos管m5、第六mos管m6、第十mos管m10和第十一mos管m11为pmos管,所述第七mos管m7、第八mos管m8、第九mos管m9、第十二mos管m12、第十三mos管m13、第十四mos管m14、第十五mos管m15和第十六mos管m16为nmos管。所述第三mos管m3的源极与vdda连接、漏极与所述第五mos管m5的源极连接、栅极与所述第四mos管m4的栅极连接。所述第四mos管m4的源极与vdda连接、漏极与所述第六mos管m6的源极连接。所述第五mos管m5的漏极与所述第七mos管m7的漏极连接、栅极与所述第六mos管m6的栅极连接。所述第五mos管m5的漏极还连接在所述第三mos管m3的栅极与所述第四mos管m4的栅极之间。所述第六mos管m6的漏极与所述第八mos管m8的漏极连接。所述第七mos管m7的源极接地、栅极与所述第八mos管m8的栅极连接。所述第八mos管m8的源极接地。所述第十mos管m10的源极与vdda连接、漏极与所述第九mos管m9的漏极连接、栅极与所述第十一mos管m11的栅极连接后与所述第十mos管m10的漏极连接。所述第十一mos管m11的源极和漏极均与vdda连接。所述第九mos管m9的源极接地、栅极与所述第十二mos管m12的栅极连接。所述第十二mos管m12的漏极与ib连接、源极接地。所述ib连接在所述第九mos管m9的栅极与所述第十二mos管m12的栅极之间。所述第十三mos管m13的栅极连接在所述第九mos管m9的栅极和所述第十二mos管m12的栅极之间、源极和漏极短接后接地。所述第十五mos管m15的栅极与vip连接、漏极连接在所述第三mos管m3的漏极和所述第五mos管m5的源极之间、源极与所述第十六mos管m16的源极连接。所述第十六mos管m16的漏极连接在所述第四mos管m4的漏极和所述第六mos管m6的源极之间、栅极与连接。所述第十四mos管m14的漏极连接在所述第十五mos管m15的源极和所述第十六mos管m16的源极之间、源极接地、栅极与vn连接。采用此种电路结构的第一运算放大器opa1有利于抑制电压噪声、限制输出摆幅和提高驱动能力。

所述第二运算放大器opa2的结构可以有多种。如图8所示,可选地,所述第二运算放大器opa2包括:第二十一mos管m21、第二十二mos管m22、第二十三mos管m23、第二十四mos管m24、第二十五mos管m25、第二十六mos管m26、第二十七mos管m27、第二十七mos管m27、第二十八mos管m28、第二十九mos管m29、第三十mos管m30、第三十一mos管m31、第三十二mos管m32、第三十三mos管m33、第三十四mos管m34、第三十五mos管m35、第三电容c3和第四电容c4。其中,所述第二十一mos管m21、第二十三mos管m23、第二十四mos管m24、第二十五mos管m25、第二十六mos管m26、第三十一mos管m31、第三十三mos管m33和第三十五mos管m35为pmos管,所述第二十二mos管m22、第二十七mos管m27、第二十八mos管m28、第二十九mos管m29、第三十mos管m30、第三十二mos管m32和第三十四mos管m34为nmos管。所述第三十五mos管m35的栅极与vbp连接、源极与vdda连接、漏极连接在所述第二十一mos管m21的源极和所述第二十二mos管m22的漏极之间。所述第二十一mos管m21的栅极与vin连接、源极与所述第二十二mos管m22的漏极连接、漏极连接在所述第二十七mos管m27的源极和所述第二十九mos管m29的漏极之间。第二十二mos管m22源极连接在所述第二十八mos管m28的源极和所述第三十mos管m30的漏极之间、栅极与vip连接。第二十三mos管m23的源极和vdda连接、漏极和所述第二十五mos管m25的源极连接、栅极与所述第二十四mos管m24的栅极连接。所述第二十四mos管m24的源极与vdda连接、漏极与所述第二十六mos管m26的源极连接。所述第二十五mos管m25的漏极与所述第二十七mos管m27的漏极连接、栅极与所述第二十六mos管m26的栅极连接。所述第二十五mos管m25的漏极还连接在所述第二十三mos管m23栅极与所述第二十四mos管m24的栅极之间。所述第二十六mos管m26的漏极同时与所述第三十三mos管m33的栅极、第三十一mos管m31的源极和所述第三十二mos管m32的漏极连接。所述第二十七mos管m27的源极和所述第二十九mos管m29的漏极连接、栅极和所述第二十八mos管m28的栅极连接。所述第二十八mos管m28的漏极同时与所述第三十一mos管m31的漏极和第三十二mos管m32的源极连接、源极与所述第三十mos管m30的漏极连接。所述第二十九mos管m29的源极与vssa连接、栅极与所述第三十mos管m30的栅极连接。所述第三十mos管m30的源极与vssa连接。所述第三十三mos管m33的源极与vdda连接、栅极与所述第三十一mos管m31的源极连接、漏极与所述第三十四mos管m34的漏极连接。out连接在所述第三十三mos管m33的漏极与所述第三十四mos管m34的漏极之间。所述第三十一mos管m31的栅极与vbpp连接。所述第三十二mos管m32的栅极与vbnn连接、源极与所述第三十四mos管m34的栅极连接。所述第三十四mos管m34的源极与vssa连接。所述第三电容c3连接在所述第二十四mos管m24的漏极与所述第三十三mos管m33的漏极之间。所述第四电容c4连接在所述第三十mos管m30的漏极与所述第三十四mos管m34的漏极之间。采用此种电路结构的第二运算放大器opa2具有高增益和高速度。

所述带隙基准电路10的结构可以有多种。如图9所示,可选地,所述带隙基准电路10包括第三运算放大器opa3、第二电阻r2、第三电阻r3、第四电阻r4、第一pnp三极管q1和第二pnp三极管q2。所述第二电阻r2连接在所述第三运算放大器opa3的反相输入端与输出端之间。所述第三电阻r3连接在所述第三运算放大器opa3的正相输入端与输出端之间。所述带隙基准电路10的第一参考电压输出端11与所述第三运算放大器opa3的输出端连接。所述第四电阻r4的一端与所述第三运算放大器opa3的反相输入端连接、另一端与所述第一pnp三极管q1的发射极连接。所述第一pnp三极管q1的基极和集电极短接后接地。第二pnp三极管q2的发射极与所述第三运算放大器opa3的正相输入端连接、基极和集电极短接后接地。所述带隙基准电路10的第二参考电压输出端13与所述二pnp三极管的发射极连接。

如图10所示,可选地,所述带隙基准电路10包括第四十一mos管m41、第四十二mos管m42、第四十三mos管m43、第四运算放大器m44、第五电阻r5、第六电阻r6、第三pnp三极管q3、第四pnp三极管q4和第五pnp三极管q5。其中第四pnp三极管q4由一组八个pnp三极管构成。所述第四十一mos管m41、第四十二mos管m42、第四十三mos管m43为pmos管。所述四十一mos管的源极与vdda连接、漏极与所述第三pnp三极管q3的发射极连接、栅极与所述第四十二mos管m42的栅极连接。所述第四十二mos管m42的源极与vdda连接、漏极与所述第五电阻r5串联后与第四pnp三极管q4的发射极连接。所述第四运算放大器m44的输出端连接在所述四十一mos管的栅极与所述第四十二mos管m42的栅极之间、同相输入端连接在所述四十一mos管的漏极与所述第三pnp三极管q3的发射极之间、反相输入端连接在所述第四十二mos管m42的漏极与所述第五电阻r5之间。所述第三pnp三极管q3的基极和集电极短接后接地。所述第四pnp三极管q4的基极和集电极短接后接地。所述四十三mos管的源极与vdda连接、漏极与所述第六电阻r6串联后与第五pnp三极管q5的发射极连接、栅极连接在所述四十一mos管的栅极与所述第四十二mos管m42的栅极之间。所述第五pnp三极管q5的基极和集电极短接后接地。所述带隙基准电路10的第一参考电压输出端11连接在所述四十三mos管的漏极与所述第六电阻r6之间。所述带隙基准电路10的第二参考电压输出端13与所述三pnp三极管的发射极连接。

本公开较佳实施例通过对带隙基准电路10、第一运算放大器opa1、第一调整管m1、第一补偿模块30、第二运算放大器opa2、第二mos管m2、第二补偿模块50和可调电阻r0的集成与设计,提出了一种输出电压钳制方式及电路结构与现有的低压差线性稳压器不同的低压差线性稳压器。并且,其本公开较佳实施例提供的低压差线性稳压器输出阻抗相对现有的低压差线性稳压器的输出阻抗更小、放电速度更快,改善了负载突变瞬态响应。此外,本公开较佳实施例提供的低压差线性稳压器能够输出零温度系数的电压。

以上结合附图详细描述了本公开的优选实施方式,但是,本公开并不限于上述实施方式中的具体细节,在本公开的技术构思范围内,可以对本公开的技术方案进行多种简单变型,这些简单变型均属于本公开的保护范围。

另外需要说明的是,在上述具体实施方式中所描述的各个具体技术特征,在不矛盾的情况下,可以通过任何合适的方式进行组合。为了避免不必要的重复,本公开对各种可能的组合方式不再另行说明。

此外,本公开的各种不同的实施方式之间也可以进行任意组合,只要其不违背本公开的思想,其同样应当视为本公开所公开的内容。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1