一种保护电路的基准信号产生电路的制作方法

文档序号:9864778阅读:756来源:国知局
一种保护电路的基准信号产生电路的制作方法
【技术领域】
[0001] 本发明涉及一种电池保护芯片CMOS基准源,具体是指一种保护电路的基准信号 产生电路。
【背景技术】
[0002] 在模拟,数模混合,数字电路中都经常会用到基准源电路。基准源电路的稳定性直 接关系到整个电路的性能。低功耗、高精度、小型化是当今电池管理芯片的发展趋势,更是 满足应用的必然要求,研究电池管理芯片的低功耗有重要的实用价值。传统的基准设计采 用基于双极性晶体管带隙基准暴露出两个缺点:占用芯片面积很大,不利于降低成本;双 极性晶体管的模型参数很难精确提取。另外传统的模拟电路中,M0S管工作在强反型区也 意味着需要更多的功耗,在低功耗设计中可W将工作区域进行拓展,W求得功耗和面积之 间的平衡。

【发明内容】

[0003] 本发明的目的在于提供一种保护电路的基准信号产生电路,用于保护芯片比较器 关于过充电,过放电,过电流的保护基准,实现低温度系数、低功耗。
[0004] 本发明的目的通过下述技术方案实现: 本发明一种保护电路的基准信号产生电路,包括依次连接在Vdd电源和V SS接地之间的 启动电路、PTAT产生电路、CTAT产生电路、第一基准产生电路、第二基准产生电路,所述的 PTAT产生电路还分别与第一基准产生电路、第二基准产生电路连接,所述的CTAT产生电路 还与第二基准产生电路连接,还包括分别与启动电路、PTAT产生电路连接的第一关断控制 电路,分别与CTAT产生电路、第一基准产生电路、第二基准产生电路连接的第二关断控制 电路,在所述第二基准产生电路上连接有第Η关断控制电路。
[000引所述的启动电路包括Η个M0S管,即ΜΡ1、ΜΡ2、ΜΝ1,其中ΜΡ1的源极连接到Vdd电 源,MP1栅极和漏极连接后再连接到MP2的栅极,MP2的栅极连接到丽1的栅极,丽1的源极 和漏极都连接到Vss接地,MP2的源极和漏极均与PTAT产生电路连接,同时,MP2的源极与 第一关断控制电路连接。
[0006] 所述PTAT产生电路包括6个M0S管和1个电阻,即;MP3、MP4、MP5、MP6、MN2、MN3、 W及电阻R1,其中MP3、MP4源极相连作为电源输入端,共同连接到Vdd电源,MP5源极连接 MP3漏极,MP6源极连接MP4漏极,MP3、MP4、MP5、MP6的栅极相连后与第一关断控制电路连 接,丽2管栅极和漏极相连后与MP5的漏极连接,丽3的漏极同时与MP6的漏极、栅极相连, 丽2、丽3的栅极相连,丽3的源极和电阻R1连接后,与丽2的源极共连接到Vss接地,MP6的 栅极和漏极相连后作为PTAT产生电路的输出端口分别与CTAT产生电路、第一基准产生电 路、第二基准产生电路连接。
[0007] 所述CTAT产生电路包括6个M0S管和1个电阻,即MP7、MP8、MP9、MP10、MN4、MN5、 W及电阻R2,其中MP7、MP9的源极相连作为电源输入端,共同连接到Vdd电源,MP8源极与 MP7漏极相连,MPIO源极与MP9漏极相连,MP7、MP8的栅极相连后作为CTAT产生电路的输 入口与PTAT产生电路的输出端口连接,MP9的栅极、MP10的栅极、MP10的漏极相连后作为 CTAT产生电路的输出端口,该输出端口与第二关断控制电路的输出连接后分别与第一基准 产生电路、第二基准产生电路连接,MP8的漏极分别与丽5的管栅极、MN4的漏极连接,MP10 的漏极连接到丽5的漏极,丽5的源极与MN4的栅极连接后通过电阻R2连接到Vss接地, MN4的源极连接到Vss接地。
[0008] 所述第一基准产生电路包括4个M0S管和一个电阻,即;MP11、MP12、MP13、MP14、 W及电阻R3,其中MP1UMP13源极相连作为电源输入端,共同连接到Vdd电源,MP12源极与 MP11漏极连接,且MP1UMP12的栅极相连后与CTAT产生电路的输出端口连接,MP14源极与 MP13漏极连接,且MP13、MP14的栅极相连后与PTAT产生电路的输出端口连接,MP12、MP14 的漏极相连后作为第一基准产生电路的输出同时通过电阻R3与Vss接地。
[0009] 所述第二基准产生电路包括8个M0S管和一个电阻,即;MP15、MP16、MP17、MP18、 MN6、丽7、MN8、MN9、W及电阻R4,其中MP15、MP17源极相连作为电源输入端,共同连接到VDD 电源,MP16源极连接MP15漏极,MP15、MP16的栅极相连后与PTAT产生电路的输出端口连 接,MP18源极连接MP17漏极,MP17、MP18的栅极相连后与CTAT产生电路的输出端口连接, MP16、MP18的漏极相连后分别与MN6的漏极、MN6的栅极、MN7的栅极连接,MN9的漏极与 丽7的源极连接,MN6的源极分别与MN8的漏极、MN8的栅极、MN9的栅极连接,并且同时与 第Η关断控制电路连接,MN8的源极与MN9的源极同时与Vss接地,丽7的漏极作为第二基 准产生电路的输出同时通过电阻R4与Vdd电源连接。
[0010] 所述的第一关断控制电路包括一个M0S管,即;MP19,MP19的源极与Vdd电源连接, MP19的栅极与PD信号连接,MN19的漏极作为第一关断控制电路的输出端口分别与启动电 路、PTAT产生电路连接。
[0011] 所述的第二关断控制电路包括一个M0S管,即;MP20,MP20的源极与Vdd电源连接, MP20的栅极与PD信号连接,MP20的漏极作为第二关断控制电路的输出端口分别与CTAT产 生电路、第一基准产生电路、第二基准产生电路连接。
[0012] 所述的第Η关断控制电路包括一个M0S管,即;丽10,丽10的源极与Vss接地,丽10 的栅极与PDN信号连接,MN10的漏极作为第Η关断控制电路的输出端口与第二基准产生电 路连接。
[0013] 启动电路的输出连接到PTAT产生电路和CTAT产生电路的输入端,在电源上电的 时候能让PTAT产生电路和CTAT产生电路顺利的工作,PTAT产生电路和CTAT产生电路的 输出端连接到第一基准产生电路和第二基准产生电路的输入端,第一基准产生电路和第二 基准产生电路利用PTAT产生电路和CTAT产生电路输入的电流产生基准电压输出,第一关 断控制电路的输出端与PTAT产生电路和CTAT产生电路连接,第二关断控制电路的输出端 分别与CTAT产生电路、第一基准产生电路、第二基准产生电路连接,第Η关断控制电路的 输出端与第二基准产生电路连接,通过第一关断控制电路、第二关断控制电路、第Η关断控 制电路上连接的外加信号PD和PDN控制整个电路的开通和关断,第一基准产生电路、第二 基准产生电路的两个输出端分别输出两节裡电池保护芯片需要的两个基准和V ?^2,且 細足 VrEF1+VrEF2=VdD。
[0014] 工作原理如下: MPUMP2、丽1组成启动电路,在电源上电的瞬间,MPl给丽1充电,将MP2栅极拉低,通 过MP2给偏置结构即PTAT产生电路2灌电流,使偏置电路脱离简并点。
[0015] 与带隙基准类似,工作在亚阔值区的C0MS电压基准源也是基于与温度成正比 (PTAT)和反比(CTAT)电压或电流相补偿的原理。与带隙基准不同,PTAT和CTAT来源于偏 置在亚阔值区M0S管的和。工作在亚阔值区的M0S管Ids-Vcs特性由W下公式描 述:
(1) 在上式中,W和L分别为M0S管的宽长;
,:掉潇適I薰,μ为迁移率,C。、为单位面积的栅氧化层电容,Vt为热电压 起鍊窠植面《搁挪氧游1电遵,:禱满緒强1,VkT/q,k为波尔兹曼常数,T为温度,q为电子 电荷,U,为与工艺有关的参数,V ?为开启电压,V 为M0S管栅源电压,II;为与工苦有关的#数 η为亚阔值因子。
[001引 由版)5管1?3、]\^4、]\^5、]\^6
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1