功率源电路及其驱动方法

文档序号:10470652阅读:340来源:国知局
功率源电路及其驱动方法
【专利摘要】本发明提供了一种功率源电路及其驱动方法。该功率源电路,包括:一功率供应输入管脚,接收一芯片外供应电压,该芯片外供应电压具有一可变电流;一芯片上功率源,由该芯片外供应电压供电,并提供一调控电流;一存储器阵列;以及一组一个或多个电路,耦接至该存储器阵列,并由来自该芯片上功率源的该调控电流供电。集成电路可包含控制电路,以于该存储器阵列执行存储器操作,控制电路由至少来自功率供应输入管脚的芯片外供应电压供电。
【专利说明】
功率源电路及其驱动方法
技术领域
[0001]本发明是有关于一种存储器电路的功率源,存储器电路例如充电栗(chargepump) ο
【背景技术】
[0002]随着非易失性存储器例如闪存的工艺尺寸持续缩小,存储器电路的低耗电变得更加重要了。存储器电路的耗能由消耗电流所决定的,因为功率=电压X电流=电流2 X电阻。
[0003]某些型式的存储器电路所依赖的供应电压,可能高于提供至集成电路(包含存储器阵列)输入的供应电压。此种电路的范例包含充电栗和输出驱动器。
[0004]充电栗及输出驱动器也汲取相对较高的峰值电流。升压电路及多相时钟为汲取相对较高峰值电流的其他型式存储器电路,此种电路可能需要或可不需要依赖较高的供应电压。
[0005]所依赖的供应电压高于供应至集成电路电压的这些电路,及/或汲取相对较高峰值电流的这些电路,消耗不同的功率量。峰值功率可破坏集成电路(包含存储器阵列)的功率源。
[0006]因此有需要控制集成电路消耗的峰值功率。

【发明内容】

[0007]此技术的一方面为功率源电路,包括功率供应输入管脚、芯片上(on-chip)功率源、存储器阵列、及一组一个或多个电路耦接至存储器阵列并由来自芯片上功率源的调控(regulated)电流供电。
[0008]功率供应输入管脚接收一芯片外(off-chip)供应电压,芯片外供应电压具有一可变电流。芯片上功率源由芯片外供应电压供电,并提供调控电流。此组一个或多个电路,耦接至存储器阵列,并由来自芯片上功率源的调控电流供电。
[0009]在此技术的一些实施例中,此组一个或多个电路包含一充电栗。在此技术的多种实施例中,充电栗包含多个串联耦接的充电栗级,被配置以从多级中的一第一级汲取电荷至一最后一级。多个充电栗级包含:一输入节点;一输出节点;一通道晶体管,电性耦接至输入节点及输出节点;一第一升压电容器,耦接至输出节点;及一第二升压电容器,耦接至通道晶体管的一栅极。
[0010]在此技术的一些实施例中,芯片上功率源提供调控电流至下列至少一个:(i)第一升压电容器;(ii)第二升压电容器;及(iii)第一级的输入节点。
[0011]在此技术的一些实施例中,该些充电栗级的一特定级包含:第一晶体管,选择性地电性耦接特定级的一输入节点及特定级的一输出节点;第二晶体管,选择性地电性耦接输入节点及第一晶体管的栅极。
[0012]在此技术的一些实施例中,特定级位于一阱中,此阱被多个阱接点所围绕。
[0013]在此技术的一些实施例中,输入节点由阱中的一第一区域所定义。输出节点由阱中的一第二区域所定义。第一区域及第二区域位于第一晶体管的栅极的不同侧。第一区域沿着第一区域的第一周长与多个阱接点的一最近者的平均距离为第一距离,第二区域沿着第一区域的第二周长与多个阱接点的一另一最近者的平均距离为第二距离。第一距离长于第二距离。
[0014]在此技术的一些实施例中,输入节点由阱中的多个第一区域所定义,输出节点由阱中的一第二区域所定义。第一区域位于多个第二区域之间。
[0015]在此技术的一些实施例中,芯片上功率源包含多个平行电流源,此些电流源组合提供芯片上功率源所提供的调控电流。
[0016]在此技术的一些实施例中,芯片上功率源包含:一参考电流源;及多个晶体管,具有至少两不同宽度。多个晶体管的至少一第一个与参考电流源串联。多个晶体管的至少一第二个提供一输出电流,输出电流由多个晶体管的至少第一及第二个的不同宽度的比例所决定。
[0017]在此技术的一些实施例中,芯片上功率源包括一运算放大器,位于一回路,此回路从多个晶体管的至少第一个的栅极至参考电流源。
[0018]在此技术的一些实施例中,芯片上功率源具有一额定(nominal)输出电压,额定输出电压与芯片外供应电压无关。
[0019]在此技术的一些实施例中,此组一个或多个电路包含一电容性升压电路。
[0020]在此技术的一些实施例中,此组一个或多个电路包含一输出驱动器。
[0021]在此技术的一些实施例中,此组一个或多个电路包含一时钟电路。
[0022]根据本发明的另一方面为一种功率源电路的驱动方法,包括:在一集成电路,经由一功率供应输入管脚接收一芯片外供应电压,芯片外供应电压具有一可变电流;于集成电路中,以一芯片上功率源提供一调控电流,芯片上功率源由芯片外供应电压供电;以及以来自芯片上功率源的调控电流,供电至集成电路上的一组一个或多个电路,此组一个或多个电路耦接至集成电路的一存储器阵列。
[0023]为了对本发明的上述及其他方面有更佳的了解,下文特举优选实施例,并配合所附附图,作详细说明如下:
【附图说明】
[0024]图1绘示集成电路的方块图,集成电路接收具有可变电流的外部功率,且内部产生调控电流功率以用于高功率电路。
[0025]图2绘示集成电路的方块图,相似于图1,集成电路接收具有可变电流的外部功率,且内部产生调控电流功率,并切换高功率电路的功率源于可变电流功率与调控电流功率之间。
[0026]图3绘示集成电路的方块图,相似于图1及图2,集成电路接收具有可变电流的外部功率,且内部产生调控电流功率,并仅切换部分高功率电路的功率源于可变电流功率与调控电流功率之间。
[0027]图4A绘示产生调控电流的功率源的简易电路图,调控电流为缩放自调控电流源。
[0028]图4B绘示与供应电压无关的电流源的简易电路图,此电流源可用于图4A及图5的电流源。
[0029]图5绘示包含运算放大器的功率源的简易电路图,运算放大器产生的调控电流为缩放自调控电流源。
[0030]图6绘示由调控电流源供电的多级充电栗的简易电路图。
[0031]图7绘示由调控电流源及可变电流源供电的多级充电栗的简易电路图。
[0032]图8绘示由调控电流源及可变电流源供电的多级充电栗的简易电路图,其中充电栗元件对于调控电流源与可变电流源的配置与图7不同。
[0033]图9绘示由调控电流源及可变电流源供电的多级充电栗的简易电路图,其中充电栗元件对于调控电流源与可变电流源的配置由存储器设定所控制。
[0034]图10绘示依据图7、图8、或图9由调控电流源及可变电流源供电的多级充电栗的一个级的简易电路图。
[0035]图11绘示如同图10的多级充电栗的一个级的简易布局图,其中充电栗节点至阱周边上的阱接点有不同的接近程度。
[0036]图12为图11的多级充电栗的一个级的简易布局图的替代范例。
[0037]图13绘示集成电路的简易方块图,集成电路接收具有可变电流的外部功率,且内部产生调控电流功率以用于高功率电路,其中电路至接垫有不同的接近程度。
[0038]图14绘示输出驱动器的简易电路图,作为图1、图2、或图3的集成电路的高功率电路的一例。
[0039]图15绘示升压电路的简易电路图,作为图1、图2、或图3的集成电路的高功率电路的一例。
[0040]图16绘示集成电路的方块图,集成电路接收具有可变电流的外部功率,且内部产生调控电流功率以用于高功率电路。
[0041 ]【符号说明】
[0042]I?N:管脚标号
[0043]100:管脚
[0044]101、102、103、700、1050:集成电路
[0045]105、310、806:可变电流功率
[0046]110、810:调控电流功率源
[0047]114、115、116、117、118、301、814:调控电流功率
[0048]130:低功率电路
[0049]140、142、1018:高功率电路
[0050]150、330:功率源存储器设定[0051 ] 152、320:功率源控制电路
[0052]201、211:参考电流源
[0053]204、206、214、216、234、236、922、926卬型晶体管
[0054]218:运算放大器
[0055]220:参考电压
[0056]232、238、924:n 型晶体管
[0057]300、340、350、360:多级充电栗
[0058]302:升压驱动器
[0059]304:充电栗节点及主要晶体管
[0060]305、401:输入节点[0061 ]306:升压电容器
[0062]400、500、600:充电栗级
[0063]402:输出节点
[0064]412、432:电容器
[0065]420、422、XM1、XM2:晶体管
[0066]430:反相器
[0067]424、501、502、511、524、534、601、602、611、612、624、N1、N2、N3:节点
[0068]520、522、620、622、623:栅极
[0069]530: P阱区域
[0070]540、640: P 阱接点
[0071]630、631:p阱
[0072]710:可变电流功率接垫
[0073]715:地参考接垫
[0074]720:调控电流功率源
[0075]725:高电流/高功率电路
[0076]800:输出驱动器
[0077]822:拉升P型晶体管
[0078]824:拉低η型晶体管
[0079]900、925:升压电容器
[0080]1000:存储器阵列[0081 ]1001:字线译码器
[0082]1002:字线
[0083]1003:位线译码器
[0084]1004:位线
[0085]1005:地址总线
[0086]1006:方块
[0087]1007:数据总线
[0088]1008:调控电流功率供应器
[0089]1009:控制器
[0090]1011:数据输入线
[0091]1015:数据输出线
[0092]1060:外部可变电流功率
[0093]EN:信号
[0094]IREF:参考电流
[0095]Vcc:供应电压
[0096]VDD、GND:接垫
[0097]Vref:参考电压
【具体实施方式】
[0098]图1绘示集成电路的方块图,集成电路接收具有可变电流的外部功率,且内部产生调控电流功率以用于高功率电路。
[0099]于图1,集成电路101所在的封装中具有多个标号I至N的管脚,用以接收及传送信号,以及接收功率。管脚100为功率供应输入管脚以接收可变电流,功率供应典型地位于一固定的额定(nominal)电压或电压范围。由于集成电路101的内部电路汲取变化的功率量或电流量,故经由管脚100所汲取的总电流是会改变的。经由功率供应输入管脚100汲取的可变电流功率105由低功率电路(一个或多个)130及调控电流功率源(一个或多个)110所接收。虽然由低功率电路(一个或多个)130所汲取的电流随着时间变化,但低功率电路(一个或多个)130所汲取的最大电流小于由调控电流功率源(一个或多个)110所产生的调控电流。因此,低功率电路(一个或多个)130所消耗的可变电流功率的峰值不会破坏提供功率至管脚100的外部功率供应。而由调控电流功率源(一个或多个)110所消耗的自管脚100所汲取的电流,也是一个调控电流。
[0100]高功率电路(一个或多个)140汲取调控电流功率源(一个或多个)110所产生的调控电流。由于高功率电路(一个或多个)140可汲取的峰值电流受到调控电流所限制,集成电路101的总消耗功率的峰值不会破坏提供功率至管脚100的外部功率供应。当调控电流功率源(一个或多个)110所产生的调控电流不会被高功率电路(一个或多个)140所消耗时,调控电流功率源(一个或多个)110停止产生电流。
[0101]基于系统规格的消耗电流或最大峰值电流,集成电路101被设计使得调控电流是足够的。
[0102]图2绘示集成电路102的方块图,相似于图1,集成电路接收具有可变电流的外部功率,且内部产生调控电流功率,并切换高功率电路的功率源于可变电流功率与调控电流功率之间。
[0103]功率源存储器设定150存储关于特定一些高功率电路(一个或多个)142或是部分高功率电路(一个或多个)142的偏好,是从功率供应输入管脚100所提供的可变电流功率105汲取功率,或是从调控电流功率源(一个或多个)110所提供的调控电流功率115汲取功率。受影响的特定的高功率电路(一个或多个)142可为一部分或全部的高功率电路(一个或多个)142。此些功率源存储器设定150可为非易失性存储器,例如熔丝(fuse)、快闪(flash)、或氮化物电荷补捉存储单元,或者是易失性存储器例如随机存取存储器(RAM)。功率源控制电路152依赖功率源存储器设定150的内容,控制特定的高功率电路(一个或多个)142或是部分的高功率电路(一个或多个)142从功率供应输入管脚100所提供的可变电流功率105汲取功率,或从调控电流功率源(一个或多个)110所提供的调控电流功率115汲取功率。对于从调控电流功率源(一个或多个)110汲取调控电流功率115的高功率电路(一个或多个)142而言,功率源存储器设定150及功率源控制电路152可增加这些电路在数量以及型式上的弹性。功率源控制电路152的一例包含具有多个可选择的电流路径的开关电路。功率源存储器设定150的一例具有存储器元件以选择电流路径,存储器元件例如是熔丝或沉积金属(deposited metal)。
[0104]图3绘示集成电路103的方块图,相似于图1及图2,集成电路接收具有可变电流的外部功率,且内部产生调控电流功率,并仅切换部分高功率电路的功率源于可变电流功率与调控电流功率之间。
[0105]集成电路103包含例如图1的高功率电路(一个或多个)140、及例如图2的高功率电路(一个或多个)142。不论功率源存储器设定150的内容为何,高功率电路(一个或多个)140汲取从调控电流功率源(一个或多个)110所产生的调控电流功率117。另一方面,高功率电路(一个或多个)142依赖功率源存储器设定150所存储的偏好,从功率供应输入管脚100的可变电流功率105汲取功率,或从调控电流功率源(一个或多个)110的调控电流功率115汲取功率。
[0106]对于从调控电流功率源(一个或多个)110汲取调控电流功率117的高功率电路(一个或多个)142而言,功率源存储器设定150及功率源控制电路152可增加这些电路在数量以及型式上的弹性。另一方面,通过固定高功率电路(一个或多个)140使其汲取从调控电流功率源(一个或多个)110所产生的调控电流功率117,可降低功率源存储器设定150及功率源控制电路152的复杂度。
[0107]在一些实施例,调控电流功率源提供一个恒定的整体输出电流。在一些实施例,调控电流功率源提供多个输出电流,各个电流是恒定的。多个输出电流可具有相同的数值或不同的数值。
[0108]图4A绘示产生调控电流的功率源的简易电路图,调控电流系缩放自调控电流源。
[0109]参考电流源2 O I产生参考电流,此参考电流通过调控电流功率源而被缩放(scaled)。参考电流源201可为与供应电压Vcc无关的电流源。另外的范例参考电流源可包含与温度无关的参考及/或带隙(bandgap)参考。接成二极管形式(d1de-connected)的P型晶体管204親接于供应电压Vcc及参考电流Iref 201之间。参考电流Iref 201親接于p型晶体管204及一个参考电压(例如地)之间。P型晶体管206具有源极耦接至供应电压VCC、栅极耦接至接成二极管形式的P型晶体管204的阴极、以及漏极提供调控电流功率的输出。通过P型晶体管206及P型晶体管204的宽度比例,输出的电流可依比例缩放参考电流源201的电流。
[0110]图4B绘示与供应电压无关的电流源的简易电路图,此电流源可用于例如是图4A及图5的调控电流功率源。
[0111]以下说明一范例性的与供应电压无关的电流源,其具有第一对串联耦接晶体管位于一供应电压与另一参考电压(例如地)之间。第一对串联耦接晶体管包含第一P型晶体管234及第一 η型晶体管232。此范例性的与供应电压无关的电流源也具有第二对串联耦接晶体管位于一供应电压与地之间。第二对串联耦接晶体管包含第二P型晶体管236及第二η型晶体管238。第一 η型晶体管232具有源极耦接至地。第一 η型晶体管232具有栅极及漏极耦接至彼此,并耦接至第二 η型晶体管238的栅极,且耦接至第一 P型晶体管234的漏极。第一 P型晶体管234具有源极耦接至供应电压,及栅极耦接至第二 P型晶体管236的栅极及漏极。第二P型晶体管236具有源极耦接至供应电压。第二 P型晶体管236具有栅极及漏极耦接至彼此,并耦接至第一 P型晶体管234的栅极,且耦接至第二 η型晶体管238的漏极。第二 η型晶体管238具有源极耦接至地、栅极耦接至第一 η型晶体管232的栅极及漏极、及漏极耦接至第二 P型晶体管236的栅极及漏极。此范例性的与供应电压无关的电流源,可通过位于第二 P型晶体管236及供应电压之间的串联电阻值,及/或通过位于第二 η型晶体管238及地之间的串联电阻值,以定义其电流。
[0112]图5绘示包含运算放大器的功率源的简易电路图,运算放大器产生的调控电流系缩放自调控电流源。
[0113]参考电流源211产生的参考电流通过调控电流功率源而被缩放。参考电流源211可以是与供应电压Vcc无关的电流源。参考电流源的其他范例可包含与温度无关的参考及/或带隙参考。P型晶体管214串联親接于供应电压Vcc及参考电流Iref 211之间。参考电流Iref211耦接于P型晶体管214及一参考电压(例如地)之间。P型晶体管216具有源极耦接至供应电压VCC、栅极耦接至P型晶体管214的栅极、及漏极提供调控电流功率的输出。通过P型晶体管216及P型晶体管214的宽度比例,输出的电流可依比例缩放参考电流源211的电流。
[0114]运算放大器218具有:反相输入,耦接至参考电压Vref220;非反相输入,耦接至位于参考电流Iref 211及P型晶体管214的漏极之间的一节点;及输出,親接至P型晶体管216及P型晶体管214的栅极。参考电压Vref 220例如可包含带隙参考或带隙参考缩放后的输出。
[0115]图6绘示由调控电流源供电的多级充电栗300的简易电路图。
[0116]多级充电栗是高功率电路的一例,此电路可通过调控电流功率源301所供电。典型充电栗级的细节配合图10作说明。充电栗的各级包含:升压驱动器302(也标示为A),用于由电流源供应的通道晶体管(pass transistor)充电栗节点及主要晶体管304(也标示为B);及升压电容器306(也标示为C),由电流源供电。充电栗级的升压驱动器302及升压电容器306因高功率/高电流消耗而著名,且从调控电流功率源301汲取功率。并且,充电栗的第一级具有输入节点305,此输入节点305因高功率/高电流消耗而著名,且也从调控电流功率源301汲取功率。
[0117]图7绘示由调控电流源及可变电流源供电的多级充电栗340的简易电路图。
[0118]与图6的多级充电栗不同的是,此多级充电栗只有一些高功率/高电流部件从调控电流功率源301汲取功率。充电栗的第一级具有输入节点305,输入节点305从调控电流功率源301汲取功率。用于所有级的升压电容器306(也标示为C)也从调控电流功率源301汲取功率。然而,用于所有级的升压驱动器302(也标示为A)(用于通道晶体管)从可变电流功率310汲取功率。
[0119]图8绘示由调控电流源及可变电流源供电的多级充电栗350的简易电路图,其中充电栗元件对于调控电流源与可变电流源的配置与图7不同。
[0120]充电栗的第一级具有一输入节点305从调控电流功率源301汲取功率。然而,用于所有级的升压驱动器302(也标示为A)(用于通道晶体管)从可变电流功率310汲取功率。并且,用于所有级的升压电容器306(也标示为C)也从可变电流功率310汲取功率。
[0121]其他实施例有关于充电栗元件对于调控电流源及可变电流源的其他配置组合。
[0122]图9绘示由调控电流源及可变电流源供电的多级充电栗360的简易电路图,其中充电栗元件对于调控电流源与可变电流源的配置由存储器设定所控制。
[0123]功率源存储器设定330存储关于特定充电栗电路的偏好,是从可变电流功率310汲取功率,或是从调控电流功率源汲取调控电流功率301。响应于功率源存储器设定330,功率源控制电路320控制用于所有级的升压驱动器302(也标示为A)(用于通道晶体管)、用于第一级的充电栗节点及主要晶体管304(也标示为B)、以及用于所有级的升压电容器306(也标示为C),从可变电流功率310汲取功率,或从调控电流功率源的调控电流功率301汲取功率。
[0124]在其他实施例中,一部分的充电栗响应于功率源存储器设定330以汲取功率,其他部分的充电栗则总是从可变电流功率310汲取功率。在另一实施例中,一部分的充电栗回应于功率源存储器设定330以汲取功率,其他部分的充电栗则总是从调控电流功率301汲取功率。在又一实施例中,一部分的充电栗回应于功率源存储器设定330以汲取功率,其他一部分的充电栗总是从可变电流功率310汲取功率,再其他另一部分的充电栗则总是从调控电流功率301汲取功率。
[0125]图10绘示依据图7、图8、或图9由调控电流源及可变电流源供电的多级充电栗的一个级的简易电路图。
[0126]晶体管XMl422选择性地电性耦接输入节点N2 401及输出节点NI 402。晶体管XM2420选择性地电性耦接输入节点N2 401及晶体管XMl 422的栅极(也就是节点N3 424)。电容器412用于节点N3的升压驱动器,并由电流源供电。电容器432用于节点NI 402的升压驱动器,并由电流源供电。
[0127]图11绘示如同图10的多级充电栗的一个级的简易布局图,其中充电栗节点至阱(we 11)区域的周边上的讲接点(we 11 contact)有不同的接近程度。
[0128]多级充电栗的此级由P阱区域530的P阱接点540所围绕。晶体管XMl的栅极522选择性地电性耦接位于栅极522不同侧的节点NI 502及节点N2 501。晶体管XM2的栅极520选择性地电性耦接位于栅极520不同侧的节点N2 511及节点N3 524。从节点N2 501至一个最近的阱接点的距离(沿着节点N2 501的周长计算平均),长于从节点NI 502至另一个最近的阱接点的距离(沿着节点NI 502的周长计算平均)。从节点N2 511至一个最近的阱接点的距离(沿着节点N2 511的周长计算平均),长于从节点N3 524至另一个最近的阱接点的距离(沿着节点N3 524的周长计算平均)。最近的阱接点于平均计算下最接近一对应节点(也就是沿着此对应节点的周长平均计算下)的阱接点。
[0129]图12为图11的多级充电栗的一个级的简易布局图的替代范例。
[0130]晶体管XMl的第一栅极622选择性地电性耦接位于第一栅极622不同侧的节点NI602及节点N2 601。晶体管XMl的第二栅极623选择性地电性耦接位于第二栅极623不同侧的节点NI 612及节点N2 601。输入节点N2 601位于输出节点NI 602及输出节点NI 612之间。
[0131]晶体管XM2的栅极620选择性地电性耦接位于栅极620不同侧的节点N2611及节点N3 624。
[0132]多级充电栗的此级由P阱630及631的多个P阱接点640所围绕。晶体管XMl及XM2各由多个阱接点640所围绕,使得一些阱接点640位于晶体管XMl及XM2之间。
[0133]图13绘示集成电路的简易方块图,集成电路接收具有可变电流的外部功率,且内部产生调控电流功率以用于高功率电路,其中电路至接垫(pad)的接近程度与特定接垫相关。
[0134]集成电路700包含调控电流功率源720及高电流/高功率电路725例如充电栗。调控电流功率源720从可变电流功率接垫VDD 710汲取功率,并且耦接至地参考接垫GND 715。可变电流功率接垫VDD 710及地参考接垫GND 715耦接至IC封装的对应管脚。相较于地参考接垫GND 715,调控电流功率源720较靠近于可变电流功率接垫VDD 710。相较于地参考接垫GND 715,高电流/高功率电路725也是较靠近于可变电流功率接垫VDD 710。
[0135]图14绘示输出驱动器800的简易电路图,作为图1、图2、或图3的集成电路的高功率电路的一例。
[0136]可变电流功率806由调控电流功率源810所接收。调控电流功率源810接着产生调控电流功率814。拉升(pull up)p型晶体管822及拉低(pull down)n型晶体管824串联耦接于调控电流功率源810及一参考电压(例如地)之间。串联于拉升P型晶体管822及拉低η型晶体管824之间的节点输出驱动器800的输出。
[0137]图15绘示升压电路900的简易电路图,作为图1、图2、或图3的集成电路的高功率电路的一例。
[0138]可变电流功率806由调控电流功率源810所接收。调控电流功率源810接着产生调控电流功率814。反相器(包含P型晶体管922及η型晶体管924)耦接于调控电流功率源814及一参考电压(例如地)之间。升压电容器925親接于反相器的输出及升压电路900的输出之间。致能电路包含P型晶体管926,ρ型晶体管926耦接在调控电流功率源814及升压电路900的输出之间。P型晶体管926接收信号ΕΝ,此信号EN选择性致能升压电路900。
[0139]汲取调控电流的其他高功率电路所包含的晶体管的尺寸相对大于集成电路上的其他晶体管。
[0140]图16绘示集成电路的方块图,集成电路接收具有可变电流的外部功率,且内部产生调控电流功率以用于高功率电路。
[0141]集成电路1050包含存储器阵列1000,例如是非易失性单元阵列。字线(列,row)译码器1001耦接至多条字线1002,并与此些字线1002电性通信,此些字线1002沿着存储器阵列1000中的多个列排列。位线(行,column)译码器1003与多条位线1004电性通信,此些位线1004沿着阵列1000中的多个行排列。地址供应在总线1005上而送至字线译码器1001及位线译码器1003。感测电路(感测放大器)及方块1006中的数据输入结构(包含电压及/或电流源)经由数据总线1007耦接至位线译码器1003。数据经由数据输入线1011而被供应,从集成电路1050上的输入/输出埠或从集成电路1050的内部或外部数据源,送至方块1006中的数据输入结构。其他电路可被包含在集成电路1050,例如一般用途处理器或特殊用途应用电路,或是提供阵列1000所支持的单芯片(syst em-on-a-chi p)的功能的多个模块的组合。数据经由数据输出线1015而被供应,从方块1006中的感测放大器送至集成电路1050的输入/输出埠,或送至集成电路1050内部或外部的数据目的地。
[0142]于此例中使用偏压配置状态机所实现的控制器1009,控制调控电流功率供应器1008的应用至高功率电路1018,例如充电栗电路、输出驱动器、及升压电路。控制器1009可响应于功率源存储器设定,以决定是否让特定的一些或部分高功率电路1018从调控电流功率供应器1008汲取功率。控制器1009也控制偏压配置的应用,包含用于字线及位线的读取、编程、抹除、抹除验证及编程验证电压及/或电流。控制器1009可使用本领域中知悉的特殊用途逻辑电路而被实现。在替代实施例中,控制器1009包含一般用途处理器,此控制器1009可被实施在相同的集成电路上以执行计算机程序,从而控制装置的运作。在其他实施例,可使用特殊用途逻辑电路及一般用途处理器的组合以实现控制器1009。
[0143]外部可变电流功率1060提供外部功率至集成电路1050。
[0144]综上所述,虽然本发明已以优选实施例揭露如上,然其并非用以限定本发明。本发明所属技术领域中普通技术人员,在不脱离本发明的精神和范围内,当可作各种的更改与修饰。因此,本发明的保护范围当视权利要求所界定者为准。
【主权项】
1.一种功率源电路,其特征在于,包括: 一功率供应输入管脚,接收一芯片外供应电压,该芯片外供应电压具有一可变电流; 一芯片上功率源,由该芯片外供应电压供电,该芯片上功率源提供一调控电流; 一存储器阵列;以及 一组一个或多个电路,耦接至该存储器阵列,并由来自该芯片上功率源的该调控电流供电。2.根据权利要求1所述的功率源电路,其中该组一个或多个电路包含以下至少一个:一充电栗、一电容性升压电路、一输出驱动器、以及一时钟电路。3.根据权利要求1所述的功率源电路,其中该组一个或多个电路包含一充电栗,该充电栗包括: 多个串联耦接的充电栗级,配置以从该多级中的一第一级汲取电荷至一最后一级; 其中,该多个充电栗级包含:一输入节点;一输出节点;一通道晶体管,电性耦接至该输入节点及该输出节点;一第一升压电容器,耦接至该输出节点;及一第二升压电容器,耦接至该通道晶体管的一栅极。4.根据权利要求1所述的功率源电路,其中该组一个或多个电路包含一充电栗,该充电栗包括: 多个串联耦接的充电栗级,配置以从该多级中的一第一级汲取电荷至一最后一级; 其中,该多个充电栗级包含:一输入节点;一输出节点;一通道晶体管,电性耦接至该输入节点及该输出节点;一第一升压电容器,耦接至该输出节点;及一第二升压电容器,耦接至该通道晶体管的一栅极; 其中,该芯片上功率源提供该调控电流至下列至少一个:(i)该第一升压电容器;(ii)该第二升压电容器;及(iii)该第一级的该输入节点。5.根据权利要求1所述的功率源电路,其中该组一个或多个电路包含一充电栗,该充电栗包括: 多个串联耦接的充电栗级,配置以从该多级中的一第一级汲取电荷至一最后一级,其中该些充电栗级的一特定级包含: 一第一晶体管,选择性地电性耦接该特定级的一输入节点及该特定级的一输出节点; 一第二晶体管,选择性地电性耦接该输入节点及该第一晶体管的一栅极; 其中该特定级位于一阱中,该阱被多个阱接点所围绕;及 其中该输入节点由该阱中的一第一区域所定义,该输出节点由该阱中的一第二区域所定义,该第一区域及该第二区域位于该第一晶体管的该栅极的不同侧,该第一区域沿着该第一区域的一第一周长与该多个阱接点的一最近者的平均距离为一第一距离,该第二区域沿着该第一区域的一第二周长与该多个阱接点的一另一最近者的平均距离为一第二距离,该第二距离短于该第一距离。6.根据权利要求1所述的功率源电路,其中该组一个或多个电路包含一充电栗,该充电栗包括: 多个串联耦接的充电栗级,配置以从该多级中的一第一级汲取电荷至一最后一级,其中该些充电栗级的一特定级包含: 一第一晶体管,选择性地电性耦接该特定级的一输入节点及该特定级的一输出节点; 一第二晶体管,选择性地电性耦接该输入节点及该第一晶体管的一栅极; 其中该特定级位于一阱中,该阱被多个阱接点所围绕;及 其中该输入节点由该阱中的一第一区域所定义,该输出节点由该阱中的多个第二区域所定义,该第一区域位于该多个第二区域之间。7.根据权利要求1所述的功率源电路,其中该芯片上功率源包含多个平行电流源,该些平行电流源组合提供该芯片上功率源所提供的该调控电流。8.根据权利要求1所述的功率源电路,其中该芯片上功率源包含: 一参考电流源; 多个晶体管,具有至少两不同宽度,其中该多个晶体管的至少一第一个与该参考电流源串联,该多个晶体管的至少一第二个提供一输出电流,该输出电流由该多个晶体管的至少该第一个及该第二个的不同宽度的比例所决定;及 一运算放大器,位于一回路,该回路从该多个晶体管的至少该第一个的一栅极至该参考电流源。9.根据权利要求1所述的功率源电路,其中该芯片上功率源具有一额定输出电压,该额定输出电压与该芯片外供应电压无关。10.一种功率源电路的驱动方法,其特征在于,包括: 在一集成电路,经由一功率供应输入管脚接收一芯片外供应电压,该芯片外供应电压具有一可变电流; 于该集成电路中,以一芯片上功率源提供一调控电流,该芯片上功率源由该芯片外供应电压供电;以及 以来自该芯片上功率源的该调控电流,供电至该集成电路上的一组一个或多个电路,该组一个或多个电路耦接至该集成电路的一存储器阵列。11.根据权利要求10所述的驱动方法,其中该组一个或多个电路包含一充电栗。12.根据权利要求10所述的驱动方法,其中该组一个或多个电路包含一充电栗,该充电栗包括: 多个串联耦接的充电栗级,配置以从该多级中的一第一级汲取电荷至一最后一级; 其中,该多个充电栗级包含:一输入节点;一输出节点;一通道晶体管,电性耦接至该输入节点及该输出节点;一第一升压电容器,耦接至该输出节点;及一第二升压电容器,耦接至该通道晶体管的一栅极; 其中,该芯片上功率源提供该调控电流至下列至少一个:(i)该第一升压电容器;(ii)该第二升压电容器;及(iii)该第一级的该输入节点。13.根据权利要求10所述的驱动方法,其中该组一个或多个电路包含一充电栗,该充电栗包括: 多个串联耦接的充电栗级,配置以从该多级中的一第一级汲取电荷至一最后一级,其中该些充电栗级的一特定级包含: 一第一晶体管,选择性地电性耦接该特定级的一输入节点及该特定级的一输出节点; 一第二晶体管,选择性地电性耦接该输入节点及该第一晶体管的一栅极; 其中该特定级位于一阱中,该阱被多个阱接点所围绕;及 其中该输入节点由该阱中的一第一区域所定义,该输出节点由该阱中的一第二区域所定义,该第一区域及该第二区域位于该第一晶体管的该栅极的不同侧,该第一区域沿着该第一区域的一第一周长与该多个阱接点的一最近者的平均距离为一第一距离,该第二区域沿着该第一区域的一第二周长与该多个阱接点的一另一最近者的平均距离为一第二距离,该第二距离短于该第一距离。14.根据权利要求10所述的驱动方法,其中该组一个或多个电路包含一充电栗,该充电栗包括: 多个串联耦接的充电栗级,配置以从该多级中的一第一级汲取电荷至一最后一级,其中该些充电栗级的一特定级包含: 一第一晶体管,选择性地电性耦接该特定级的一输入节点及该特定级的一输出节点; 一第二晶体管,选择性地电性耦接该输入节点及该第一晶体管的一栅极; 其中该特定级位于一阱中,该阱被多个阱接点所围绕;及 其中该输入节点由该阱中的一第一区域所定义,该输出节点由该阱中的多个第二区域所定义,该第一区域位于该多个第二区域之间。15.根据权利要求10所述的驱动方法,其中该芯片上功率源包含: 一参考电流源; 多个晶体管,具有至少两不同宽度,其中该多个晶体管的至少一第一个与该参考电流源串联,该多个晶体管的至少一第二个提供一输出电流,该输出电流由该多个晶体管的至少该第一个及该第二个的不同宽度的比例所决定;及 一运算放大器,位于一回路,该回路从该多个晶体管的至少该第一个的一栅极至该参考电流源。
【文档编号】G05F1/12GK105824343SQ201510864293
【公开日】2016年8月3日
【申请日】2015年12月1日
【发明人】彭武钦, 李俊毅, 陈耕晖, 张坤龙, 洪俊雄
【申请人】旺宏电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1