电压钳位电路的制作方法

文档序号:10534039阅读:1448来源:国知局
电压钳位电路的制作方法
【专利摘要】本发明涉及电压钳位电路。一种用于向要防护免受过电应力(EOS)的电路元件提供钳位电压的电压源具有参考电压模块和电压钳位模块。该参考电压模块具有第一场效应晶体管(FET),其源极和漏极串联连接在电源两端的可编程参考电流源和第一电阻器之间。该第一FET的棚极连接到它的漏极以提供由流进该第一电阻器的参考电流所限定的参考电压。电压钳位模块具有第二FET,其棚极接收该参考电压并且其源极连接成向被保护的电路元件提供其变化受该参考电压所限制的钳位电压。
【专利说明】
电压钳位电路
技术领域
[0001 ] 本发明涉及集成电路,更具体地涉及电压钳位电路。
【背景技术】
[0002] 半导体器件的过电应力(E0S)故障一般是热诱导的、电迀移相关的和电场相关 的。E0S可靠性问题会在电路设计尤其用于高电压电路或多功率域电路的电路设计中遇到。 为了避免E0S,对于施加到诸如金属氧化物半导体场效应晶体管(M0SFET)的电路元件的端 子的电压差有严格的规则。不遵守这些规则的电压能够导致半导体器件故障或使用寿命缩 短。
[0003] 设计者应该保证半导体器件在所有工作条件下安全。然而,工艺-电压-温度 (PVT)变化和负载变化是在设计阶段难于控制或预知的。这需要将施加到敏感的半导体器 件上的电压钳位在安全范围内,而不需考虑预料不到的PVT和负载变化影响,也就是说,物 理地限制施加在半导体器件的敏感端子间的最大电压差。
[0004] 寻求一种用于防护半导体器件免受E0S的单片电压钳位,其具有精确的钳位电 压,而不管PVT和负载变化,同时可以将钳位电压编程为适合不同的电路,但不增加额外的 设计成本。
【附图说明】
[0005] 本发明,以及其目的和优点可以通过参考下面的在附图中示出的实施例的描述得 到最好的理解。图中的元件出于简明和清楚的目的以图示说明,而不必按比例绘制。
[0006] 图1到4是不同的常规结构的示意性电路图,其中电路元件要被防护免受过电应 力(E0S);
[0007] 图5和6是根据本发明实施例的、用于向要防护免受EOS的电路元件提供钳位电 压的电压源的示意性电路图;
[0008] 图7到10是图5和6的电压源的示意性电路图,其根据本发明的实施例连接成在 图1到4对应的结构中提供钳位电压给要防护免受E0S的电路元件。
[0009] 图11是在图5到10的电压源中的参考电流源的示意电路图。
【具体实施方式】
[0010] 图1到4说明了不同的常规结构,其中电路元件100,102要被防护免受过电应力 (E0S)。在每一个情形中,上拉电阻器R PU和下拉电阻器R PD串联连接在正电压电源轨V _和 地Vss之间以构成分压器。在这个例子中,电源轨¥_和地Vss之间的电压为18V。上拉和 下拉电阻器R PU和RPD以纯电阻示出,但也可以是复阻抗,并且另外它们可以构成带有信号输 入的电路元件100,102的偏置电路的一部分。作为工艺-电压-温度(PVT)变化的结果, 电阻器R PU和R PD施加到电路元件100,102的电压也变化。电路元件100,102的工作电压也 取决于电路元件上负载106,108的变化。
[0011] 要被保护的电路元件100,102是场效应晶体管(FET),然而要被保护的电路元件 100,102可以为其他类型的电路元件。每个FET 100,102具有在节点104处连接成接收分 压器的输出电SVA的栅极,节点104位于上拉电阻器R PU和下拉电阻器RPD之间。在这些例 子中,FET 100,102归类为金属氧化物半导体场效应晶体管(M0SFET)的一类,然而它们可 以使用除了金属之外适合棚极的其他材料,诸如多晶硅,以及除了纯氧化物之外的适合栅 极绝缘的其他材料。
[0012] 在图1的结构中,要被保护的M0SFET 100是p型M0SFET,其源极连接到电源轨VDDH 并且漏极经由负载106连接到地Vss处于中间电压Vx。为了防护M0SFET 100免受E0S,在 这个结构中,它的栅极电压VJM不低于11V,从而其源栅电压差将小于7V。
[0013] 在图2的结构中,要被保护的M0SFET 102是n型M0SFET,其源极经由负载106连 接到地Vss处于中间电压13V,并且漏极连接到电源轨V _。为了防护M0SFET 102免受E0S, 在这个结构中,它的栅极电压VJM不低于6V,从而其源栅电压差将小于7V。
[0014] 在图3的结构中,要被保护的M0SFET 102是n型M0SFET,其源极接地,并且漏极与 负载106连接处于中间电压Vx。为了防护M0SFET 102免受E0S,在这个结构中,它的棚极 电压VJM不高于7V,从而其源栅电压差将小于7V。
[0015] 在图4的结构中,要被保护的M0SFET 100是p型M0SFET,其源极与负载106连接 处于中间电压13V,并且漏极接地。为了防护M0SFET 100免受E0S,在这个结构中,它的栅 极电压VJM不低于6V,从而其源栅电压差将小于7V。
[0016] 图5和6说明了根据本发明实施例的电压源500和600,用于向要防护免受E0S的 电路元件100,102提供钳位电压V A,V/。在每个情形中,电压源500和600包括参考电压 模块502,602以及电压钳位模块504,604。
[0017] 参考电压模块502,602包括第一有源元件M1,其具有第一控制端子506,606以及 第一载流端子508和510,608和610。第一载流端子508和510,608和610串联连接在电 源V DDH,VSS两端的参考电流IREF的电流源512,612和第一阻抗R B之间。第一控制端子506, 606与第一载流端子510,610中的一个连接以及与参考电流源512,612连接,以提供由参考 电流I REF流过第一阻抗R沥限定的参考电压V c。
[0018] 电压钳位模块504,604包括第二有源元件M2,其具有第二载流端子514和516, 614和616以及连接成接收参考电压%的第二控制端子518,618。
[0019] 连接第二载流端子514和516,614和616中的一个以向被保护的电路元件100, 102提供其变化由参考电压%限制的钳位电压VA,V/。
[0020] 电压源500,600能够提供精确的钳位电压VA,V/,而不管PVT和负载变化,同时 能够使得钳位电压可编程为适合不同的电路,并且没有增加额外的设计成本。
[0021] 第一和第二有源元件Ml和M2可以包括各自的相同类型和通过相同制造工艺形成 的匹配晶体管。第一和第二有源元件Ml和M2可以包括各自的FET。第一 FET Ml可以具有 与参考电流源512,612相连接的第一漏极,与第一阻抗RB相连接的第一源极,以及与第一 漏极以及参考电流源512,612相连接的第一栅极,以提供由参考电流I REF流过第一阻抗Rb 所限定的参考电压Ve。连接成向被保护的电路元件100,102提供其变化由参考电压%限制 的钳位电压V A,V/的第二载流端子516,616,可以是构成第二有源元件M2的FET的源极。 与电压源500,600相连接的被保护的电路元件100,102可以包括具有漏极,源极和棚极的 FET,并且钳位电压VA,VA'可以施加到栅极以限制被保护的FET的棚极和源极之间的电压。
[0022] 第二载流端子514和516,614和616可以串联连接在电源V_,Vss间的第二和第 三阻抗R PU和RPD之间。
[0023] 参考电流源512,612可以包括带隙电压源1102和电压-电流变换器1104 (图11), 用于提供参考电流IREF。第一阻抗可以包括第一电阻器RB,并且电压-电流变换器1104可 以将来自带隙电压源的电压V Be施加到与第一电阻器。同类型的电阻器RJ。电压-电流 转换器1104可以包括用于提供参考电流源IREF的可编程值的可编程电流镜。
[0024] 更具体地,图5和6示出了用于向要防护免受E0S的FET提供钳位电压VA(500)或 V/ (600)的电压源500和600。结合图7-10进一步描述电压源500和600,其中示出了 使用电压源的例子。
[0025] 图7示出了具有图5中连接成向要防护免受E0S的FET 102提供钳位电压VA的电 压源500的1C 700。FET 102是n型M0SFET,其具有经由负载106与地Vss连接且处于中 间电压13V的源极以及与电源轨V DDH连接的漏极,如图2所示。FET 102的栅极电压乂以页 不低于6V,从而其源栅电压差将小于7V。
[0026] 参考电压模块502的第一有源元件是p型MOSFET Ml并且电压钳位模块504的第 二有源元件是匹配的P型M0SFET M2。经由电阻器私将MOSFET Ml的源极508连接到电源 轨VDDH。经由参考电流源512将MOSFET Ml的漏极512连接到地Vss。MOSFET Ml的棚极506 连接到漏极510以及参考电流源512。
[0027] 经由电阻器RPU将MOSFET M2的源极514连接到电源轨V DDH以及被保护的FET 102 的栅极。经由电阻器RPD将MOSFET M2的漏极516接地V ss。MOSFET M2的栅极518连接到 MOSFET Ml 的栅极 506。
[0028] 工作中,流经电阻器RB的参考电流I REF在MOSFET Ml的源极508处建立电压V B。 它的栅极506被参考电流源512下拉到参考电压Ve。MOSFET Ml具有足够的载流能力使得 它的源栅电压Ves接近它的阈值电压VTH并且参考电压V e接近(VB-VTH)。在这个例子中,选 择下面的值:电源轨V DDH相对于地V ss为18V的电压,电阻器R 8的电阻为100k Q,并且流经 电阻器RB的参考电流IREF为no y A。因此,由下得到v B: VB= (VDDH-RB* IREF) = (18-100k * 110i〇 = 7V〇
[0029] MOSFET M2与电源轨¥_和地Vss之间的电阻器RPU和RPD构成分压器。在MOSFET M2的源极514处的电压V A由下得到:
其中心2是MOSFET M2的源漏电阻。MOSFET M2的栅极518维持在参考电压^,接近 (VVTH)。当在MOSFET M2的源极514处的电压比它的栅极电压乂。高出一个大于阈值电压 VTH的量时,MOSFET M2的电阻RM2低并且源极514处的电压VA由下得到:
由电阻器RPU和RPD限定的这个标称偏置电压VA在源极电压比棚极电压高时能够是18V 和7V之间的任意值,在这个例子中,典型值是14V。然而,如果MOSFET M2的源极514处的 电压VA接近于其棚极处的参考电压^加上其阈值电压VTH(这对MOSFET Ml也相同,这是 由于它们相匹配并且由相同工艺制造),MOSFET M2的源漏电阻增加。电阻器RPU于是防止 M0SFET M2的源极514的电压VA从电源轨¥_的电压进一步下降。电压电平不能低于 VA_ aAMP= (V C+VTH) = VB= 7V的钳位电平,为栅极电压V A留出最小极限6V以上IV的裕量。 钳位电平VA aAMP由流经电阻器RB的参考电流I REF限定。
[0030] 图8示出了具有图5中的、连接成向要防护免受E0S的FET 100提供钳位电压VA 的电压源500的1C 800。FET 100是p型M0SFET,其具有经由负载108与电源轨¥_连接 且为中间电压13V的源极以及与地Vss连接的漏极,如图4中所示。FET 100的栅极电压VA 须不低于6V,从而其源栅电压差将小于7V。电路800的EOS防护功能与上述电路700相似。
[0031] 图9示出了另一种1C 900,其具有图5中的、连接成要防护免受E0S的FET 100 提供钳位电压电压源500。FET 100是p型M0SFET,其具有与电源轨V DDH连接的源极。 MOSFET 100的漏极经由负载106连接到地Vss且为中间电压Vx,如图1中所示。MOSFET 100 的栅极电压VJM不低于11V,从而其源栅电压差将小于7V。
[0032] 电路900的E0S防护功能与上述电路700相似,除了参数的值。在这个例子中,选 择下面的值:电源轨V DDH相对于地V ss为18V,电阻器R 8的电阻为100k Q,并且流经电阻器 RB的参考电流IHEF为60 yA。因此,由下得到VB: VB= (VDDH_RB* IREF) = (18-100k * 60y )) 12V〇 电压电平不能低于V A aAMP= (V e+VTH) = VB= 7V的钳位电平,为棚极电压V A留出 最小极限11V之上的IV的裕量。钳位电平VA aAMP由流经电阻器RB的参考电流I REF限定。
[0033] 图10示出了 1C 1000,其具有图6中的、连接成向要防护免受EOS的FET 102提供 钳位电SVA'的电压源600。FET 102是n型M0SFET,其具有与地Vss连接的源极。MOSFET 102的漏极经由负载108连接到电源轨V DDH且为中间电压VY,如图3中所示。为了在该结构 中保护MOSFET 102免于E0S,其栅极电压V/须不高于7V,从而其源栅电压差将小于7V。
[0034] 参考电压模块602的第一有源元件是n型MOSFET Ml并且电压钳位模块604的 第二有源元件是匹配n型MOSFET M2。MOSFET Ml的源极608经由电阻器私连接到地V ss。 MOSFET Ml的漏极610经由参考电流源612连接到电源轨VDDH。MOSFET Ml的栅极606与漏 极610和参考电流源612相连接。
[0035] MOSFET M2的漏极616经由电阻器RPU连接到电源轨V DDH。MOSFET M2的源极614 经由电阻器RPD连接到地V ss和被保护的FET 100的栅极。MOSFET M2的棚极618连接到 MOSFET Ml 的棚极 606。
[0036] 工作期间,流经电阻器RB的参考电流IREF在MOSFET Ml的源极608处建立电压VB。 MOSFET Ml的栅极606被参考电流源612上拉至参考电压Ve。MOSFET Ml具有足够的载流 能力使得它的源栅电压接近它的阈值电压V TH并且参考电压V e接近(V B+VTH)。在这个 例子中,选择下面的值:电阻器私的电阻为l〇〇kQ,并且流经电阻器1^的参考电流I REF为 60yA。因此,由下得到VB: VB= (R B* IREF) = (100k * 60 y) = 6V〇 MOSFET M2与在电源轨VDDH和地Vss之间的电阻器RPU和RPD再次构成分压器。当在 MOSFET M2的源极614处的电压V/比它的栅极电压丨小一个大于阈值电压VTH的量时, MOSFET M2的电阻RM2低并且在源极614处的电压V /由下得到:
这个由电阻器RPU和RPD限定的标称偏置电压V/在源极电压比棚极电压低时能够是 7V和0V之间的任意值,在这个例子中,典型值是IV。然而,如果在MOSFET M2的源极614 处的电压VA'接近在它的棚极处的参考电压Ve减去它的阈值电压V TH (这对MOSFET Ml也 相同,这是由于它们相匹配并且由相同工艺制造),MOSFET M2的源漏电阻增加。电阻器Rpd 于是防止MOSFET M2的源极614的电压VA'从Vss进一步上升。电压V/的电平不能高于 V A' __P = (WTH) = VB= 6V的钳位电平,为栅极电压V /留出相对于7V的最大极限IV 的裕量。钳位电平VA' _aAMP由流经电阻器RB的参考电流IREF限定。
[0037] 参考电流源512,612能够是任意合适的设计。图11示出了一个合适结构1100的 例子。参考电流源1100具有带隙基准电压源1102以及电压-电流变换器1104。带隙电压 源1102,例如Brokaw带隙基准,提供了限定的电压V BS,其对工作温度的第一阶依赖被补偿, 并且其相对于工艺和工作电源电压的变化稳定。
[0038] 向变换器1104的运算放大器1106的负差分输入施加带隙电压VBS,该变换器1104 的输出与P型MOSFET MP1的栅极连接。MOSFET MP1的源极与电源轨¥_相连接并且它的 漏极经由电阻器RA与地V ss相连接。电阻器R A两端的电压V R反馈给运算放大器1106的正 差分输入,以维持电压VR接近V B(;。这提供了流经MOSFET MP1和电阻器RA等于V r/Ra的电 流Ia。
[0039] 电压-电流变换器1104具有用于提供参考电流IREF的可编程值的可编程电流镜。 p型MOSFET MP2的棚极连接到MOSFET MP1的棚极。MOSFET MP2的源极连接到电源轨VnnH 并且它的漏极连接到n型MOSFET MN1的漏极。MOSFET MN1的棚极连接到它的漏极并且它 的源极连接到地Vss。MOSFET MP2与MOSFET MP1相匹配并且尺寸相似,使流经MOSFET MP2 和丽1的电流等于流经MOSFET MP1和电阻器RA的电流I A。电阻器RA与电阻器R B为相同 类型并且由相同制造工艺形成,这样它们的电阻随温度的变化在电压VB中彼此相互补偿。
[0040] p 型 MOSFET MP3 的栅极连接到 MOSFET MP1 和 MP2 的栅极。MOSFET MP3 与 MOSFET MP1和MP2相匹配,但是它的尺寸被编程为是MOSFET MP1和MP2的尺寸的K倍(其中K可 以大于或小于1),从而其提供的参考电流IREFP等于K * IA。MOSFET MP3的源极连接到电 源轨VDDH。如果在电压源600中使用,MOSFET MP3的漏极连接到MOSFET Ml的漏极610,从 而参考电流IREF_P是来自参考电流源612的参考电流I REF。
[0041] n 型 MOSFET MN2 的棚极连接到 MOSFET MN1 的棚极。MOSFET MN2 与 MOSFET MN1 相匹配,但是它的尺寸被编程为是MOSFET MN1的尺寸的K倍,从而其提供的参考电流IREF_N 等于K * IA。MOSFET丽2的源极连接到地Vss。如果在电压源500中使用,MOSFET丽2的 漏极连接到MOSFET Ml的漏极510,从而参考电流IREF_N是来自参考电流源512的参考电流 Irefo
[0042] 在上述详述中,已经参考本发明的实施例的具体实例描述了本发明。然而,显然可 以在本发明中进行各种修改和改变而不偏离如所附权利要求书所限定的宽泛的精神和范 围。
[0043] 这里论述的连接可以是适合于例如通过中间装置传送来往于各个节点、单元或装 置的信号的任何类型的连接。因此,除非另有暗示或说明,连接可以是直接连接或间接连 接。连接可参照单个连接、多个连接、单向连接或双向连接来进行说明或描述。然而,不同 实施例可改变连接的实现。例如,可使用分开的单向连接,而不是双向连接,反之亦可。此 外,多个连接可被串行地或以时间复用的方式传送多个信号的单个连接所取代。同样,承载 多个信号的单个连接可以分为承载这些信号子集的各种不同连接。因此,对于传送信号,存 在许多选择。
[0044] 虽然在实施例中已经描述具体的导电类型或电位极性,但是应该知道导电类型和 电位极性可以是相反的。
[0045] 本领域技术人员将认识到,逻辑块之间的界限仅仅是说明性的,并且可替换的实 施例可能合并逻辑块或电路元件或利用各种逻辑块或电路元件的可替换的功能性分解。因 此,需要理解本文所述的构架仅仅是示例性的,并且事实上很多能够获得相同功能的其它 构架也是可以实施的。同样,为达到相同功能的任何元件的排列是有效的"关联",以便实现 所需功能。因此,本发明中为实现特定功能的任意两个元件的结合可以被看作彼此"相关 联"以便实现所需功能,而不论架构或中间元件。同样地,任意两个元件这样的关联也可以 被看作是彼此"可操作性连接"或"可操作性耦合"以实现所需功能。
[0046] 在权利要求中,词语"包括"或"具有"不排除除了在权利要求中列出的那些元件或 步骤之外还存在其他元件或步骤。此外,这里所用的术语"a"或"an"意指一个或多个。同 样,在权利要求中使用例如"至少一个"和"一个或多个"的引导短语不应该被解释为暗示 通过不定冠词"a"或"an"引入另一权利要求元素来将包括这样引入的权利要求元素的任 何特定权利要求限定为仅包括一个这样元素的发明,即使在相同的权利要求包括引入短语 "一个或多个"或"至少一个"以及诸如"a"或"an"的不定冠词。对于使用定冠词的情况也 同样适用。除非其他说明,诸如"第一"和"第二"的术语被用于在这样描述的元素之间进 行任意区分。因此,这些术语不必然旨在表示这些元素的时间或其他优先。在相互不同的 权利要求中引用的某些措施的无关紧要的事实不表示组合这些措施不能被有利地使用。
【主权项】
1. 一种用于向要防护免受过电应力(EOS)的电路元件提供钳位电压的电压源,包括: 参考电压模块,其包括具有第一控制端子和第一载流端子的第一有源元件,所述第一 载流端子串联连接在电源两端的参考电流的源和第一阻抗之间,并且所述第一控制端子连 接到所述第一载流端子中的一个并且连接到所述参考电流的源,以提供由流经所述第一阻 抗的所述参考电流所限定的参考电压;以及 电压钳位模块,其包括具有第二载流端子和第二控制端子的第二有源元件,所述第二 控制端子连接成接收所述参考电压; 其中所述第二载流端子中的一个被连接成向所防护的电路元件提供所述钳位电压,所 述钳位电压的变化受所述参考电压限制。2. 权利要求1所述的电压源,其中所述第二载流端子串联连接在电源两端的第二和第 三阻抗之间。3. 权利要求1所述的电压源,其中所述参考电流的源包括带隙电压源和用于提供所述 参考电流的电压-电流变换器。4. 权利要求3所述的电压源,其中所述第一阻抗包括第一电阻器,并且所述电压-电流 变换器向与所述第一电阻器相似类型的电阻器施加来自所述带隙电压源的电压。5. 权利要求4所述的电压源,其中所述电压-电流变换器包括用于提供所述参考电流 的可编程值的可编程电流镜。6. 权利要求1所述的电压源,其中所述参考电压模块和所述电压钳位模块形成在相同 的半导体芯片中。7. 权利要求1所述的电压源,其中所述第一和第二有源元件包括相同类型的并且由相 同制造工艺形成的匹配的晶体管。8. 权利要求7所述的电压源,其中所述第一和第二有源元件包括场效应晶体管(FET)。9. 一种集成电路(IC),包括与所防护的电路元件连接的根据权利要求8所述的电压 源,其中所防护的电路元件包括具有漏极、源极和栅极的场效应晶体管,并且所述钳位电压 被施加到所述栅极以限制所防护的场效应晶体管的栅极和源极之间的电压。
【文档编号】G05F1/56GK105892540SQ201410773188
【公开日】2016年8月24日
【申请日】2014年11月4日
【发明人】王正香, 王洋
【申请人】飞思卡尔半导体公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1