帧缓冲控制综合实验装置的制造方法

文档序号:8827251阅读:161来源:国知局
帧缓冲控制综合实验装置的制造方法
【技术领域】
[0001]本实用新型属于自动控制技术领域,具体涉及到一种帧缓冲控制综合实验装置。
【背景技术】
[0002]目前,在实际的学习中,学生会做一些VGA显示的实验。但是,对显示的控制不是很清楚,尤其是一帧数据的存放及读取,故研宄帧缓冲的控制就显得尤为重要。目前,学校也开设了相关的专业课,对帧缓冲的控制进行研宄实验,学校各种各样实验仪器种类很多,其中对帧缓冲的控制实验平台有以下几种:1.基于单片机的对帧缓冲控制实验平台;2.基于微处理器的帧缓冲控制实验平台;3.基于FPGA的帧缓冲控制实验平台等。而这些实验平台有以下不足:未能提高学生的全面认识,学生只能学会相应的平台控制方法;电路结构复杂,每一种实验平台扩展的功能多;未能锻炼学生综合分析,应用知识的能力;成本相对较高。

【发明内容】

[0003]本实用新型所要解决的技术问题在于克服现有帧缓冲控制实验平台的缺点,提供一种电路简单、操作方便、成本低的帧缓冲控制综合实验装置。
[0004]解决上述技术问题所采用的技术方案是它具有:用于对整个装置进行控制的第三主控制器;第一主控制器与第三主控制器相连;第二主控制器与第三主控制器相连;按键输入电路,该电路的输出端接第三主控制器;帧缓冲控制电路,该电路与第三主控制器相连。
[0005]本实用新型的第一主控制器为:集成电路Ul的14脚接电容Cl的一端并通过电阻Rl接3V电源、9脚接晶体振荡器Yl的一端和电容C2的一端、10脚接晶体振荡器Yl的另一端和电容C3的一端、7脚接2.5V电源、11脚和31脚以及12脚接3V电源,集成电路Ul的26脚、25脚、28脚、27脚接插座Jl的5脚、4脚、7脚、6脚,集成电路Ul的32脚、13脚、8脚、5脚、6脚接地,电容Cl?电容C3的另一端接地,插座Jl的I脚接3V电源、3脚和2脚以及9脚接地,集成电路Ul的4脚?2脚、48脚?41脚、30脚?19脚、24脚?21脚、15脚?18脚、40脚?33脚接集成电路U3的Dll脚、D12脚、A13脚、B13脚、A14脚、B14脚、Ell 脚、ElO 脚、B12 脚、All 脚、Bll 脚、Cll 脚、FlO 脚、F9 脚、Fll 脚、A15 脚、BlO 脚、C9 脚、D9 脚、E9 脚、A9 脚、B9 脚、G16 脚、G15 脚、F15 脚、B16 脚、F14 脚、C16 脚、D16 脚、D15 脚、Gll脚、C15脚;集成电路Ul的型号为C8051F220、集成电路U3的型号为EP4CE6F17A7。
[0006]本实用新型的第三主控制器为:集成电路U3的Dll脚、D12脚、A13脚、B13脚、A14脚、B14 脚、Ell 脚、ElO 脚、B12 脚、All 脚、Bll 脚、Cll 脚、FlO 脚、F9 脚、Fll 脚、A15 脚、BlO脚、C9 脚、D9 脚、E9 脚、A9 脚、B9 脚、G16 脚、G15 脚、F15 脚、B16 脚、F14 脚、C16 脚、D16 脚、D15脚、Gll脚、C15脚接集成电路Ul的4脚?2脚、48脚?41脚、30脚?19脚、24脚?21脚、15脚?18脚、40脚?33脚;集成电路U3的P2脚、Pl脚、N3脚、P3脚、R3脚、T3脚接集成电路U4的59脚、57脚、64脚、53脚、54脚、61脚;集成电路U3的N8脚、P8脚、F8脚、T8 脚、R9 脚、T9 脚、Κ9 脚、L9 脚、Μ9 脚、Ν9 脚、RlO 脚、TlO 脚、Rll 脚、Tll 脚、R12 脚、Τ12脚、KlO脚、Rl脚接集成电路U5的47脚、46脚、44脚、43脚、41脚、40脚、38脚?35脚、33脚、32脚、30脚、29脚、27脚、26脚、I脚、24脚;集成电路U3的R4脚、Τ4脚、Ν5脚、Ν6脚、Μ6脚、Ρ6脚、Μ7脚、Κ8脚、R5脚、Τ5脚、Ρ6脚、L7脚、R7脚、Τ7脚、L8脚接集成电路U6的47脚、46脚、44脚、43脚、41脚、40脚、38脚?35脚、33脚、32脚、30脚、29脚、27脚、26脚;集成电路U3的Ρ9脚、P11脚、Rl 3脚、T13脚、Ml O脚、NI I脚、T14脚、T15脚、R14脚、P14脚、Lll脚、Mll脚、Ν12脚、Ν13脚、Μ12脚、L12脚接集成电路U7的47脚、46脚、44脚、43脚、41脚、40脚、38脚?35脚、33脚、32脚、30脚、29脚、27脚、26脚;集成电路U3的Jl脚、J6脚、Κ6脚、L6脚、Κ2脚、Kl脚、L2脚、LI脚、L3脚、Ν2脚、NI脚、BI脚、C2脚、Cl脚、F3脚、D2脚、Dl脚、G5脚、F2脚、G2脚、Gl脚、Η2脚、J2脚接集成电路U2的I脚?4脚、11脚?14脚、5脚、9脚、8脚、15脚?18脚、25脚?28脚、24脚、20脚?22脚;集成电路U3的D14脚接按键SWl的一端、C14脚接按键SW2的一端、D3脚接按键SW3的一端;集成电路U3的El脚接晶体振荡器Υ2的4脚,集成电路U3的F4脚、Η5脚、Η14脚、Hl脚、J3脚、G12脚、Η12脚、Η13脚、J5脚、Η3脚、J4脚、Η4脚接插座J2的2脚?13脚,集成电路U3的Ε3脚、G3 脚、Κ3 脚、M3 脚、Ρ4 脚、Ρ7 脚、Tl 脚、PlO 脚、Ρ13 脚、Τ16 脚、Κ14 脚、Μ14 脚、Ε14 脚、G14脚、Α16脚、ClO脚、C13脚、Al脚、C4脚、C7脚接3V电源,集成电路U3的L5脚、F12脚接2.5V电源,集成电路U3的D13脚、Ν4脚、G6脚?GlO脚、Η6脚、HlI脚、Κ7脚接1.2V电源,集成电路U3的Η8脚?HlO脚、J7脚?JlO脚、Β2脚、Β15脚、C5脚、C12脚、D7脚、DlO脚、Ε4 脚、Ε13 脚、Μ5 脚、Ε12 脚、Η7 脚、G4 脚、G13 脚、Κ4 脚、Κ13 脚、Μ4 脚、Μ13 脚、Ν7 脚、NlO脚、Ρ5脚、Ρ12脚、R2脚、R15脚、Ε2脚、Η16脚、Η15脚接地;晶体振荡器Υ2的I脚接3V电源、3脚接地,插座J2的I脚接地;集成电路Ul的型号为C8051F220、集成电路U2的型号为AL422B、集成电路U3的型号为EP4CE6F17A7、集成电路U4的型号为80C286、集成电路U5?集成电路U7的型号为74ALC164245、集成电路U8的型号为8284Α。
[0007]由于本实用新型综合了基于单片机的对帧缓冲控制实验平台;基于微处理器的帧缓冲控制实验平台;基于FPGA的帧缓冲控制实验平台,具有电路简单、操作方便、实用性强等优点,使学生系统化的学习电路知识,更深入的了解单片机系统、微处理器系统、FPGA系统的工作原理及应用,提高学生的兴趣,开阔学生的视野。锻炼学生系统的分析问题,解决问题,及实际动手能力,可在教学中广泛推广使用。
【附图说明】
[0008]图1是本实用新型的电气原理方框图。
[0009]图2是图1中第一主控制器的电子线路原理图。
[0010]图3是图1中第二主控制器的电子线路原理图。
[0011]图4是图1中第三主控制器的电子线路原理图。
[0012]图5是图1中按键输入电路和帧缓冲电路的电子线路原理图。
【具体实施方式】
[0013]下面结合附图和实施例对本实用新型进一步详细说明,但本实用新型不限于下述这些实施例。
[0014]实施例1
[0015]在图1、2、3、4、5中,本实施例的帧缓冲控制综合实验装置由第一主控制器、第二主控制器、第三主控制器、按键输入电路、帧缓冲控制电路连接构成,第一主控制器与第三主控制器相连,第二主控制器与第三主控制器相连,按键输入电路的输出端接第三主控制器,帧缓冲控制电路与第三主控制器相连。
[0016]本实施例的第一主控制器由集成电路Ul、电阻Rl、晶体振荡器Yl、电容Cl?电容C3、插座Jl连接构成,集成电路Ul的型号为C8051F220。集成电路Ul的14脚接电容Cl的一端并通过电阻Rl接3V电源、9脚接晶体振荡器Yl的一端和电容C2的一端、10脚接晶体振荡器Yl的另一端和电容C3的一端、7脚接2.5V电源、11脚和31脚以及12脚接3V电源,集成电路Ul的26脚、25脚、28脚、27脚接插座Jl的5脚、4脚、7脚、6脚,集成电路Ul的32脚、13脚、8脚、5脚、6脚接地,电容Cl?电容C3的另一端接地,插座Jl的I脚接3V电源、3脚和2脚以及9脚接地,集成电路Ul的I脚?4脚、33脚?48脚、30脚、29脚、15脚?24脚接第三主控制器。
[0017]本实施例的第二主控制器由集成电路U4?集成电路U8、电阻R5?电阻R7、电容C5、电容C6、晶体振荡器Y3连接构成,集成电路U4的型号为80C286、集成电路U5?集成电路U7的型号为74ALC164245、集成电路U8的型号为8284A。集成电路U4的6脚?4脚、67脚、68脚、65脚、I脚、66脚、7脚、8脚、10脚?15脚接集成电路U6的25脚、2脚、3脚、5脚、6脚、8脚、9脚、11脚?14脚、16脚、17脚、19脚、20脚、22脚,集成电路U4的36脚、38脚、40脚、42脚、44脚、46脚、48脚、50脚、37脚、39脚、41脚、43脚、45脚、47脚、49脚、51脚接集成电路U5的2脚、3脚、5脚、6脚、8脚、9脚、11脚?14脚、16脚、17脚、19脚、20脚、22脚、23脚,集成电路U4的34脚?32脚、28脚?16脚接集成电路U7的2脚、3脚、5脚、6脚、8脚、9脚、11脚?14脚、16脚、17脚、19脚、20脚、22脚、23脚,集成电路U4的29脚、63脚、31脚接集成电路U8的10脚、5脚、8脚,集成电路U4的35脚和60脚以及9脚接地、62脚和30脚以及56脚接5V电源,集成电路U4的59脚、57脚、64脚、53脚、54脚、61脚接第三主控制器。集成电路U5的25脚、10脚、15脚、4脚、21脚、48脚、45脚、39脚、34脚、28脚接地,集成电路U5的42脚和31脚接地、7脚和18脚接5V电源,集成电路U5的47脚、46脚、44脚、43脚、41脚、40脚、38脚?35脚、33脚、32脚、30脚、29脚、27脚、26脚、I脚、24脚第三主控制器。集成电路U6的48脚、45脚、39脚、34脚、28脚、I脚、23脚、10脚、15脚、4脚、21脚、24脚接地,集成电路U6的42脚和31脚接3V电源、7脚和18脚接5V电源,集成电路U6的47脚、46脚、44脚、43脚、41脚、40脚、38脚?35脚、33脚、32脚、30脚、29脚、27脚、26脚接第三主控制器,集成电路U7的25脚、10脚、15脚、4脚、21脚、24脚、48脚、45脚、39脚、34脚、28脚、I脚接地,集成电路U7的42脚和31脚接3V电源、7脚和18脚接5V电源,集成电路U7的47脚、46脚、44脚、43脚、41脚、40脚、38脚?35脚、33脚、32脚、30脚、29脚、27脚、26脚接第三主控制器。集成电路U8的11脚接电容C5的一端并通过电阻R5接5V电源、16脚接晶体振荡器Y3的一端并通过电阻R6接地、17脚接电容C6的一端、18脚接5V电源、13脚和9脚接地,电容C5的另一端接地,电容C6的另一端接晶体振荡器Y3的另一端并通过R7接地。
[0018]本实施例的帧缓冲控制电路由集成电路U2、电容C4连接构成,集成电路U2的型号为AL422B。集成电路U2的I脚?5脚、11脚?18脚、20脚?22脚、25脚?28脚接第三主控制器,集成电路U2的19脚接电容C4的一端、6脚和23脚接地、10脚接3V电源,电容C4的另一端接地。
[0019]本实施例的按键输入电路由按键SWl?按键SW3、电阻R2?电阻R4连接构成,按键SW
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1