彩扩机数码曝光电子成像结构的制作方法

文档序号:6454049阅读:275来源:国知局
专利名称:彩扩机数码曝光电子成像结构的制作方法
技术领域
本实用新型涉及彩扩机的成像装置,尤其涉及彩扩机数码曝光电子成像结构。
彩色胶卷是一种透明片基上涂有银盐物质的感光材料,通过拍摄使胶片感光,产生无数个像素组成一幅图像,由此一次性得到一张透明彩色负片。目前的彩扩机是通过一种光源大面积透过彩色负片,经过镜头放大在彩色相纸上感光得到彩色正像的彩色照片,彩扩机的自动校色功能是修正大面积透射光源的颜色来达到彩色照片的自动校色,只能充分还原拍摄的景物及整体色彩,而照片的反差、照相机曝光速度与光圈等诸多因素,形成的曝光量对彩色胶卷感光而决定,拍摄失败的彩色负片,后天难以获得满意的照片,因此彩色照片的质量,很大程度受制于拍摄者的摄影技术,若彩色照片上需添加文字说明,则更需做复杂的技术处理,一般彩扩店难以满足一些特殊的要求。
数码影像是通过CCD扫描,将图像分成数百万个像素以数字形式记录在磁盘上,在PC机上可对数字图像每个像素作修正,通过专用软件可修正图像的色彩饱和度、明亮度、反差、清晰度,并可作个性化创意,如添加说明文字,带照片的月历、贺卡、名片;可作证件照、索引相片等,由于以上诸多优点,数码影像已倍受大众的青睐,大有取代传统胶片影像的趋势。
本实用新型的目的是为了克服现有彩扩机曝光技术的确定而提供的一种彩扩机数码曝光电子成像结构,该装置替换了彩扩机的负片夹,与负片同样的固定方式固定在彩扩机上,使彩扩机具有胶卷扩印和数码扩印两种功能,数字图像经PC机的修正、编辑后,通过LCOS晶片显示,并经彩扩机投影到彩色相纸上曝光,获得数码彩色照片,使原彩扩设备适用性更强。
本实用新型的目的是这样实现的彩扩机数码曝光电子成像结构,其特点是,包括一微电脑PC机、一电子成像驱动电路以及一硅基液晶芯片;所述的电子成像驱动电路由带数据总线接口的微处理器、同步动态存储器、程序存储器、电可编程逻辑大规模门阵列、三通道数/模转换器、电流一电压转换放大器、硅基液晶显示芯片组成;微处理器用于接收由电脑PC机数据总线接口传来的图像信号和处理指令,并转成8位并行数据发往存储器,同时指挥整个驱动电路工作;程序存储器为微处理器的程序存储芯片;同步动态存储器用于存储图像的图象缓冲;电可编程大规模门阵列用于数据通道读写同步动态存储器的内容、用于产生硅基液晶芯片显示所需的图像数字信号,同时用于产生硅基液晶芯片显示所需的控制信号;三通道数/模转换器用于将图像数字信号转成模拟视频信号;高速电流一电压转换放大器用于将模拟的电流信号转成电压信号;硅基液晶显示芯片用于显示图像。
上述彩扩机数码曝光电子成像结构,其中,所述的微处理器IC1采用CYC64613-128芯片。
上述彩扩机数码曝光电子成像结构,其中,所述的同步动态存储器IC3采用KM416S120D型号、上述彩扩机数码曝光电子成像结构,其中,所述的电可编程可擦除逻辑器件IC4采用EPLD7128型号、上述彩扩机数码曝光电子成像结构,其中,所述的三通道数/模转换器IC5采用ADV7123型号、上述彩扩机数码曝光电子成像结构,其中,所述的电流-电压放大器IC6采用AD8024型号实现。
由于本实用新型采用了以上的技术方案,将新近发展起来的硅基微晶显示技术(LCOS)用于数码彩扩的图像显示技术上,该数字显示技术具有分辨率高,亮度高,彩色鲜艳,成本低等特点。利用该数字图像显示晶片,通过特别的光源,可分为红、绿、兰三色光,通过特制的偏振分光棱镜,分别将LCOS晶片产生的红、绿、兰三色图像投影到普通银盐彩色相纸上曝光,使其合成得到一张数码彩色照片。具有清晰度高,合格率高,成本低,和用途更为广泛的优点。
本实用新型的具体装置措施由以下的实施例和附图进一步给出。


图1为本实用新型的电方框图。
图2为本实用新型的实施例电原理图。
请参阅图1、图2,本实用新型彩扩机数码曝光电子成像结构,包括一微电脑PC机、一电子成像驱动电路以及一硅基液晶芯片;所述的电子成像驱动电路由带数据总线接口的微处理器、同步动态存储器、程序存储器、电可编程逻辑大规模门阵列、三通道数/模转换器、电流一电压转换放大器、硅基液晶显示芯片组成;微处理器用于接收由电脑PC机数据总线接口传来的图像信号和处理指令,并转成8位并行数据发往存储器,同时指挥整个驱动电路工作;程序存储器为微处理器的程序存储芯片;同步动态存储器用于存储图像的图象缓冲;电可编程大规模门阵列用于数据通道读写同步动态存储器的内容、用于产生硅基液晶芯片显示所需的图像数字信号,同时用于产生硅基液晶芯片显示所需的控制信号;三通道数/模转换器用于将图像数字信号转成模拟视频信号;高速电流一电压转换放大器用于将模拟的电流信号转成电压信号;硅基液晶显示芯片用于显示图像。
在实施例中微处理器IC1采用CYC64613-128芯片、同步动态存储器IC3采用KM416S120D型号、电可编程可擦除逻辑器件IC4采用EPLD7128型号、三通道数/模转换器IC5采用ADV7123型号、电流-电压放大器IC6采用AD8024型号实现。
其数据流程是PC机中的图象数据经USB串口输入CYC64613-128芯片;CYC64613-128芯片把USB输入数据转变成八位并行数据;八位并行图象数据通过数据总线1存入SDRAM(A,B)中,每片SDRAM中存放一帧图象数据。SDRAM(A,B)与数据总线1,2的接口控制由EPLD(A,B)实现;EPLD(C)通过数据总线2把SDRAM中的图象数据读出,并转变为VIDEO-A,VIDEO-B,VIDEO-C,VIDEO-D视频信号。同时EPLD(D)不断产生LCOS所需的控制信号,如VCOM,VRING,COL-CLK等;COL-CLK等控制信号直接输入LCOS,而EPLD(C,D)产生的六路信号VIDEO-A,VIDEO-B,VIDEO-D,VCOM,VRING输入ADV7123,经模数变换变为六路模拟的电流信号;六路模拟电流信号经运算放大器转变为LCOS所需范围内的电压信号,输入LCOS。
因为LCOS需要不间断的信号输入,以防止液晶固化,所以使用了两片SDRAM。每片SDRAM中存放一帧图象数据。例如当EPLD(C)从SDRAM(A)中读取某帧图象数据时,PC通过USB接口芯片CYC64613-128,可往SDRAM(B)中存放下一帧图象数据,则LCOS需要换帧显示时,EPLD(C)就能马上读取SDRAM(B)中的数据,即下一帧图象。如此就保证了持续不断的图象数据来源,以提供LCOS的需求,同时也可以节省传输所耗时间。切换帧的控制由USB接口芯片CYC64613-128给出。
由于写入SDRAM(A,B)图象数据时使用共同的数据总线1,所以当写入某片SDRAM图象数据时,为防止另一片SDRAM中已有数据对总线的干扰,要封锁接入数据总线1的引脚。方法是置这些引脚为高阻态。同理,读SDRAM(A,B)也使用共同的数据总线2,所以不被读的那片SDRAM输出数据引脚要置高阻态。置引脚高阻态的控制信号也由USB接口芯片CYC64613-128给出。
CYC64613-128芯片中自带8051,而8051所需的控制程序存储在外接EEPROM中。CYC64613-128通过执行EEPROM中程序来产生控制信号,使整套系统按要求运转。图中由CYC64613-128芯片引出的RXD和TXD口接外部PC机的串行口,USB+、USB-接PC的USB接口。PC给出的命令和图像可由RSR232串行口和USB接口下载,然后由这一原理图中各芯片处理最终在LCOS芯片上显示图像。
本实用新型中各集成电路的连接关系阐述如下微处理器集成电路芯片IC1的Addr端(105-108脚,114-118脚,120-122脚,127脚,128脚,1脚,2脚)外接EEPROM地址线;Datal端(8-11脚,13-16脚)外接EEPROM数据线;XIN端(19脚)外接时钟;Data2端(79-86脚)为图象数据线;RS232端(110脚,111脚)为PC控制线;USB+端(66脚)为USB数据通讯线;USB-端(65脚)为USB数据通讯线;CONTROL1端(95脚)给EPM7128A控制信号;CONTROL2端(94脚)给EPM7128B控制信号;CONTROL3端(64脚)给EPM7128C控制信号;CONTROL4端(63脚)给EPM71238C控制信号;PSEN#端(33脚)允许读EEPROM数据;XIN端(19脚)输入由EPM7128A产生的时钟信号。
程序存储27512用于外接EEPROM程序存储器;其中Addr1-10,23-25脚地址线;Data11-19脚数据线;CE#20脚外接片选信号;OE#22脚输出使能。
NT5DS16M8AT(A,B)用于存储图象SDRAMData2,5,8,11,56,59,62,65脚数据线;Addr29-32,35-40,28,41脚地址线;#CS24脚片选CKE44脚时钟选通;CK45脚时钟输入;#CK46脚反相时钟输入;#WE21脚读、写允许;BAO26脚块地址输入;BA127脚块地址输入;DQS51脚数据选通;DM*47脚输入数据屏蔽;#RAS23脚行允许;#CAS22脚列允许;EPM7128(A;用作数据通道的EPLDDatal44-46,48-52脚读USB微处理器中的数据;Data233-37,39,41脚读写SDRAM中的数据;Data355-58,60,61,63,64脚输出数据;Addr4,5,6,8-11,79,80,81,76,77脚读写SDRAM地址;CLK83脚由SG513P产生时钟的信号输入;CONTROL130脚USB微控制器控制此片的数据线处于高阻或进行数据传输;CONTROL568脚通知EPM7128C此帧是否发完;15,17,21,22,24,25,27-29脚控制SDRAMA;18脚为USB微控制器提供的时钟输出;31脚为EPM7128B提供的时钟输出;54脚为EPM7128D提供的时钟输出;70脚为EPM7128C提供的时钟输出;EPM7128(B;用作数据通道的EPLD;Data18-11,4,5,6,81脚读USB微处理器中的数据;Data222,24,25,27-31脚读写SDRAM中的数据;Data363-65,67-70,74脚输出数据;CLK2脚由EPM7128A产生的时钟信号输入;CONTROL215脚USB微控制器控制此片的数据线处于高阻或进行数据传输;CONTROL677脚通知EPM7128C此帧是否发完;16-18,54-58,50,51,52脚控制SDRAMB;EPM7128(C;用于产生LCOS所需的视频信号的EPLD;Data22,24,25,27-31脚图象信号数据输入;VIDEO_A4,5,75-77,79-81脚VIDEO_A信号输出;VIDEO_B57,58,60,61,63-65,67脚VIDEO_B信号输出;VIDEO_C44-46,48-52脚VIDEO_B信号输出;VIDEO_D33-37,39-41脚VIDEO_B信号输出;CONTROL517脚从EPM7128A处得知此帧是否发完;CONTROL618脚从EPM7128A处得知此帧是否发完;CLK2脚由EPM7128A产生的时钟信号输入;EPM7128(D;用于产生LCOS所需控制信号的EPLD;VCOM4,5,75-77,79-81脚参考电压;VRING54-58,60,61,63脚背景电压;COL_CLK45脚列时钟;COL_DIN46脚列数据输入;COL_DIR51脚列方向;ROW_CLK50脚行时钟;ROW_EN48脚行使能;ROW_DIN49脚行数据输入;ROW_DIR51脚行方向;CLK2脚由EPM7128A产生的时钟信号输入;ADV7123(A;D/A转换器;VIDEO_A39-46脚视频A数字输入;VIDEO_B1-8脚视频B数字输入;VIDEO_C14-21脚视频C数字输入;VIDEO_Aout33.34脚视频A模拟输出;VIDEO_Bout31,32脚视频B模拟输出;VIDEO_Cout27,28脚视频C模拟输出;ADV7123(B;D/A转换器;VIDEO_D39-46脚视频D数字输入;VIDEO_Dout33,34脚视频D模拟输出;VCOM1-8脚VCOM数字输入;VCOMout31,32脚VCOM模拟输出;VRING14-21脚VRING数字输入;VRINGout27,28脚VRING模拟输出;AD8024(A;运算放大器;VIDEO_Ain2,3脚VIDEO_Aout1脚VIDEO_Bin5,6脚VIDEO_Bout7脚VIDEO_Cin9,10脚VIDEO_Cout8脚ADV8024(B;运算放大器;VIDEO_Din12,13脚VIDEO_Dout14脚VCOMin2,3脚VCOMout1脚VRINGin5,6脚VRINGout7脚LCOSVCOM1,25脚参考电压;VIDEO_B6脚偶像素的模拟图像信号输入;VIDEO_A7脚奇像素的模拟图像信号输入;VRING8脚背景电压;COL_CLK9,10,23,24脚列时钟输入;COL_DIN11,12,21,22脚列方向;ROW_DIR14脚行方向;ROW_EN15,16脚行使能;ROW_DIN17脚行数据输入;ROW_CLK18脚行时钟;COL_DIR20脚列方向;VIDEO_D26脚偶像素的模拟图像信号输入;VIDEO_C27脚奇像素的模拟图像信号输入;
权利要求1.彩扩机数码曝光电子成像结构,其特征在于,包括一微电脑PC机、一电子成像驱动电路以及一硅基液晶芯片;所述的电子成像驱动电路由带数据总线接口的微处理器、同步动态存储器、程序存储器、电可编程逻辑大规模门阵列、三通道数/模转换器、电流一电压转换放大器、硅基液晶显示芯片组成;微处理器用于接收由电脑PC机数据总线接口传来的图像信号和处理指令,并转成8位并行数据发往存储器,同时指挥整个驱动电路工作;程序存储器为微处理器的程序存储芯片;同步动态存储器用于存储图像的图象缓冲;电可编程大规模门阵列用于数据通道读写同步动态存储器的内容、用于产生硅基液晶芯片显示所需的图像数字信号,同时用于产生硅基液晶芯片显示所需的控制信号;三通道数/模转换器用于将图像数字信号转成模拟视频信号;高速电流一电压转换放大器用于将模拟的电流信号转成电压信号;硅基液晶显示芯片用于显示图像。
2.根据权利要求1所述的彩扩机数码曝光电子成像结构,其特征在于,所述的微处理器IC1采用CYC64613-128芯片。
3.根据权利要求1所述的彩扩机数码曝光电子成像结构,其特征在于,所述的同步动态存储器IC3采用KM416S120D型号、
4.根据权利要求1所述的彩扩机数码曝光电子成像结构,其特征在于,所述的电可编程可擦除逻辑器件IC4采用EPLD7128型号、
5.根据权利要求1所述的彩扩机数码曝光电子成像结构,其特征在于,所述的三通道数/模转换器IC5采用ADV7123型号、
6.根据权利要求1所述的彩扩机数码曝光电子成像结构,其特征在于,所述的电流一电压放大器IC6采用AD8024型号实现。
专利摘要彩扩机数码曝光电子成像结构,其特点是,包括一微处理机、一电子成像驱动电路以及一硅基微晶芯片;所述的电子成像驱动电路由同步动态存储器、电可编程可擦除逻辑器件、三通道数/模转换器、以及电流-电压放大器组成。通过特制的偏振分光棱镜,分别将硅基微晶芯片产生的红、绿、蓝三色图像投影到普通银盐彩色相纸上曝光,使其合成得到数码彩色照片。这数字显示技术具有分辨率高,亮度高,彩色鲜艳,成本低等特点。
文档编号G06F13/38GK2545645SQ01245618
公开日2003年4月16日 申请日期2001年5月30日 优先权日2001年5月30日
发明者朱宗曦, 朱汝平, 朱宗升, 陈云祥, 杨爱萍, 朱毅 申请人:上海力保科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1