Stc调试下载器的制作方法

文档序号:6588855阅读:295来源:国知局
专利名称:Stc调试下载器的制作方法
技术领域
本实用新型涉及智能卡芯片验证领域,特别是涉及一种STC调试下载器。
背景技术
STC (Standard Test Condition 标准测 试 条件)是 SIM(subscriberidentification module 用户识别模块)卡为了支持硅片(wafer)级的 FLASH(快速闪存)测试,而设计的一个FLASH测试接口电路,将外部数据串行输入/输出端 口的数据进行串并转换,产生符合FLASH读写时序的片选、读、擦写以及地址信号;在读模 式下将FLASH读出的数据进行并串转换,通过串行输入/输出端口发送出去。FPGA (Field Programmable Gate Array,现场可编程门阵列)是在 PAL (Programmable Array Logic 可编禾呈逻辑阵列)、EPLD (EraseProgrammable Logic Device可擦除的可编程逻辑器件)等可编程器件的基础上进一步发展的产物。它是作为专 用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服 了原有可编程器件门电路数有限的缺点。FPGA的结构灵活,其逻辑单元、可编程内部连线和 1/0单元都可以由用户编程,可以实现任何逻辑功能,满足各种设计需求。FPGA速度快,功 耗低,通用性强,特别适用于复杂系统的设计。使用FPGA还可以实现动态配置、在线系统重 构(可以在系统运行的不同时刻,按需要改变电路的功能,使系统具备多种空间相关或时 间相关的任务)及硬件软化、软件硬化等功能。

实用新型内容本实用新型要解决的技术问题是提供一种STC调试下载器,能够有效提高DV阶段 的debug效率,缩短产品的开发周期。为解决上述技术问题,本实用新型的STC调试下载器包括FPGA开发板,编写STC所需时序的硬件代码,综合生成网表,并配置下载到所述 FPGA开发板;STC并行下载端,通过转接板与FPGA开发板相连接,进行相应的STC并行下载操作。本实用新型能有效提高验证工程师在DV(Design Validation设计考核)阶段的 调试效率,缩减DV阶段硅片在芯片厂(Fab)的STC下载时间,因此可在一定程度上缩短产 品的开发周期,同时也可减少相应的调试下载成本。
以下结合附图
具体实施方式
对本实用新型作进一步详细的说明附图是本实用新型的实例图。
具体实施方式
在DV阶段常常会通过STC接口来直接操作FLASH,进行一些调试,这就需要有相应的调试下载工具。如图所示,在实例中所述的STC调试下载器包括FPGA开发板,它是STC调试下载器的激励部分,可以使用现有的FPGA开发板,编 写硬件代码,产生STC读写序列所需的激励信号,再由软件进行综合生成网表下载到所述 FPGA开发板。STC并行下载端,具有多张并联连接的智能卡,构成STC并行下载端。在本实施例 中所述智能卡为5张,并联连接后通过转接板与FPGA开发板相连接。这样可以实现多卡并 行下载,同时也提高了利用STC接口进行COS (Chip Operating System片上操作系统)下 载的工作效率。采用本实用新型的STC调试下载器还可实现芯片的调试,例如部分芯片中的调试 监控接口(debug monitor)就可用该STC调试下载器对芯片内部信号进行监控,为DV工程 师提供了一个新颖的调试平台,减少了调试费用。所述STC调试下载器通过更改FPGA代码,可以实现STC的调试,以及对与 NVM(Non-VolatiIe Memory非易失性存储器)相关产品的COS的下载和更改。具体使用时,将STC并行下载端与FPGA开发板(激励端)相连接,STC并行下载 端的电源VCC供电由激励端供给。激励端上电后,通过FPGA开发板上的控制开关进行STC 的读、写、擦操作控制。以上通过具体实施例对本实用新型进行了详细的说明,但这些并非构成对本实用 新型的限制。在不脱离本实用新型原理的情况下,本领域的技术人员还可做出许多变形和 改进,这些也应视为本实用新型的保护范围。
权利要求一种STC调试下载器,其特征在于,包括FPGA开发板,编写STC所需时序的硬件代码,综合生成网表,并配置下载到所述FPGA开发板;STC并行下载端,通过转接板与FPGA开发板相连接,进行相应的STC并行下载操作。
2.如权利要求1所述的STC调试下载器,其特征在于所述STC并行下载端包括多块 并联连接的智能卡,所述智能卡通过转接板与FPGA开发板相连接。
专利摘要本实用新型公开了一种STC调试下载器,包括FPGA开发板,编写STC所需时序的的硬件代码,综合生成网表,并配置下载到所述FPGA开发板;STC并行下载端,通过转接板与FPGA开发板相连接,进行相应的STC并行下载操作。本实用新型能够有效提高DV阶段的debug效率,缩短产品的开发周期。
文档编号G06F11/36GK201576270SQ200920074660
公开日2010年9月8日 申请日期2009年11月5日 优先权日2009年11月5日
发明者冯俊杰 申请人:上海华虹集成电路有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1